電気光学装置、電子機器および制御方法
【課題】ベイヤー配置された画素を有する電気光学装置においてサブフィールド方式を用いる場合において、階調表現能力の低下を抑制すること。
【解決手段】電気光学装置は、第1色の画素、第2色の画素、および第3色の画素がベイヤー配置された複数の画素と、複数の画素のうち第1色の画素を選択するための複数の走査線を含む第1走査線群と、複数の画素のうち第2色および第3色の画素を選択するための複数の走査線を含む第2走査線群と、モード信号が第1モードを示している場合、第1走査線群および第2走査線群の中から順次一の走査線を選択し、モード信号が第2モードを示している場合、第1走査線群の中から順次一の走査線を選択する走査線駆動回路とを有する。
【解決手段】電気光学装置は、第1色の画素、第2色の画素、および第3色の画素がベイヤー配置された複数の画素と、複数の画素のうち第1色の画素を選択するための複数の走査線を含む第1走査線群と、複数の画素のうち第2色および第3色の画素を選択するための複数の走査線を含む第2走査線群と、モード信号が第1モードを示している場合、第1走査線群および第2走査線群の中から順次一の走査線を選択し、モード信号が第2モードを示している場合、第1走査線群の中から順次一の走査線を選択する走査線駆動回路とを有する。
【発明の詳細な説明】
【技術分野】
【0001】
本発明は、ベイヤー配置された複数の画素をサブフィールド駆動する技術に関する。
【背景技術】
【0002】
液晶素子等の電気光学素子における階調制御方法として、電気光学素子に印加される電圧を変調する電圧変調方式の他、電気光学素子に一定電圧が印加される時間を変調する、いわゆるサブフィールド駆動方式が知られている。サブフィールド駆動方式において、1フレームは複数のサブフィールドに分割される。複数のサブフィールドのうち電圧印加をオンするサブフィールドとオフするサブフィールドとの組み合わせ(正確には順列)により、電気光学素子の階調が制御される。
【0003】
サブフィールド駆動において階調表現を向上させる手法の一つに、一つのサブフィールドを短くするものがある。サブフィールドを短くする技術としては、いわゆる領域走査駆動が知られている(特許文献1)。
【0004】
赤(R)、緑(G)、および青(B)の3原色を2次元的に配置する方法として、いわゆるベイヤー配置が知られている(特許文献2)。ベイヤー配置は、RおよびB各1画素、G2画素を1組とした配置である。ベイヤー配置では、単位面積あたり、GはRおよびBの2倍の情報量を有する。これは人間の視感度特性を考慮したものである。
【先行技術文献】
【特許文献】
【0005】
【特許文献1】特開2004−177930号公報
【特許文献2】米国特許第3971065号公報
【発明の概要】
【発明が解決しようとする課題】
【0006】
ベイヤー配置された画素を有する電気光学装置においてホワイトバランスをとる際に、Gの画素の輝度をRおよびBの画素の輝度の半分にすることが考えられる。これをサブフィールド駆動方式で実現しようとすると、Gの画素において1フレームのほぼ半分の期間を輝度ゼロの状態にする必要がある。これは、Gの画素において階調表現に使えるサブフィールド数がRおよびBの画素よりも少なくなることを意味する。すなわち、Gの階調表現力が低下してしまう。
これに対し本発明は、ベイヤー配置された画素を有する電気光学装置においてサブフィールド方式を用いる場合において、階調表現能力の低下を抑制する技術を提供する。
【課題を解決するための手段】
【0007】
本発明は、第1色の画素、第2色の画素、および第3色の画素がベイヤー配置された複数の画素と、前記複数の画素のうち前記第1色の画素を選択するための複数の走査線を含む第1走査線群と、前記複数の画素のうち前記第2色および前記第3色の画素を選択するための複数の走査線を含む第2走査線群と、モード信号が第1モードを示している場合、前記第1走査線群および前記第2走査線群の中から順次一の走査線を選択し、前記モード信号が第2モードを示している場合、前記第1走査線群の中から順次一の走査線を選択する走査線駆動回路とを有する電気光学装置を提供する。
この電気光学装置によれば、第1走査線群の中から順次一の走査線を選択する動作モードを有さない構成と比較して、階調表現能力の低下を抑制することができる。
【0008】
好ましい態様において、この電気光学装置は、画素の階調値を示す画像データから変換され、複数のサブフィールドのオンまたはオフの順列を示すサブフィールドコードに応じた電圧を前記複数の画素に印加するデータ線駆動回路を有し、前記第1色の画素におけるサブフィールドの数と、前記第2色および前記第3色の画素におけるサブフィールドの数とが異なっていてもよい。
この電気光学装置によれば、サブフィールド数の減少による階調表現能力の低下を抑制することができる。
【0009】
別の好ましい態様において、前記複数の画素は、m行n列のマトリクス状に配置され、前記第1走査線群および前記第2走査線群は、あわせて(m+1)本の走査線を有し、前記第1走査線群の走査線と、前記第2走査線群の走査線とは、交互に配置され、前記電気光学装置は、スタートパルス信号を1段ずつ転送させ、前記(m+1)本の走査線に対応する(m+1)段の第1シフトレジスターと、前記モード信号を1段ずつ転送させ、前記(m+1)本の走査線に対応する(m+1)段の第2シフトレジスターと、前記第1走査線群の走査線には、前記スタートパルス信号に応じた信号を出力し、前記第2走査線群の走査線には、前記スタートパルス信号、前記モード信号の論理積に応じた信号を出力する出力回路とを有してもよい。
この電気光学装置によれば、スタートパルス信号により走査を開始する場合において、階調表現能力の低下を抑制することができる。
【0010】
さらに別の好ましい態様において、前記第1シフトレジスターおよび前記第2シフトレジスターは、クロック信号に応じたタイミングで前記スタートパルス信号および前記モード信号を後段に転送し、前記電気光学装置は、前記クロック信号により示される単位期間において、前記単位期間を複数個に分割した複数のサブ期間のうち一のサブ期間を選択するための第1イネーブル信号を伝送する第1イネーブル信号線を有し、前記単位期間において、前記一のサブ期間と異なるサブ期間を選択するための第2イネーブル信号を伝送する第2イネーブル信号線を有し、前記出力回路は、前記第1走査線群の第1走査線には、前記スタートパルス信号および前記第1イネーブル信号の論理積に応じた信号を出力し、前記第1走査線と隣り合う前記第2走査線群の第2走査線には、前記スタートパルス信号、前記モード信号、および前記第1イネーブル信号の論理積に応じた信号を出力し、前記第1走査線群の第3走査線には、前記スタートパルス信号および前記第2イネーブル信号の論理積に応じた信号を出力し、前記第3走査線と隣り合う前記第2走査線群の第4走査線には、前記スタートパルス信号、前記モード信号、および前記第2イネーブル信号の論理積に応じた信号を出力してもよい。
この電気光学装置によれば、1クロックにおいて複数の走査を併存させる場合において、階調表現能力の低下を抑制することができる。
【0011】
さらに別の好ましい態様において、前記第1シフトレジスターは、信号の転送方向を示す方向信号に応じた方向に前記スタートパルス信号を転送させ、前記第2シフトレジスターは、前記方向信号に応じた方向に前記モード信号を転送させてもよい。
この電気光学装置によれば、走査方向を切り換えることができる。
【0012】
また、本発明は、上記いずれかの電気光学装置を有する電子機器を提供する。
この電子機器によれば、第1走査線群の中から順次一の走査線を選択する動作モードを有さない構成と比較して、階調表現能力の低下を抑制することができる。
【0013】
さらに、本発明は、第1色の画素、第2色の画素、および第3色の画素がベイヤー配置された複数の画素と、前記複数の画素のうち前記第1色の画素を選択するための複数の走査線を含む第1走査線群と、前記複数の画素のうち前記第2色および前記第3色の画素を選択するための複数の走査線を含む第2走査線群とを有する電気光学装置の制御方法であって、モード信号が第1モードを示している場合、前記第1走査線群および前記第2走査線群の中から順次一の走査線を選択し、前記モード信号が第2モードを示している場合、前記第1走査線群の中から順次一の走査線を選択するステップを有する制御方法を提供する。
この制御方法によれば、第1走査線群の中から順次一の走査線を選択する動作モードを有さない構成と比較して、階調表現能力の低下を抑制することができる。
【図面の簡単な説明】
【0014】
【図1】電子機器1の概要を示す図。
【図2】液晶パネル100の回路構成を示すブロック図。
【図3】画素111の等価回路を示す図。
【図4】画素と走査線との対応関係を示す図。
【図5】走査線駆動回路130の構成を示す図。
【図6】シフト回路1311の構成を示す図。
【図7】データ線駆動回路140の構成を示す図。
【図8】走査線駆動回路130の動作の概要を説明する図。
【図9】走査線駆動回路130のタイミングチャートを例示する図。
【図10】変形例1に係る走査線駆動回路130の構成を示す図。
【発明を実施するための形態】
【0015】
1.実施形態
1−1.構成
図1は、一実施形態に係る電子機器1の概要を示す図である。電子機器1は、映像を表示する装置、この例ではプロジェクターである。「映像」とは、静止画および動画を含む概念である。電子機器1は、上位装置から供給される映像信号Vid−inにより示される画像を、同期信号Syncに基づいたタイミングで、液晶パネル100に表示する装置である。
【0016】
電子機器1は、電気光学装置10と、映像処理回路20とを有する。電気光学装置10は、液晶パネル100(電気光学パネルの一例)と、制御回路と、光源と、光学系(液晶パネル100以外は図示略)とを有する。液晶パネル100は、m行n列のマトリクス状に配置された複数の画素を有する。液晶パネル100はカラー液晶パネルであり、赤(R)、緑(G)、および青(B)の3原色の画素を有する。
【0017】
R、G、およびBの画素は、ベイヤー配置されている。ベイヤー配置において、R、G、およびBの画素は、2行2列の4画素を単位(以下「単位領域」という)として配置されている。単位領域には、R画素およびB画素が各1つ、G画素が2つ含まれる。2つのG画素は、斜めに配置されている。
【0018】
映像処理回路20は、入力された画像データに対して画像処理、例えばモザイキング処理を行う。以下、入力された画像データを「入力画像データ」といい、入力画像データにより示される画像を「入力画像」という。入力画像データは、1画素につき、R、G、およびBの3つの色成分を含んでいる。いま、入力画像の画素数がm×n個、すなわち液晶パネル100の画素数と等しい場合を考える。この場合、RおよびBについては、液晶パネル100の画素数は入力画像の1/4、Gについては、液晶パネル100の画素数は入力画像の1/2である。例えばRについて考えると、入力画像の4画素のデータを1画素のデータに変換する処理(モザイキング処理)が必要である。モザイキング処理のアルゴリズムとしては種々のものが知られており、ここではどのようなアルゴリズムが用いられてもよい。
【0019】
図2は、液晶パネル100の回路構成を示すブロック図である。液晶パネル100は、供給される信号に応じた画像を表示する装置である。液晶パネル100は、表示領域101と、走査線駆動回路130と、データ線駆動回路140とを有する。表示領域101には、複数の画素111が配置されている。この例では、m行n列の画素111がマトリクス状に配置されている。液晶パネル100は、素子基板100aと、対向基板100bと、液晶層105とを有する。素子基板100aおよび対向基板100bは一定の間隔を保って貼り合わせられている。素子基板100aおよび対向基板100bの間隙には、液晶層105が挟まれている。素子基板100aには、(m+1)本の走査線112およびn本のデータ線114が設けられている。走査線112およびデータ線114は、対向基板100bと対向する面に設けられている。走査線112とデータ線114とは、電気的に絶縁されている。走査線112とデータ線114との交差に対応して、画素111が設けられている。以下において、複数の走査線112を区別する場合には、図2において上から順に、第1、第2、第3、…、第(m−1)、第(m+1)、第m行の走査線112という。同様に、複数のデータ線114を区別する場合には、図2において左から順に、第1、第2、第3、…、第(n−1)、第n列のデータ線114という。なお、図2において、素子基板100aの対向面は紙面裏側であるので、この対向面に設けられる走査線112、およびデータ線114については破線で示すべきであるが、見難くなるので、それぞれ実線で示している。
【0020】
対向基板100bには、コモン電極108が設けられている。コモン電極108は、素子基板100aと対向する1面に設けられている。コモン電極108は、すべての画素111について共通である。すなわち、コモン電極108は、対向基板100bのほぼ全面にわたって設けられている、いわゆるベタ電極である。
【0021】
液晶パネル100は、さらに、複数のイネーブル信号線、この例では6本のイネーブル信号線ENB1〜ENB6を有する。イネーブル信号については後述する。
【0022】
図3は、画素111の等価回路を示す図である。画素111は、TFT(Thin Film Transistor)116、液晶素子120、および容量素子125を有する。TFT116は、液晶素子120への電圧の印加を制御するスイッチング手段の一例であり、この例ではnチャネル型の電界効果トランジスターである。液晶素子120は、印加される電圧に応じて光学状態が変化する素子である。この例で、液晶パネル100は透過型の液晶パネルであり、変化する光学状態は透過率である。液晶素子120は、画素電極118、液晶層105、およびコモン電極108を有する。第i行第j列の画素111において、TFT116のゲートおよびソースは、それぞれ、第i行の走査線112および第j列のデータ線114に接続されている。TFT116のドレインは、画素電極118に接続されている。容量素子125は、画素電極118に書き込まれた電圧を保持する素子である。容量素子125の一端は画素電極118に接続されており、他端は容量線Vcomに接続されている。
【0023】
第i行の走査線112にHレベルの電圧を示す信号が入力されると、TFT116のソース・ドレイン間は導通する。TFT116のソース・ドレイン間が導通すると、画素電極118は、(TFT116のソース・ドレイン間のオン抵抗を無視すれば)第j列のデータ線114と同電位になる。第j列のデータ線114には、映像信号Vid−inに応じて、第i行第j列の画素111の階調値に応じた電圧(以下、「データ電圧」といい、データ電圧を示す信号を「データ信号」という)が印加される。コモン電極108には、図示しない回路により、共通電位LCcomが与えられる。容量線Vcomには、図示しない回路により、時間的に一定の電位Vcom(この例では、Vcom=LCcom)が与えられる。すなわち、液晶素子120には、データ電圧と共通電位LCcomとの差に応じた電圧が印加される。以下、液晶層105がVA(Vertical Alignment)型であり、電圧無印加時において液晶素子120の階調が暗状態(黒状態)となるノーマリーブラックモードである例を用いて説明する。なお、特に説明しない限り、図示を省略した接地電位を電圧の基準(ゼロV)とする。
【0024】
液晶パネル100はサブフィールド駆動されるので、液晶素子120に印加される電圧の絶対値は、VH(第1電圧の一例、例えば5V)またはVL(第2電圧の一例、例えばゼロV)の2値のいずれかである。
【0025】
図4は、画素と走査線との対応関係を示す図である。この例で、G画素は奇数行(第(2k+1)行:kはゼロを含む自然数)の走査線112に、R画素およびB画素は偶数行(第(2k+2)行)の走査線112に、それぞれ接続されている。すなわち、奇数行の走査線112を選択するとG画素のみを選択し(R画素およびB画素を選択せず)、偶数行の走査線112を選択するとR画素およびB画素のみを選択する(G画素を選択しない)ことができる。奇数行の走査線112は、第1走査線群の一例であり、偶数行の走査線112は第2走査線群の一例である。
【0026】
図5は、走査線駆動回路130の構成を示す図である。走査線駆動回路130は、入力される制御信号に従って、走査線112を選択するための走査信号Gを出力する回路である。制御信号としては、スタートパルス信号SPY、クロック信号CKY、イネーブル信号ENB、およびモード信号MODEが用いられる。第i行の走査線112に供給される走査信号を、走査信号Giという。走査信号Giは、(m+1)本の走査線112の中から一の走査線112を選択するための信号である。走査信号Giは、選択される走査線112に対しては選択電圧(Hレベル)となり、それ以外の走査線112に対しては非選択電圧(Lレベル)となる信号である。選択電圧を示す信号を選択信号といい、非選択電圧を示す信号を非選択信号という。
【0027】
この例において、走査線駆動回路130は、単一のクロック(単位期間の一例)において複数の走査線112を選択する。より詳細には、1クロックはさらに複数の期間に区分されており(以下この細分化された期間を「番地」といい、サブ期間の一例である)、単一の番地において単一の走査線112が選択される。1クロックがa個の番地で構成される場合、1クロックで最大a本の走査線112を選択することができる。イネーブル信号は、a個の番地のうち使用される番地を特定するための信号である。この例で、液晶パネル100は6本のイネーブル信号線ENB1〜ENB6を有するので、1クロックは6番地に区分される(a=6)。
【0028】
走査線駆動回路130は、シフトレジスター131と、論理回路132と、論理回路133と、シフトレジスター134と、出力回路135とを有する。第i段の論理回路132を、論理回路132(i)と表す。他の要素についても同様である。シフトレジスター131は、スタートパルス信号SPYを、クロック信号CKYにより示されるクロック毎に、1段(1行)ずつ転送(シフト)する回路である。シフトレジスター131は、(m+1)段のシフト回路1311を有する。各シフト回路1311は、走査線112と一対一に対応している。
【0029】
図6は、シフト回路1311の構成を示す図である。シフト回路1311は、クロックドインバーター13111、クロックドインバーター13112、およびインバーター13113を有する。奇数段のクロックドインバーター13111は、クロック信号CKがHレベルのときにインバーターとして機能し、クロック信号CKがLレベルのときに高インピーダンスとなる回路である。奇数段のクロックドインバーター13112は、クロック信号CKBがHレベルのときにインバーターとして機能し、クロック信号CKBがLレベルのときに高インピーダンスとなる回路である。
【0030】
奇数段のシフト回路1311(i)には、クロック信号CKとしてクロック信号CKYが、クロック信号CKBとしてクロック信号CKYの反転信号が、それぞれ入力される。偶数段のシフト回路1311(i+1)には、クロック信号CKとしてクロック信号CKYの反転信号が、クロック信号CKBとしてクロック信号が、それぞれ入力される。クロック信号CKYがHレベルのとき、奇数段のシフト回路1311(i)の入力INに入力した入力信号に応じた出力信号を出力OUTに出力する。奇数段のシフト回路1311(i)の入力INの電位がHレベルになっていれば、出力OUTの電位もHレベルである。このとき、次段(偶数段)のシフト回路1311(i+1)は高インピーダンス状態である。クロック信号CKYが反転してLレベルになると、シフト回路1311(i)は高インピーダンス状態になり、シフト回路1311(i+1)の入力INに入力した入力信号に応じた出力信号を出力OUTに出力する。前のクロックでシフト回路1311(i)の出力OUTがHレベルであれば、シフト回路1311(i+1)の出力OUTがHレベルになる。このようにして、Hレベルの信号が1クロックずつ後段のシフト回路1311に転送される。
【0031】
再び図5を参照する。論理回路132(i)は、第i段のシフト回路1311(i)の入力INと出力OUTとの論理積の反転値を出力する回路、すなわちNAND回路である。論理回路132(i)の出力信号を、信号SRiと表す。信号SRiは、スタートパルス信号SPYが第i段に転送された場合にLレベルとなり、それ以外の場合はHレベルとなる信号である。
【0032】
シフトレジスター134は、(m+1)段のシフト回路1341を有する。シフトレジスター134は、モード信号MODEを、信号SRiにより示されるタイミングで、1段ずつ転送(シフト)する回路である。各シフト回路1341は、走査線112と一対一に対応している。シフト回路1341の構成はシフト回路1311と同様である。シフト回路1341のクロック信号として信号SRiおよび信号SRiの反転信号が用いられるので、信号SRiがLレベルのとき、シフト回路1341(i)は、入力INに入力された入力信号に応じた出力信号を出力OUTに出力する。このとき入力INの電位がHレベルであれば、出力OUTの電位もHレベルである。信号SRiがHレベルになり信号SRi+1がLレベルになると、第(i+1)段のシフト回路1341(i)の入力INと出力OUTは導通し、ともにHレベルとなる。このようにして、Hレベルの信号が1クロックずつ後段のシフト回路1341に転送される。第i段のシフト回路1341(i)の出力OUTから出力される信号を、信号LATiと表す。
【0033】
奇数段の論理回路133(i)(すなわちiが奇数のとき)は、信号SRiの反転値と、電源電圧VSS(Lレベルに相当)の反転値との論理積を出力する回路である。すなわち、奇数段の論理回路133(i)は、信号SRiがHレベルのときLレベルの信号を出力し、信号SRiがLレベルのときHレベルの信号を出力する。偶数段の論理回路133(i)(すなわちiが偶数のとき)は、信号SRiの反転値と、シフト回路1341(i)の出力信号LATiの反転値との論理積を出力する回路である。すなわち、偶数段の論理回路133(i)は、転送したスタートパルス信号SPYとモード信号MODEが共にHレベルであるとき(信号SRiと信号LATiがともにLレベルであるとき)はHレベルの信号を出力し、それ以外の場合はLレベルの信号を出力する。
【0034】
第i段の出力回路135は、イネーブル信号ENBrと、論理回路133(i)の出力信号との論理積を出力する回路である。ここで、rは、偶数行(すなわちiが偶数のとき)についてはi/2をaで除算したときの剰余、すなわちr=((i/2) mod a)である(ただし((i/2) mod a)=0のときはr=a)。奇数行(すなわちiが奇数のとき)については、1行後(すなわち第(i+1)行)のrと同じ値である。例えば、a=6の場合を考える。第1段の出力回路135(1)は、イネーブル信号ENB1と、論理回路133(1)の出力信号との論理積を出力する回路である。第2段の出力回路135(2)は、イネーブル信号ENB1と、論理回路133(2)の出力信号との論理積を出力する回路である。第3段の出力回路135(3)は、イネーブル信号ENB2と、論理回路133(3)の出力信号との論理積を出力する回路である。第12段の出力回路135(12)は、イネーブル信号ENB6と、論理回路133(12)の出力信号との論理積を出力する回路である。第13段の出力回路135(13)は、イネーブル信号ENB1と、論理回路133(13)の出力信号との論理積を出力する回路である。第14段の出力回路135(14)は、イネーブル信号ENB1と、論理回路133(14)の出力信号との論理積を出力する回路である。
【0035】
図7は、データ線駆動回路140の構成を示す図である。データ線駆動回路140は、入力される制御信号に従ってデータ信号DATをサンプリングし、画素111に書き込まれるデータ電圧を示すデータ信号Sを出力する回路である。第j列のデータ線114に供給されるデータ信号を、データ信号Sjという。制御信号としては、スタートパルス信号SPX、クロック信号CKX、およびラッチ信号LATが用いられる。
【0036】
データ線駆動回路140は、シフトレジスター141と、第1ラッチ回路142と、第2ラッチ回路143とを有する。シフトレジスター141は、スタートパルス信号SPXを、クロック信号CKXにより示されるクロック毎に1段(1列)ずつ転送する回路である。第1ラッチ回路142は、データ信号DATを、シフトレジスター141からの出力信号により示されるタイミングでラッチする回路である。データ信号DATは点順次のデータであり、第1ラッチ回路142は、各画素のデータを順次ラッチする。第2ラッチ回路143は、信号LATにより示されるタイミングで第1ラッチ回路142からの出力信号をラッチし、線順次のデータ信号Sjとしてデータ線114に出力する回路である。データ信号Sjは、サブフィールドコードがオンのときは電圧VHを示し、サブフィールドコードがオフのときは電圧VLを示す。
【0037】
映像処理回路20は、入力映像データに基づいて、データ信号DATおよび制御信号を生成する回路である。映像処理回路20により生成された制御信号が、走査線駆動回路130およびデータ線駆動回路140に入力される。この例で、映像処理回路20は、モザイキング処理およびサブフィールドコード変換処理を行う。モザイキング処理は、1画素につきR、G、およびBの3つの色成分を含んでいる入力画像のデータを、ベイヤー配置された画素の階調値を示すデータに変換する処理である。
【0038】
サブフィールドコード変換処理は、モザイキング処理後の各画素の階調値をサブフィールドコードに変換する処理である。サブフィールドは、例えば、基本単位(4SFまたは6SF)を所定回数繰り返す構成を有している。例えば、1フレームにおいて基本単位が5回繰り返される場合において、基本単位が4SF(R画素およびB画素)であったときは、1フレームは20SFで構成される。この場合、サブフィールドコードは各サブフィールドについてオンおよびオフのいずれかを示す20ビットのデータである。また、この場合において、基本単位が6SF(G画素)であったときは、1フレームは30SFで構成される。この場合、サブフィールドコードは30ビットのデータである。この例で、サブフィールドコード変換処理は、変換テーブル(図示略)を参照して行われる。変換テーブルは、例えば映像処理回路20の内蔵メモリに記憶されている。
【0039】
1−2.動作
図8は、走査線駆動回路130の動作の概要を説明する図である。図8において、横軸は時間を、縦軸は選択される行を示している。図面が煩雑になるのを避けるため、図8では、番地については考慮せず、同時に複数の走査線112が選択されるように描かれている。RおよびBの画素は、実線(SCAN1、SCAN2、SCAN3、およびSCAN6)のとおり選択され、データが書き込まれる。すなわち、RおよびBの画素について、サブフィールドの基本単位は4サブフィールド(SF1〜SF4)により構成される。Gの画素は、実線に加え、破線(SCAN4およびSCAN5)のとおり選択され、データが書き込まれる。すなわち、Gの画素について、サブフィールドの基本単位は6サブフィールド(SF1G〜SF6G)により構成される。
【0040】
この例で、仮にG画素のみの走査を行わなかった場合、サブフィールド数は、すべての色の画素について、SF1〜SF4の4つである。この条件で、Gの輝度をRおよびBの半分にするには、G画素では例えば常にSF4をオフにすることになる。すると階調表現に使えるサブフィールド数は3つになってしまう。サブフィールド駆動方式においては、理論的には、2k通りの階調表現が可能である(kはサブフィールド数)。したがって、階調表現に使えるサブフィールド数が一つ減ると、理論的には、階調表現能力は半分になってしまう。これに対し、G画素のみの走査を用いれば、以下で説明するように階調表現能力の低下を抑制することができる。
【0041】
図9は、走査線駆動回路130のタイミングチャートを例示する図である。この例では、第1行〜第4行の走査線112に対応する信号のみ図示している。クロック信号CKYは、HレベルとLレベルが交互に切り換わる信号である。HレベルとLレベルの切り換わりのタイミングが、クロックの始期を示している。イネーブル信号ENB1〜6は、1クロックのうち使用する番地を示す信号である。イネーブル信号がHレベルになっている期間が、使用する番地を示している。例えば、第1クロックおよび第2クロックにおいて、イネーブル信号ENB1は、第1番地においてHレベルになっている。同一のイネーブル信号についてみると、Hレベルとなる番地は、2クロック毎に1番地ずつ移動している。例えば、イネーブル信号ENB1について、Hレベルとなる番地は、第1クロックから順に、第1番地、第1番地、第6番地、第6番地、第5番地、第5番地、第4番地、第4番地、第3番地、第3番地、第2番地、第2番地、第1番地、第1番地、第6番地、…というように変化している。また、同一のクロックについてみると、Hレベルとなる番地は、イネーブル信号によって異なっている。例えば、第1クロックについて、イネーブル信号ENB1〜6がHレベルとなる番地は、それぞれ、第1番地〜第6番地である。
【0042】
信号SR1〜SR4は、スタートパルス信号SPYが転送される信号である。スタートパルス信号SPYが入力されないとき(Lレベルのとき)は、信号SR1〜SR4はHレベルである。スタートパルス信号が入力されると、Lレベルの状態が信号SR1から順に転送される。信号SRiがLレベルであるクロックのうち、対応するイネーブル信号がHレベルである番地において、走査信号GiはHレベルとなる。例えば、第1クロックにおいてスタートパルス信号SPYが入力されると、信号SR1がLレベルになる。第1クロックにおいて信号SR1がLレベルであり、このときイネーブル信号ENB1は第1番地においてHレベルであるので、走査信号G1は第1番地においてHレベルとなる。第2クロックにおいて信号SR2がLレベルであり、このときイネーブル信号ENB1は第1番地においてHレベルであるので、走査信号G2は第1番地においてHレベルとなる。第3クロックにおいて信号SR3がLレベルであり、このときイネーブル信号ENB2は第1番地においてHレベルであるので、走査信号G3は第1番地においてHレベルとなる。走査信号G4以降の信号は順次、第1番地においてHレベルとなる。
【0043】
別の例で、第5クロックにおいてスタートパルス信号SPYが入力されると、信号SR1がLレベルになる。第5クロックにおいて信号SR1がLレベルであり、このときイネーブル信号ENB1は第5番地においてHレベルであるので、走査信号G1は第5番地においてHレベルとなる。走査信号G2以降の信号は順次、第5番地においてHレベルとなる。
【0044】
既に説明したように、走査線駆動回路130は、a個(この例では6つ)の走査を並列させることができる。第1番地を使って走査をするときは、第1行に対応するイネーブル信号(この例ではイネーブル信号ENB1)が第1番地においてHレベルとなるクロックにおいて、スタートパルス信号SPYを入力すればよい。
【0045】
モード信号MODEは、走査線112の走査モードを示す信号である。走査モードは、第1モードおよび第2モードの2つのモードを含む。第1モードは、すべての走査線を順次選択するモードである。Lレベルのモード信号MODEは、第1モードを示している。すなわち、これまでの説明は第1モードの説明である。
【0046】
第2モードは、特定の走査線(この例ではG画素に対応する走査線112)のみを順次選択するモードである。Hレベルのモード信号MODEは、第2モードを示している。Hレベルのモード信号MODEは、第2モードの走査を開始させるスタートパルス信号SPYと同じクロックにおいて入力される。図9の例では、第15クロックにおいてスタートパルス信号SPYが入力され、信号SR1がLレベルになっているときに、第2モードを示すHレベルのモード信号MODEが入力されている。Hレベルのモード信号MODEは、Hレベルの信号としてLAT1から順に転送される。
【0047】
奇数行の出力回路135は、信号LATによらずに選択信号を出力する。したがって、奇数行の走査信号は、信号LATによらず、信号SRiと対応するイネーブル信号ENBに応じてHレベルとなる。一方で、偶数行の走査信号は、信号LATiがHレベルのとき(すなわちモード信号MODEがHレベルのとき)、信号SRiによらずにLレベルとなる。例えば、第15クロックおよび第17クロックにおいて走査信号G1およびG3はそれぞれHレベルとなるが、第16クロックおよび第18クロックにおいて走査信号G2およびG4はLレベルのままである。
【0048】
図8のSCAN1、SCAN2、SCAN3、およびSCAN6の走査を行うときは、スタートパルス信号を入力するクロックにおいて、Lレベルのモード信号MODEを入力すればよい。SCAN4およびSCAN5の走査を行うときは、スタートパルス信号を入力するクロックにおいて、Hレベルのモード信号MODEを入力すればよい。
【0049】
なお、図9の例でいうと、Hレベルのモード信号MODEが入力され転送された以降のクロックにおいて、信号LAT1〜LAT4はHレベルのままである。しかしこれは、次に新たなスタートパルス信号SPYが入力されたときにモード信号MODEがLレベルであれば、信号LAT1〜LAT4は順次Lレベルにリセットされる。
【0050】
以上で説明したように本実施形態によれば、G画素に対応する走査線112のみを走査することができる。これにより、G画素とR画素およびB画素とのサブフィールド数を異ならせることができる。例えば、G画素の輝度をR画素およびB画素の半分にするとき、SF6Gを常にオフとしても、SF1G〜SF5Gの5つのサブフィールドを用いて階調表現をすることができる。すなわち、ベイヤー配置された画素を有する電気光学装置においてサブフィールド方式を用いる場合において、毎回、R画素、G画素、およびB画素をすべて走査するときと比較して、階調表現能力の低下を抑制することができる。
【0051】
なお、この例では、映像処理回路20は、SCAN1、SCAN2、SCAN3、およびSCAN6の走査と同期して、R画素、G画素、およびB画素のサブフィールドコードに応じたデータをデータ線駆動回路140に出力する。また、映像処理回路20は、SCAN4およびSCAN5の走査と同期して、G画素のSF4GおよびSF5Gのサブフィールドコードに応じたデータをデータ線駆動回路140に出力する。
【0052】
2.変形例
本発明は上述の実施形態に限定されるものでなく、種々の変形実施が可能である。以下、変形例をいくつか説明する。以下の変形例のうち、2つ以上のものが組み合わせて用いられてもよい。
【0053】
2−1.変形例1
図10は、変形例1に係る走査線駆動回路130の構成を示す図である。図5で説明した走査線駆動回路130は、第1行から第(m+1)行の順番で走査線112を順次選択したが、変形例1の走査線駆動回路130は、走査の方向を、第1行から第(m+1)行に向かう方向と、第(m+1)行から第1行に向かう方向のいずれかに切り換えることができる。
【0054】
変形例1に係る走査線駆動回路130は、図5の構成に加え、スイッチ回路136およびスイッチ回路137を有する。スイッチ回路136は、方向信号DIRおよび方向信号DIRBに応じて、走査の方向を切り換えるための回路である。方向信号DIRBは、方向信号DIRの反転信号である。スイッチ回路136は、スイッチ1361およびスイッチ1362を有する。スイッチ1361およびスイッチ1362はトランスミッションゲートである。スイッチ1361は、方向信号DIRがLレベルの場合にオン状態になるスイッチである。スイッチ1362は、方向信号DIRがHレベルの場合にオン状態になるスイッチである。
【0055】
スイッチ回路136は、(m+1)段のシフト回路1311に対して、(m+2)段設けられている。スタートパルス信号SPYは、第1段のスイッチ1362および第(m+2)段のスイッチ1361に入力される。方向信号DIRがHレベルの場合、第1段のスイッチ1362はオン状態になり、第(m+2)段のスイッチ1361はオフ状態になる。したがって、スタートパルス信号SPYは、第1段から第(m+1)段に向かって転送される。すなわち、走査線112は、第1行から第(m+1)行に向かって走査される。一方、方向信号DIRがLレベルの場合、第1段のスイッチ1362はオフ状態になり、第(m+2)段のスイッチ1361はオン状態になる。したがって、スタートパルス信号SPYは、第(m+1)段から第1段に向かって転送される。すなわち、走査線112は、第(m+1)行から第1行に向かって走査される。
【0056】
スイッチ回路137は、スイッチ回路136と同様に、(m+2)段設けられている。スイッチ回路137は、スイッチ1371およびスイッチ1372を有する。スイッチ1371およびスイッチ1372はトランスミッションゲートである。モード信号MODEは、方向信号DIRがHレベルの場合、第1段から第(m+1)段に向かって転送される。すなわち、走査線112は、第1行から第(m+1)行に向かって走査される。方向信号DIRがLレベルの場合、モード信号MODEは、第(m+1)段から第1段に向かって転送される。すなわち、走査線112は、第(m+1)行から第1行に向かって走査される。
【0057】
このように、変形例1によれば、方向信号DIRを用いて、走査線112の走査方向を切り換えることができる。
【0058】
2−2.変形例2
ベイヤー配置の具体例は、実施形態で説明したものに限定されない。ベイヤー配置において、第1色、第2色、および第3色の画素が、2行2列の4画素を基本単位として配置される。基本単位には、第1色の画素が2つ、第2色および第3色の画素が1つずつ含まれる。第1色の画素は、基本単位において斜めに配置される。実施形態において、第1色がG、第2色がR、第3色がBである例を説明したが、各色はこれに限定されない。
【0059】
2−3.変形例3
電気光学装置10における画素111の配置は、図2で例示したものに限定されない。図2の配置においては、第1行の走査線112に接続されている負荷(TFT116および画素電極118)および第(m+1)行の走査線112に接続されている負荷の数は、第2行〜第m行の走査線112に接続されている負荷の半分である。このように負荷の数が異なると、階調に悪影響を与える場合がある。この悪影響を回避するため、第1行および第(m+1)行の走査線112に、ダミー画素を接続してもよい。ダミー画素とは、構造は画素111と同様であるが、画像の表示に貢献しない画素をいう。ダミー画素により負荷の差を低減することにより、階調に与える悪影響を低減することができる。
【0060】
2−4.他の変形例
本発明に係る電子機器はプロジェクターに限定されない。テレビジョン、ビューファインダー型・モニター直視型のビデオテープレコーダー、カーナビゲーション装置、ページャー、電子手帳、電卓、ワードプロセッサー、ワークステーション、テレビ電話、POS端末、デジタルスチルカメラ、携帯電話機、タッチパネルを備えた機器等に本発明が用いられてもよい。
【0061】
電気光学装置10の構成は、実施形態で説明したものに限定されない。えば、電気光学装置10において用いられる電気光学素子は、液晶素子120に限定されない。液晶素子120に代わり、有機EL(Electro-Luminescence)素子等、他の電気光学素子が用いられてもよい。また、電気光学装置10が、実施形態で説明した映像処理回路20を有していてもよい。
【0062】
実施形態で説明したパラメーター(例えば、サブフィールド数やフレーム速度、画素数など)および信号の極性やレベルはあくまで例示であり、本発明はこれに限定されない。
【符号の説明】
【0063】
1…電子機器、10…電気光学装置、20…映像処理回路、100…液晶パネル、101…表示領域、105…液晶層、108…コモン電極、111…画素、112…走査線、114…データ線、116…TFT、118…画素電極、120…液晶素子、125…容量素子、130…走査線駆動回路、131…シフトレジスター、132…論理回路、133…論理回路、134…シフトレジスター、135…出力回路、136…スイッチ回路、137…スイッチ回路、140…データ線駆動回路、141…シフトレジスター、142…第1ラッチ回路、143…第2ラッチ回路、1311…シフト回路、1341…シフト回路、1361…スイッチ、1362…スイッチ、1371…スイッチ、1372…スイッチ、13111…クロックドインバーター、13112…クロックドインバーター、13113…インバーター
【技術分野】
【0001】
本発明は、ベイヤー配置された複数の画素をサブフィールド駆動する技術に関する。
【背景技術】
【0002】
液晶素子等の電気光学素子における階調制御方法として、電気光学素子に印加される電圧を変調する電圧変調方式の他、電気光学素子に一定電圧が印加される時間を変調する、いわゆるサブフィールド駆動方式が知られている。サブフィールド駆動方式において、1フレームは複数のサブフィールドに分割される。複数のサブフィールドのうち電圧印加をオンするサブフィールドとオフするサブフィールドとの組み合わせ(正確には順列)により、電気光学素子の階調が制御される。
【0003】
サブフィールド駆動において階調表現を向上させる手法の一つに、一つのサブフィールドを短くするものがある。サブフィールドを短くする技術としては、いわゆる領域走査駆動が知られている(特許文献1)。
【0004】
赤(R)、緑(G)、および青(B)の3原色を2次元的に配置する方法として、いわゆるベイヤー配置が知られている(特許文献2)。ベイヤー配置は、RおよびB各1画素、G2画素を1組とした配置である。ベイヤー配置では、単位面積あたり、GはRおよびBの2倍の情報量を有する。これは人間の視感度特性を考慮したものである。
【先行技術文献】
【特許文献】
【0005】
【特許文献1】特開2004−177930号公報
【特許文献2】米国特許第3971065号公報
【発明の概要】
【発明が解決しようとする課題】
【0006】
ベイヤー配置された画素を有する電気光学装置においてホワイトバランスをとる際に、Gの画素の輝度をRおよびBの画素の輝度の半分にすることが考えられる。これをサブフィールド駆動方式で実現しようとすると、Gの画素において1フレームのほぼ半分の期間を輝度ゼロの状態にする必要がある。これは、Gの画素において階調表現に使えるサブフィールド数がRおよびBの画素よりも少なくなることを意味する。すなわち、Gの階調表現力が低下してしまう。
これに対し本発明は、ベイヤー配置された画素を有する電気光学装置においてサブフィールド方式を用いる場合において、階調表現能力の低下を抑制する技術を提供する。
【課題を解決するための手段】
【0007】
本発明は、第1色の画素、第2色の画素、および第3色の画素がベイヤー配置された複数の画素と、前記複数の画素のうち前記第1色の画素を選択するための複数の走査線を含む第1走査線群と、前記複数の画素のうち前記第2色および前記第3色の画素を選択するための複数の走査線を含む第2走査線群と、モード信号が第1モードを示している場合、前記第1走査線群および前記第2走査線群の中から順次一の走査線を選択し、前記モード信号が第2モードを示している場合、前記第1走査線群の中から順次一の走査線を選択する走査線駆動回路とを有する電気光学装置を提供する。
この電気光学装置によれば、第1走査線群の中から順次一の走査線を選択する動作モードを有さない構成と比較して、階調表現能力の低下を抑制することができる。
【0008】
好ましい態様において、この電気光学装置は、画素の階調値を示す画像データから変換され、複数のサブフィールドのオンまたはオフの順列を示すサブフィールドコードに応じた電圧を前記複数の画素に印加するデータ線駆動回路を有し、前記第1色の画素におけるサブフィールドの数と、前記第2色および前記第3色の画素におけるサブフィールドの数とが異なっていてもよい。
この電気光学装置によれば、サブフィールド数の減少による階調表現能力の低下を抑制することができる。
【0009】
別の好ましい態様において、前記複数の画素は、m行n列のマトリクス状に配置され、前記第1走査線群および前記第2走査線群は、あわせて(m+1)本の走査線を有し、前記第1走査線群の走査線と、前記第2走査線群の走査線とは、交互に配置され、前記電気光学装置は、スタートパルス信号を1段ずつ転送させ、前記(m+1)本の走査線に対応する(m+1)段の第1シフトレジスターと、前記モード信号を1段ずつ転送させ、前記(m+1)本の走査線に対応する(m+1)段の第2シフトレジスターと、前記第1走査線群の走査線には、前記スタートパルス信号に応じた信号を出力し、前記第2走査線群の走査線には、前記スタートパルス信号、前記モード信号の論理積に応じた信号を出力する出力回路とを有してもよい。
この電気光学装置によれば、スタートパルス信号により走査を開始する場合において、階調表現能力の低下を抑制することができる。
【0010】
さらに別の好ましい態様において、前記第1シフトレジスターおよび前記第2シフトレジスターは、クロック信号に応じたタイミングで前記スタートパルス信号および前記モード信号を後段に転送し、前記電気光学装置は、前記クロック信号により示される単位期間において、前記単位期間を複数個に分割した複数のサブ期間のうち一のサブ期間を選択するための第1イネーブル信号を伝送する第1イネーブル信号線を有し、前記単位期間において、前記一のサブ期間と異なるサブ期間を選択するための第2イネーブル信号を伝送する第2イネーブル信号線を有し、前記出力回路は、前記第1走査線群の第1走査線には、前記スタートパルス信号および前記第1イネーブル信号の論理積に応じた信号を出力し、前記第1走査線と隣り合う前記第2走査線群の第2走査線には、前記スタートパルス信号、前記モード信号、および前記第1イネーブル信号の論理積に応じた信号を出力し、前記第1走査線群の第3走査線には、前記スタートパルス信号および前記第2イネーブル信号の論理積に応じた信号を出力し、前記第3走査線と隣り合う前記第2走査線群の第4走査線には、前記スタートパルス信号、前記モード信号、および前記第2イネーブル信号の論理積に応じた信号を出力してもよい。
この電気光学装置によれば、1クロックにおいて複数の走査を併存させる場合において、階調表現能力の低下を抑制することができる。
【0011】
さらに別の好ましい態様において、前記第1シフトレジスターは、信号の転送方向を示す方向信号に応じた方向に前記スタートパルス信号を転送させ、前記第2シフトレジスターは、前記方向信号に応じた方向に前記モード信号を転送させてもよい。
この電気光学装置によれば、走査方向を切り換えることができる。
【0012】
また、本発明は、上記いずれかの電気光学装置を有する電子機器を提供する。
この電子機器によれば、第1走査線群の中から順次一の走査線を選択する動作モードを有さない構成と比較して、階調表現能力の低下を抑制することができる。
【0013】
さらに、本発明は、第1色の画素、第2色の画素、および第3色の画素がベイヤー配置された複数の画素と、前記複数の画素のうち前記第1色の画素を選択するための複数の走査線を含む第1走査線群と、前記複数の画素のうち前記第2色および前記第3色の画素を選択するための複数の走査線を含む第2走査線群とを有する電気光学装置の制御方法であって、モード信号が第1モードを示している場合、前記第1走査線群および前記第2走査線群の中から順次一の走査線を選択し、前記モード信号が第2モードを示している場合、前記第1走査線群の中から順次一の走査線を選択するステップを有する制御方法を提供する。
この制御方法によれば、第1走査線群の中から順次一の走査線を選択する動作モードを有さない構成と比較して、階調表現能力の低下を抑制することができる。
【図面の簡単な説明】
【0014】
【図1】電子機器1の概要を示す図。
【図2】液晶パネル100の回路構成を示すブロック図。
【図3】画素111の等価回路を示す図。
【図4】画素と走査線との対応関係を示す図。
【図5】走査線駆動回路130の構成を示す図。
【図6】シフト回路1311の構成を示す図。
【図7】データ線駆動回路140の構成を示す図。
【図8】走査線駆動回路130の動作の概要を説明する図。
【図9】走査線駆動回路130のタイミングチャートを例示する図。
【図10】変形例1に係る走査線駆動回路130の構成を示す図。
【発明を実施するための形態】
【0015】
1.実施形態
1−1.構成
図1は、一実施形態に係る電子機器1の概要を示す図である。電子機器1は、映像を表示する装置、この例ではプロジェクターである。「映像」とは、静止画および動画を含む概念である。電子機器1は、上位装置から供給される映像信号Vid−inにより示される画像を、同期信号Syncに基づいたタイミングで、液晶パネル100に表示する装置である。
【0016】
電子機器1は、電気光学装置10と、映像処理回路20とを有する。電気光学装置10は、液晶パネル100(電気光学パネルの一例)と、制御回路と、光源と、光学系(液晶パネル100以外は図示略)とを有する。液晶パネル100は、m行n列のマトリクス状に配置された複数の画素を有する。液晶パネル100はカラー液晶パネルであり、赤(R)、緑(G)、および青(B)の3原色の画素を有する。
【0017】
R、G、およびBの画素は、ベイヤー配置されている。ベイヤー配置において、R、G、およびBの画素は、2行2列の4画素を単位(以下「単位領域」という)として配置されている。単位領域には、R画素およびB画素が各1つ、G画素が2つ含まれる。2つのG画素は、斜めに配置されている。
【0018】
映像処理回路20は、入力された画像データに対して画像処理、例えばモザイキング処理を行う。以下、入力された画像データを「入力画像データ」といい、入力画像データにより示される画像を「入力画像」という。入力画像データは、1画素につき、R、G、およびBの3つの色成分を含んでいる。いま、入力画像の画素数がm×n個、すなわち液晶パネル100の画素数と等しい場合を考える。この場合、RおよびBについては、液晶パネル100の画素数は入力画像の1/4、Gについては、液晶パネル100の画素数は入力画像の1/2である。例えばRについて考えると、入力画像の4画素のデータを1画素のデータに変換する処理(モザイキング処理)が必要である。モザイキング処理のアルゴリズムとしては種々のものが知られており、ここではどのようなアルゴリズムが用いられてもよい。
【0019】
図2は、液晶パネル100の回路構成を示すブロック図である。液晶パネル100は、供給される信号に応じた画像を表示する装置である。液晶パネル100は、表示領域101と、走査線駆動回路130と、データ線駆動回路140とを有する。表示領域101には、複数の画素111が配置されている。この例では、m行n列の画素111がマトリクス状に配置されている。液晶パネル100は、素子基板100aと、対向基板100bと、液晶層105とを有する。素子基板100aおよび対向基板100bは一定の間隔を保って貼り合わせられている。素子基板100aおよび対向基板100bの間隙には、液晶層105が挟まれている。素子基板100aには、(m+1)本の走査線112およびn本のデータ線114が設けられている。走査線112およびデータ線114は、対向基板100bと対向する面に設けられている。走査線112とデータ線114とは、電気的に絶縁されている。走査線112とデータ線114との交差に対応して、画素111が設けられている。以下において、複数の走査線112を区別する場合には、図2において上から順に、第1、第2、第3、…、第(m−1)、第(m+1)、第m行の走査線112という。同様に、複数のデータ線114を区別する場合には、図2において左から順に、第1、第2、第3、…、第(n−1)、第n列のデータ線114という。なお、図2において、素子基板100aの対向面は紙面裏側であるので、この対向面に設けられる走査線112、およびデータ線114については破線で示すべきであるが、見難くなるので、それぞれ実線で示している。
【0020】
対向基板100bには、コモン電極108が設けられている。コモン電極108は、素子基板100aと対向する1面に設けられている。コモン電極108は、すべての画素111について共通である。すなわち、コモン電極108は、対向基板100bのほぼ全面にわたって設けられている、いわゆるベタ電極である。
【0021】
液晶パネル100は、さらに、複数のイネーブル信号線、この例では6本のイネーブル信号線ENB1〜ENB6を有する。イネーブル信号については後述する。
【0022】
図3は、画素111の等価回路を示す図である。画素111は、TFT(Thin Film Transistor)116、液晶素子120、および容量素子125を有する。TFT116は、液晶素子120への電圧の印加を制御するスイッチング手段の一例であり、この例ではnチャネル型の電界効果トランジスターである。液晶素子120は、印加される電圧に応じて光学状態が変化する素子である。この例で、液晶パネル100は透過型の液晶パネルであり、変化する光学状態は透過率である。液晶素子120は、画素電極118、液晶層105、およびコモン電極108を有する。第i行第j列の画素111において、TFT116のゲートおよびソースは、それぞれ、第i行の走査線112および第j列のデータ線114に接続されている。TFT116のドレインは、画素電極118に接続されている。容量素子125は、画素電極118に書き込まれた電圧を保持する素子である。容量素子125の一端は画素電極118に接続されており、他端は容量線Vcomに接続されている。
【0023】
第i行の走査線112にHレベルの電圧を示す信号が入力されると、TFT116のソース・ドレイン間は導通する。TFT116のソース・ドレイン間が導通すると、画素電極118は、(TFT116のソース・ドレイン間のオン抵抗を無視すれば)第j列のデータ線114と同電位になる。第j列のデータ線114には、映像信号Vid−inに応じて、第i行第j列の画素111の階調値に応じた電圧(以下、「データ電圧」といい、データ電圧を示す信号を「データ信号」という)が印加される。コモン電極108には、図示しない回路により、共通電位LCcomが与えられる。容量線Vcomには、図示しない回路により、時間的に一定の電位Vcom(この例では、Vcom=LCcom)が与えられる。すなわち、液晶素子120には、データ電圧と共通電位LCcomとの差に応じた電圧が印加される。以下、液晶層105がVA(Vertical Alignment)型であり、電圧無印加時において液晶素子120の階調が暗状態(黒状態)となるノーマリーブラックモードである例を用いて説明する。なお、特に説明しない限り、図示を省略した接地電位を電圧の基準(ゼロV)とする。
【0024】
液晶パネル100はサブフィールド駆動されるので、液晶素子120に印加される電圧の絶対値は、VH(第1電圧の一例、例えば5V)またはVL(第2電圧の一例、例えばゼロV)の2値のいずれかである。
【0025】
図4は、画素と走査線との対応関係を示す図である。この例で、G画素は奇数行(第(2k+1)行:kはゼロを含む自然数)の走査線112に、R画素およびB画素は偶数行(第(2k+2)行)の走査線112に、それぞれ接続されている。すなわち、奇数行の走査線112を選択するとG画素のみを選択し(R画素およびB画素を選択せず)、偶数行の走査線112を選択するとR画素およびB画素のみを選択する(G画素を選択しない)ことができる。奇数行の走査線112は、第1走査線群の一例であり、偶数行の走査線112は第2走査線群の一例である。
【0026】
図5は、走査線駆動回路130の構成を示す図である。走査線駆動回路130は、入力される制御信号に従って、走査線112を選択するための走査信号Gを出力する回路である。制御信号としては、スタートパルス信号SPY、クロック信号CKY、イネーブル信号ENB、およびモード信号MODEが用いられる。第i行の走査線112に供給される走査信号を、走査信号Giという。走査信号Giは、(m+1)本の走査線112の中から一の走査線112を選択するための信号である。走査信号Giは、選択される走査線112に対しては選択電圧(Hレベル)となり、それ以外の走査線112に対しては非選択電圧(Lレベル)となる信号である。選択電圧を示す信号を選択信号といい、非選択電圧を示す信号を非選択信号という。
【0027】
この例において、走査線駆動回路130は、単一のクロック(単位期間の一例)において複数の走査線112を選択する。より詳細には、1クロックはさらに複数の期間に区分されており(以下この細分化された期間を「番地」といい、サブ期間の一例である)、単一の番地において単一の走査線112が選択される。1クロックがa個の番地で構成される場合、1クロックで最大a本の走査線112を選択することができる。イネーブル信号は、a個の番地のうち使用される番地を特定するための信号である。この例で、液晶パネル100は6本のイネーブル信号線ENB1〜ENB6を有するので、1クロックは6番地に区分される(a=6)。
【0028】
走査線駆動回路130は、シフトレジスター131と、論理回路132と、論理回路133と、シフトレジスター134と、出力回路135とを有する。第i段の論理回路132を、論理回路132(i)と表す。他の要素についても同様である。シフトレジスター131は、スタートパルス信号SPYを、クロック信号CKYにより示されるクロック毎に、1段(1行)ずつ転送(シフト)する回路である。シフトレジスター131は、(m+1)段のシフト回路1311を有する。各シフト回路1311は、走査線112と一対一に対応している。
【0029】
図6は、シフト回路1311の構成を示す図である。シフト回路1311は、クロックドインバーター13111、クロックドインバーター13112、およびインバーター13113を有する。奇数段のクロックドインバーター13111は、クロック信号CKがHレベルのときにインバーターとして機能し、クロック信号CKがLレベルのときに高インピーダンスとなる回路である。奇数段のクロックドインバーター13112は、クロック信号CKBがHレベルのときにインバーターとして機能し、クロック信号CKBがLレベルのときに高インピーダンスとなる回路である。
【0030】
奇数段のシフト回路1311(i)には、クロック信号CKとしてクロック信号CKYが、クロック信号CKBとしてクロック信号CKYの反転信号が、それぞれ入力される。偶数段のシフト回路1311(i+1)には、クロック信号CKとしてクロック信号CKYの反転信号が、クロック信号CKBとしてクロック信号が、それぞれ入力される。クロック信号CKYがHレベルのとき、奇数段のシフト回路1311(i)の入力INに入力した入力信号に応じた出力信号を出力OUTに出力する。奇数段のシフト回路1311(i)の入力INの電位がHレベルになっていれば、出力OUTの電位もHレベルである。このとき、次段(偶数段)のシフト回路1311(i+1)は高インピーダンス状態である。クロック信号CKYが反転してLレベルになると、シフト回路1311(i)は高インピーダンス状態になり、シフト回路1311(i+1)の入力INに入力した入力信号に応じた出力信号を出力OUTに出力する。前のクロックでシフト回路1311(i)の出力OUTがHレベルであれば、シフト回路1311(i+1)の出力OUTがHレベルになる。このようにして、Hレベルの信号が1クロックずつ後段のシフト回路1311に転送される。
【0031】
再び図5を参照する。論理回路132(i)は、第i段のシフト回路1311(i)の入力INと出力OUTとの論理積の反転値を出力する回路、すなわちNAND回路である。論理回路132(i)の出力信号を、信号SRiと表す。信号SRiは、スタートパルス信号SPYが第i段に転送された場合にLレベルとなり、それ以外の場合はHレベルとなる信号である。
【0032】
シフトレジスター134は、(m+1)段のシフト回路1341を有する。シフトレジスター134は、モード信号MODEを、信号SRiにより示されるタイミングで、1段ずつ転送(シフト)する回路である。各シフト回路1341は、走査線112と一対一に対応している。シフト回路1341の構成はシフト回路1311と同様である。シフト回路1341のクロック信号として信号SRiおよび信号SRiの反転信号が用いられるので、信号SRiがLレベルのとき、シフト回路1341(i)は、入力INに入力された入力信号に応じた出力信号を出力OUTに出力する。このとき入力INの電位がHレベルであれば、出力OUTの電位もHレベルである。信号SRiがHレベルになり信号SRi+1がLレベルになると、第(i+1)段のシフト回路1341(i)の入力INと出力OUTは導通し、ともにHレベルとなる。このようにして、Hレベルの信号が1クロックずつ後段のシフト回路1341に転送される。第i段のシフト回路1341(i)の出力OUTから出力される信号を、信号LATiと表す。
【0033】
奇数段の論理回路133(i)(すなわちiが奇数のとき)は、信号SRiの反転値と、電源電圧VSS(Lレベルに相当)の反転値との論理積を出力する回路である。すなわち、奇数段の論理回路133(i)は、信号SRiがHレベルのときLレベルの信号を出力し、信号SRiがLレベルのときHレベルの信号を出力する。偶数段の論理回路133(i)(すなわちiが偶数のとき)は、信号SRiの反転値と、シフト回路1341(i)の出力信号LATiの反転値との論理積を出力する回路である。すなわち、偶数段の論理回路133(i)は、転送したスタートパルス信号SPYとモード信号MODEが共にHレベルであるとき(信号SRiと信号LATiがともにLレベルであるとき)はHレベルの信号を出力し、それ以外の場合はLレベルの信号を出力する。
【0034】
第i段の出力回路135は、イネーブル信号ENBrと、論理回路133(i)の出力信号との論理積を出力する回路である。ここで、rは、偶数行(すなわちiが偶数のとき)についてはi/2をaで除算したときの剰余、すなわちr=((i/2) mod a)である(ただし((i/2) mod a)=0のときはr=a)。奇数行(すなわちiが奇数のとき)については、1行後(すなわち第(i+1)行)のrと同じ値である。例えば、a=6の場合を考える。第1段の出力回路135(1)は、イネーブル信号ENB1と、論理回路133(1)の出力信号との論理積を出力する回路である。第2段の出力回路135(2)は、イネーブル信号ENB1と、論理回路133(2)の出力信号との論理積を出力する回路である。第3段の出力回路135(3)は、イネーブル信号ENB2と、論理回路133(3)の出力信号との論理積を出力する回路である。第12段の出力回路135(12)は、イネーブル信号ENB6と、論理回路133(12)の出力信号との論理積を出力する回路である。第13段の出力回路135(13)は、イネーブル信号ENB1と、論理回路133(13)の出力信号との論理積を出力する回路である。第14段の出力回路135(14)は、イネーブル信号ENB1と、論理回路133(14)の出力信号との論理積を出力する回路である。
【0035】
図7は、データ線駆動回路140の構成を示す図である。データ線駆動回路140は、入力される制御信号に従ってデータ信号DATをサンプリングし、画素111に書き込まれるデータ電圧を示すデータ信号Sを出力する回路である。第j列のデータ線114に供給されるデータ信号を、データ信号Sjという。制御信号としては、スタートパルス信号SPX、クロック信号CKX、およびラッチ信号LATが用いられる。
【0036】
データ線駆動回路140は、シフトレジスター141と、第1ラッチ回路142と、第2ラッチ回路143とを有する。シフトレジスター141は、スタートパルス信号SPXを、クロック信号CKXにより示されるクロック毎に1段(1列)ずつ転送する回路である。第1ラッチ回路142は、データ信号DATを、シフトレジスター141からの出力信号により示されるタイミングでラッチする回路である。データ信号DATは点順次のデータであり、第1ラッチ回路142は、各画素のデータを順次ラッチする。第2ラッチ回路143は、信号LATにより示されるタイミングで第1ラッチ回路142からの出力信号をラッチし、線順次のデータ信号Sjとしてデータ線114に出力する回路である。データ信号Sjは、サブフィールドコードがオンのときは電圧VHを示し、サブフィールドコードがオフのときは電圧VLを示す。
【0037】
映像処理回路20は、入力映像データに基づいて、データ信号DATおよび制御信号を生成する回路である。映像処理回路20により生成された制御信号が、走査線駆動回路130およびデータ線駆動回路140に入力される。この例で、映像処理回路20は、モザイキング処理およびサブフィールドコード変換処理を行う。モザイキング処理は、1画素につきR、G、およびBの3つの色成分を含んでいる入力画像のデータを、ベイヤー配置された画素の階調値を示すデータに変換する処理である。
【0038】
サブフィールドコード変換処理は、モザイキング処理後の各画素の階調値をサブフィールドコードに変換する処理である。サブフィールドは、例えば、基本単位(4SFまたは6SF)を所定回数繰り返す構成を有している。例えば、1フレームにおいて基本単位が5回繰り返される場合において、基本単位が4SF(R画素およびB画素)であったときは、1フレームは20SFで構成される。この場合、サブフィールドコードは各サブフィールドについてオンおよびオフのいずれかを示す20ビットのデータである。また、この場合において、基本単位が6SF(G画素)であったときは、1フレームは30SFで構成される。この場合、サブフィールドコードは30ビットのデータである。この例で、サブフィールドコード変換処理は、変換テーブル(図示略)を参照して行われる。変換テーブルは、例えば映像処理回路20の内蔵メモリに記憶されている。
【0039】
1−2.動作
図8は、走査線駆動回路130の動作の概要を説明する図である。図8において、横軸は時間を、縦軸は選択される行を示している。図面が煩雑になるのを避けるため、図8では、番地については考慮せず、同時に複数の走査線112が選択されるように描かれている。RおよびBの画素は、実線(SCAN1、SCAN2、SCAN3、およびSCAN6)のとおり選択され、データが書き込まれる。すなわち、RおよびBの画素について、サブフィールドの基本単位は4サブフィールド(SF1〜SF4)により構成される。Gの画素は、実線に加え、破線(SCAN4およびSCAN5)のとおり選択され、データが書き込まれる。すなわち、Gの画素について、サブフィールドの基本単位は6サブフィールド(SF1G〜SF6G)により構成される。
【0040】
この例で、仮にG画素のみの走査を行わなかった場合、サブフィールド数は、すべての色の画素について、SF1〜SF4の4つである。この条件で、Gの輝度をRおよびBの半分にするには、G画素では例えば常にSF4をオフにすることになる。すると階調表現に使えるサブフィールド数は3つになってしまう。サブフィールド駆動方式においては、理論的には、2k通りの階調表現が可能である(kはサブフィールド数)。したがって、階調表現に使えるサブフィールド数が一つ減ると、理論的には、階調表現能力は半分になってしまう。これに対し、G画素のみの走査を用いれば、以下で説明するように階調表現能力の低下を抑制することができる。
【0041】
図9は、走査線駆動回路130のタイミングチャートを例示する図である。この例では、第1行〜第4行の走査線112に対応する信号のみ図示している。クロック信号CKYは、HレベルとLレベルが交互に切り換わる信号である。HレベルとLレベルの切り換わりのタイミングが、クロックの始期を示している。イネーブル信号ENB1〜6は、1クロックのうち使用する番地を示す信号である。イネーブル信号がHレベルになっている期間が、使用する番地を示している。例えば、第1クロックおよび第2クロックにおいて、イネーブル信号ENB1は、第1番地においてHレベルになっている。同一のイネーブル信号についてみると、Hレベルとなる番地は、2クロック毎に1番地ずつ移動している。例えば、イネーブル信号ENB1について、Hレベルとなる番地は、第1クロックから順に、第1番地、第1番地、第6番地、第6番地、第5番地、第5番地、第4番地、第4番地、第3番地、第3番地、第2番地、第2番地、第1番地、第1番地、第6番地、…というように変化している。また、同一のクロックについてみると、Hレベルとなる番地は、イネーブル信号によって異なっている。例えば、第1クロックについて、イネーブル信号ENB1〜6がHレベルとなる番地は、それぞれ、第1番地〜第6番地である。
【0042】
信号SR1〜SR4は、スタートパルス信号SPYが転送される信号である。スタートパルス信号SPYが入力されないとき(Lレベルのとき)は、信号SR1〜SR4はHレベルである。スタートパルス信号が入力されると、Lレベルの状態が信号SR1から順に転送される。信号SRiがLレベルであるクロックのうち、対応するイネーブル信号がHレベルである番地において、走査信号GiはHレベルとなる。例えば、第1クロックにおいてスタートパルス信号SPYが入力されると、信号SR1がLレベルになる。第1クロックにおいて信号SR1がLレベルであり、このときイネーブル信号ENB1は第1番地においてHレベルであるので、走査信号G1は第1番地においてHレベルとなる。第2クロックにおいて信号SR2がLレベルであり、このときイネーブル信号ENB1は第1番地においてHレベルであるので、走査信号G2は第1番地においてHレベルとなる。第3クロックにおいて信号SR3がLレベルであり、このときイネーブル信号ENB2は第1番地においてHレベルであるので、走査信号G3は第1番地においてHレベルとなる。走査信号G4以降の信号は順次、第1番地においてHレベルとなる。
【0043】
別の例で、第5クロックにおいてスタートパルス信号SPYが入力されると、信号SR1がLレベルになる。第5クロックにおいて信号SR1がLレベルであり、このときイネーブル信号ENB1は第5番地においてHレベルであるので、走査信号G1は第5番地においてHレベルとなる。走査信号G2以降の信号は順次、第5番地においてHレベルとなる。
【0044】
既に説明したように、走査線駆動回路130は、a個(この例では6つ)の走査を並列させることができる。第1番地を使って走査をするときは、第1行に対応するイネーブル信号(この例ではイネーブル信号ENB1)が第1番地においてHレベルとなるクロックにおいて、スタートパルス信号SPYを入力すればよい。
【0045】
モード信号MODEは、走査線112の走査モードを示す信号である。走査モードは、第1モードおよび第2モードの2つのモードを含む。第1モードは、すべての走査線を順次選択するモードである。Lレベルのモード信号MODEは、第1モードを示している。すなわち、これまでの説明は第1モードの説明である。
【0046】
第2モードは、特定の走査線(この例ではG画素に対応する走査線112)のみを順次選択するモードである。Hレベルのモード信号MODEは、第2モードを示している。Hレベルのモード信号MODEは、第2モードの走査を開始させるスタートパルス信号SPYと同じクロックにおいて入力される。図9の例では、第15クロックにおいてスタートパルス信号SPYが入力され、信号SR1がLレベルになっているときに、第2モードを示すHレベルのモード信号MODEが入力されている。Hレベルのモード信号MODEは、Hレベルの信号としてLAT1から順に転送される。
【0047】
奇数行の出力回路135は、信号LATによらずに選択信号を出力する。したがって、奇数行の走査信号は、信号LATによらず、信号SRiと対応するイネーブル信号ENBに応じてHレベルとなる。一方で、偶数行の走査信号は、信号LATiがHレベルのとき(すなわちモード信号MODEがHレベルのとき)、信号SRiによらずにLレベルとなる。例えば、第15クロックおよび第17クロックにおいて走査信号G1およびG3はそれぞれHレベルとなるが、第16クロックおよび第18クロックにおいて走査信号G2およびG4はLレベルのままである。
【0048】
図8のSCAN1、SCAN2、SCAN3、およびSCAN6の走査を行うときは、スタートパルス信号を入力するクロックにおいて、Lレベルのモード信号MODEを入力すればよい。SCAN4およびSCAN5の走査を行うときは、スタートパルス信号を入力するクロックにおいて、Hレベルのモード信号MODEを入力すればよい。
【0049】
なお、図9の例でいうと、Hレベルのモード信号MODEが入力され転送された以降のクロックにおいて、信号LAT1〜LAT4はHレベルのままである。しかしこれは、次に新たなスタートパルス信号SPYが入力されたときにモード信号MODEがLレベルであれば、信号LAT1〜LAT4は順次Lレベルにリセットされる。
【0050】
以上で説明したように本実施形態によれば、G画素に対応する走査線112のみを走査することができる。これにより、G画素とR画素およびB画素とのサブフィールド数を異ならせることができる。例えば、G画素の輝度をR画素およびB画素の半分にするとき、SF6Gを常にオフとしても、SF1G〜SF5Gの5つのサブフィールドを用いて階調表現をすることができる。すなわち、ベイヤー配置された画素を有する電気光学装置においてサブフィールド方式を用いる場合において、毎回、R画素、G画素、およびB画素をすべて走査するときと比較して、階調表現能力の低下を抑制することができる。
【0051】
なお、この例では、映像処理回路20は、SCAN1、SCAN2、SCAN3、およびSCAN6の走査と同期して、R画素、G画素、およびB画素のサブフィールドコードに応じたデータをデータ線駆動回路140に出力する。また、映像処理回路20は、SCAN4およびSCAN5の走査と同期して、G画素のSF4GおよびSF5Gのサブフィールドコードに応じたデータをデータ線駆動回路140に出力する。
【0052】
2.変形例
本発明は上述の実施形態に限定されるものでなく、種々の変形実施が可能である。以下、変形例をいくつか説明する。以下の変形例のうち、2つ以上のものが組み合わせて用いられてもよい。
【0053】
2−1.変形例1
図10は、変形例1に係る走査線駆動回路130の構成を示す図である。図5で説明した走査線駆動回路130は、第1行から第(m+1)行の順番で走査線112を順次選択したが、変形例1の走査線駆動回路130は、走査の方向を、第1行から第(m+1)行に向かう方向と、第(m+1)行から第1行に向かう方向のいずれかに切り換えることができる。
【0054】
変形例1に係る走査線駆動回路130は、図5の構成に加え、スイッチ回路136およびスイッチ回路137を有する。スイッチ回路136は、方向信号DIRおよび方向信号DIRBに応じて、走査の方向を切り換えるための回路である。方向信号DIRBは、方向信号DIRの反転信号である。スイッチ回路136は、スイッチ1361およびスイッチ1362を有する。スイッチ1361およびスイッチ1362はトランスミッションゲートである。スイッチ1361は、方向信号DIRがLレベルの場合にオン状態になるスイッチである。スイッチ1362は、方向信号DIRがHレベルの場合にオン状態になるスイッチである。
【0055】
スイッチ回路136は、(m+1)段のシフト回路1311に対して、(m+2)段設けられている。スタートパルス信号SPYは、第1段のスイッチ1362および第(m+2)段のスイッチ1361に入力される。方向信号DIRがHレベルの場合、第1段のスイッチ1362はオン状態になり、第(m+2)段のスイッチ1361はオフ状態になる。したがって、スタートパルス信号SPYは、第1段から第(m+1)段に向かって転送される。すなわち、走査線112は、第1行から第(m+1)行に向かって走査される。一方、方向信号DIRがLレベルの場合、第1段のスイッチ1362はオフ状態になり、第(m+2)段のスイッチ1361はオン状態になる。したがって、スタートパルス信号SPYは、第(m+1)段から第1段に向かって転送される。すなわち、走査線112は、第(m+1)行から第1行に向かって走査される。
【0056】
スイッチ回路137は、スイッチ回路136と同様に、(m+2)段設けられている。スイッチ回路137は、スイッチ1371およびスイッチ1372を有する。スイッチ1371およびスイッチ1372はトランスミッションゲートである。モード信号MODEは、方向信号DIRがHレベルの場合、第1段から第(m+1)段に向かって転送される。すなわち、走査線112は、第1行から第(m+1)行に向かって走査される。方向信号DIRがLレベルの場合、モード信号MODEは、第(m+1)段から第1段に向かって転送される。すなわち、走査線112は、第(m+1)行から第1行に向かって走査される。
【0057】
このように、変形例1によれば、方向信号DIRを用いて、走査線112の走査方向を切り換えることができる。
【0058】
2−2.変形例2
ベイヤー配置の具体例は、実施形態で説明したものに限定されない。ベイヤー配置において、第1色、第2色、および第3色の画素が、2行2列の4画素を基本単位として配置される。基本単位には、第1色の画素が2つ、第2色および第3色の画素が1つずつ含まれる。第1色の画素は、基本単位において斜めに配置される。実施形態において、第1色がG、第2色がR、第3色がBである例を説明したが、各色はこれに限定されない。
【0059】
2−3.変形例3
電気光学装置10における画素111の配置は、図2で例示したものに限定されない。図2の配置においては、第1行の走査線112に接続されている負荷(TFT116および画素電極118)および第(m+1)行の走査線112に接続されている負荷の数は、第2行〜第m行の走査線112に接続されている負荷の半分である。このように負荷の数が異なると、階調に悪影響を与える場合がある。この悪影響を回避するため、第1行および第(m+1)行の走査線112に、ダミー画素を接続してもよい。ダミー画素とは、構造は画素111と同様であるが、画像の表示に貢献しない画素をいう。ダミー画素により負荷の差を低減することにより、階調に与える悪影響を低減することができる。
【0060】
2−4.他の変形例
本発明に係る電子機器はプロジェクターに限定されない。テレビジョン、ビューファインダー型・モニター直視型のビデオテープレコーダー、カーナビゲーション装置、ページャー、電子手帳、電卓、ワードプロセッサー、ワークステーション、テレビ電話、POS端末、デジタルスチルカメラ、携帯電話機、タッチパネルを備えた機器等に本発明が用いられてもよい。
【0061】
電気光学装置10の構成は、実施形態で説明したものに限定されない。えば、電気光学装置10において用いられる電気光学素子は、液晶素子120に限定されない。液晶素子120に代わり、有機EL(Electro-Luminescence)素子等、他の電気光学素子が用いられてもよい。また、電気光学装置10が、実施形態で説明した映像処理回路20を有していてもよい。
【0062】
実施形態で説明したパラメーター(例えば、サブフィールド数やフレーム速度、画素数など)および信号の極性やレベルはあくまで例示であり、本発明はこれに限定されない。
【符号の説明】
【0063】
1…電子機器、10…電気光学装置、20…映像処理回路、100…液晶パネル、101…表示領域、105…液晶層、108…コモン電極、111…画素、112…走査線、114…データ線、116…TFT、118…画素電極、120…液晶素子、125…容量素子、130…走査線駆動回路、131…シフトレジスター、132…論理回路、133…論理回路、134…シフトレジスター、135…出力回路、136…スイッチ回路、137…スイッチ回路、140…データ線駆動回路、141…シフトレジスター、142…第1ラッチ回路、143…第2ラッチ回路、1311…シフト回路、1341…シフト回路、1361…スイッチ、1362…スイッチ、1371…スイッチ、1372…スイッチ、13111…クロックドインバーター、13112…クロックドインバーター、13113…インバーター
【特許請求の範囲】
【請求項1】
第1色の画素、第2色の画素、および第3色の画素がベイヤー配置された複数の画素と、
前記複数の画素のうち前記第1色の画素を選択するための複数の走査線を含む第1走査線群と、
前記複数の画素のうち前記第2色および前記第3色の画素を選択するための複数の走査線を含む第2走査線群と、
モード信号が第1モードを示している場合、前記第1走査線群および前記第2走査線群の中から順次一の走査線を選択し、前記モード信号が第2モードを示している場合、前記第1走査線群の中から順次一の走査線を選択する走査線駆動回路と
を有する電気光学装置。
【請求項2】
画素の階調値を示す画像データから変換され、複数のサブフィールドのオンまたはオフの順列を示すサブフィールドコードに応じた電圧を前記複数の画素に印加するデータ線駆動回路を有し、
前記第1色の画素におけるサブフィールドの数と、前記第2色および前記第3色の画素におけるサブフィールドの数とが異なっている
ことを特徴とする請求項1に記載の電気光学装置。
【請求項3】
前記複数の画素は、m行n列のマトリクス状に配置され、
前記第1走査線群および前記第2走査線群は、あわせて(m+1)本の走査線を有し、
前記第1走査線群の走査線と、前記第2走査線群の走査線とは、交互に配置され、
スタートパルス信号を1段ずつ転送させ、前記(m+1)本の走査線に対応する(m+1)段の第1シフトレジスターと、
前記モード信号を1段ずつ転送させ、前記(m+1)本の走査線に対応する(m+1)段の第2シフトレジスターと、
前記第1走査線群の走査線には、前記スタートパルス信号に応じた信号を出力し、前記第2走査線群の走査線には、前記スタートパルス信号、前記モード信号の論理積に応じた信号を出力する出力回路と
を有する請求項1または2に記載の電気光学装置。
【請求項4】
前記第1シフトレジスターおよび前記第2シフトレジスターは、クロック信号に応じたタイミングで前記スタートパルス信号および前記モード信号を後段に転送し、
前記クロック信号により示される単位期間において、前記単位期間を複数個に分割した複数のサブ期間のうち一のサブ期間を選択するための第1イネーブル信号を伝送する第1イネーブル信号線を有し、
前記単位期間において、前記一のサブ期間と異なるサブ期間を選択するための第2イネーブル信号を伝送する第2イネーブル信号線を有し、
前記出力回路は、前記第1走査線群の第1走査線には、前記スタートパルス信号および前記第1イネーブル信号の論理積に応じた信号を出力し、前記第1走査線と隣り合う前記第2走査線群の第2走査線には、前記スタートパルス信号、前記モード信号、および前記第1イネーブル信号の論理積に応じた信号を出力し、
前記第1走査線群の第3走査線には、前記スタートパルス信号および前記第2イネーブル信号の論理積に応じた信号を出力し、前記第3走査線と隣り合う前記第2走査線群の第4走査線には、前記スタートパルス信号、前記モード信号、および前記第2イネーブル信号の論理積に応じた信号を出力する
ことを特徴とする請求項3に記載の電気光学装置。
【請求項5】
前記第1シフトレジスターは、信号の転送方向を示す方向信号に応じた方向に前記スタートパルス信号を転送させ、
前記第2シフトレジスターは、前記方向信号に応じた方向に前記モード信号を転送させる
ことを特徴とする請求項3または4に記載の電気光学装置。
【請求項6】
請求項1ないし5のいずれか一項に記載の電気光学装置を有する電子機器。
【請求項7】
第1色の画素、第2色の画素、および第3色の画素がベイヤー配置された複数の画素と、前記複数の画素のうち前記第1色の画素を選択するための複数の走査線を含む第1走査線群と、前記複数の画素のうち前記第2色および前記第3色の画素を選択するための複数の走査線を含む第2走査線群とを有する電気光学装置の制御方法であって、
モード信号が第1モードを示している場合、前記第1走査線群および前記第2走査線群の中から順次一の走査線を選択し、前記モード信号が第2モードを示している場合、前記第1走査線群の中から順次一の走査線を選択するステップ
を有する制御方法。
【請求項1】
第1色の画素、第2色の画素、および第3色の画素がベイヤー配置された複数の画素と、
前記複数の画素のうち前記第1色の画素を選択するための複数の走査線を含む第1走査線群と、
前記複数の画素のうち前記第2色および前記第3色の画素を選択するための複数の走査線を含む第2走査線群と、
モード信号が第1モードを示している場合、前記第1走査線群および前記第2走査線群の中から順次一の走査線を選択し、前記モード信号が第2モードを示している場合、前記第1走査線群の中から順次一の走査線を選択する走査線駆動回路と
を有する電気光学装置。
【請求項2】
画素の階調値を示す画像データから変換され、複数のサブフィールドのオンまたはオフの順列を示すサブフィールドコードに応じた電圧を前記複数の画素に印加するデータ線駆動回路を有し、
前記第1色の画素におけるサブフィールドの数と、前記第2色および前記第3色の画素におけるサブフィールドの数とが異なっている
ことを特徴とする請求項1に記載の電気光学装置。
【請求項3】
前記複数の画素は、m行n列のマトリクス状に配置され、
前記第1走査線群および前記第2走査線群は、あわせて(m+1)本の走査線を有し、
前記第1走査線群の走査線と、前記第2走査線群の走査線とは、交互に配置され、
スタートパルス信号を1段ずつ転送させ、前記(m+1)本の走査線に対応する(m+1)段の第1シフトレジスターと、
前記モード信号を1段ずつ転送させ、前記(m+1)本の走査線に対応する(m+1)段の第2シフトレジスターと、
前記第1走査線群の走査線には、前記スタートパルス信号に応じた信号を出力し、前記第2走査線群の走査線には、前記スタートパルス信号、前記モード信号の論理積に応じた信号を出力する出力回路と
を有する請求項1または2に記載の電気光学装置。
【請求項4】
前記第1シフトレジスターおよび前記第2シフトレジスターは、クロック信号に応じたタイミングで前記スタートパルス信号および前記モード信号を後段に転送し、
前記クロック信号により示される単位期間において、前記単位期間を複数個に分割した複数のサブ期間のうち一のサブ期間を選択するための第1イネーブル信号を伝送する第1イネーブル信号線を有し、
前記単位期間において、前記一のサブ期間と異なるサブ期間を選択するための第2イネーブル信号を伝送する第2イネーブル信号線を有し、
前記出力回路は、前記第1走査線群の第1走査線には、前記スタートパルス信号および前記第1イネーブル信号の論理積に応じた信号を出力し、前記第1走査線と隣り合う前記第2走査線群の第2走査線には、前記スタートパルス信号、前記モード信号、および前記第1イネーブル信号の論理積に応じた信号を出力し、
前記第1走査線群の第3走査線には、前記スタートパルス信号および前記第2イネーブル信号の論理積に応じた信号を出力し、前記第3走査線と隣り合う前記第2走査線群の第4走査線には、前記スタートパルス信号、前記モード信号、および前記第2イネーブル信号の論理積に応じた信号を出力する
ことを特徴とする請求項3に記載の電気光学装置。
【請求項5】
前記第1シフトレジスターは、信号の転送方向を示す方向信号に応じた方向に前記スタートパルス信号を転送させ、
前記第2シフトレジスターは、前記方向信号に応じた方向に前記モード信号を転送させる
ことを特徴とする請求項3または4に記載の電気光学装置。
【請求項6】
請求項1ないし5のいずれか一項に記載の電気光学装置を有する電子機器。
【請求項7】
第1色の画素、第2色の画素、および第3色の画素がベイヤー配置された複数の画素と、前記複数の画素のうち前記第1色の画素を選択するための複数の走査線を含む第1走査線群と、前記複数の画素のうち前記第2色および前記第3色の画素を選択するための複数の走査線を含む第2走査線群とを有する電気光学装置の制御方法であって、
モード信号が第1モードを示している場合、前記第1走査線群および前記第2走査線群の中から順次一の走査線を選択し、前記モード信号が第2モードを示している場合、前記第1走査線群の中から順次一の走査線を選択するステップ
を有する制御方法。
【図1】
【図2】
【図3】
【図4】
【図5】
【図6】
【図7】
【図8】
【図9】
【図10】
【図2】
【図3】
【図4】
【図5】
【図6】
【図7】
【図8】
【図9】
【図10】
【公開番号】特開2013−109130(P2013−109130A)
【公開日】平成25年6月6日(2013.6.6)
【国際特許分類】
【出願番号】特願2011−253720(P2011−253720)
【出願日】平成23年11月21日(2011.11.21)
【出願人】(000002369)セイコーエプソン株式会社 (51,324)
【Fターム(参考)】
【公開日】平成25年6月6日(2013.6.6)
【国際特許分類】
【出願日】平成23年11月21日(2011.11.21)
【出願人】(000002369)セイコーエプソン株式会社 (51,324)
【Fターム(参考)】
[ Back to top ]