説明

マグナチップセミコンダクター有限会社により出願された特許

1 - 10 / 125


【課題】別の絶縁テープがなくてもドライバー集積回路チップの高い放熱効果を得ることができ、リード破損を防止することができるチップオンフィルム型半導体パッケージを提供する。
【解決手段】チップオンフィルム型半導体パッケージは、フィルム201と、該フィルムの一方面上に形成された複数のリード202と、該リードの一端上に接続されるチップ203と、該チップと前記リードとの間の空間を埋め込むアンダーフィル層206と、前記フィルムの他方面上に形成され、ガラス繊維を基盤とした複合物を含む絶縁性放熱シート204と、を備える。 (もっと読む)


【課題】画期的に小面積化が可能なディスプレイパネルの駆動装置および方法を提供する。
【解決手段】本発明のディスプレイパネルの駆動装置は、時変信号を生成する時変信号生成部と、パルス信号を生成する共通パルス信号生成部と、前記時変信号、前記パルス信号、およびビデオデータが入力され、該当ビデオデータに対応する階調電圧を選択する選択部と、選択部の出力をバッファリングして伝達するバッファ部と、を備え、前記選択部と前記バッファ部は、複数のチャネル内に各々備えられ、前記時変信号と前記パルス信号は、各チャネルの前記選択部に共通に入力されることを特徴とする。 (もっと読む)


【課題】 読出し動作時にデータセンシングマージン(margin)を改善させ、動作の信頼性を向上させることができる不揮発性メモリ装置の単位セル及びこれを備えた不揮発性メモリ装置を提供する。
【解決手段】 入力端と出力端との間に第1端が接続したアンチヒューズと、前記アンチヒューズの第2端と接地電圧端との間に接続された第1スイッチ手段とを備える不揮発性メモリ装置の単位セルを提供する。 (もっと読む)


【課題】本発明は、安定した動作信頼性を確保しつつ、全体的にセルのサイズを減少させ、これによって高集積メモリ素子に適用可能な不揮発性メモリセル及びその製造方法を提供する。
【解決手段】基板内に形成されたドレイン領域と、前記ドレイン領域と離隔して前記基板内に形成されたソース領域と、前記ドレイン領域と前記ソース領域との間の前記基板上に形成されたフローティングゲートと、前記ドレイン領域が形成された方向に前記基板内に形成されたハロー領域と、前記フローティングゲートの側壁に形成された誘電膜と、前記フローティングゲートの少なくとも一側壁と重なるように前記誘電膜上に形成されたコントロールゲートと、を備える不揮発性メモリセルを提供する。 (もっと読む)


【課題】MIMキャパシタの製造工程時においてポリマーや導電性残留物の発生を最小化し、これにより、上部電極と下部電極との間または隣り合う導電層(配線)との短絡を防止し、リーク電流を改善させることができるキャパシタ及びその製造方法を提供すること。
【解決手段】本発明は、下部電極と、前記下部電極の一部を覆うように前記下部電極上に形成された誘電体膜と、前記誘電体膜上に形成された上部電極と、前記上部電極上に形成されたハードマスクパターンと、前記ハードマスクパターン、前記上部電極、及び前記誘電体膜の側壁にスペーサ状に形成された分離膜と、を備えるキャパシタを提供する。 (もっと読む)


【課題】ドット反転方式をサポートする液晶表示装置の駆動集積回路チップのソースドライバに適用可能な新しい構造の静電気放電保護回路を提供する。
【解決手段】静電気放電保護回路は、第1の電源ラインと接地ラインとの間に接続され、入出力パッドに第1の動作電圧を提供する第1の出力バッファ206Aと、接地ラインと第2の電源ラインとの間に接続され、入出力パッドに第2の動作電圧を提供する第2の出力バッファ206Bと、第1の電源ラインと入出力パッドとの間に1つまたは複数のダイオードが直列に接続された第1の伝達部308Aと、入出力パッドと第2の電源ラインとの間に1つまたは複数のダイオードが直列に接続された第2の伝達部308Bと、を備え、第1の伝達部のダイオードが、第1の動作電圧より高い降伏電圧を有し、第2の伝達部のダイオードが、第2の動作電圧より高い降伏電圧を有する。 (もっと読む)


【課題】面積を増加せずとも、キャパシタの静電容量を増大させることのできるキャパシタ構造体を提供すること。
【解決手段】本発明のキャパシタ構造体は、複数個の開口部を有する第1の電極と、前記開口部の各々の中央に形成される第2の電極と、前記開口部を埋め込んで第2の電極を囲むように形成される誘電膜とを備えることを特徴とする。 (もっと読む)


【課題】ESD保護素子の動作特性を向上させ、かつ、ESD保護素子の大きさを減少させて半導体チップの大きさを縮小可能なESD保護素子及びその製造方法を提供すること。
【解決手段】基板上に形成されたゲート電極と、前記ゲート電極の両側に露出する前記基板内に互いに同じ導電型で形成された第1ドーピング領域及び第2ドーピング領域と、前記第2ドーピング領域内に前記第2ドーピング領域とは逆導電型で形成された第3ドーピング領域と、前記ゲート電極から離隔し、前記ゲート電極の両側に露出する前記基板内に前記第1ドーピング領域及び第2ドーピング領域と同じ導電型で形成された第4ドーピング領域及び第5ドーピング領域と、を備える静電気放電保護素子を提供する。 (もっと読む)


【課題】1つのイメージをフレーム単位で表示されるイメージデータの階調レベルに応じてバックライトの輝度を制御する表示装置を提供する。
【解決手段】本発明の表示装置は、画素アレイおよびバックライトを備える表示パネルと、ゲートドライバと、データドライバと、を備えた表示装置であって、第1イメージデータを受信し第1輝度平均値を算出する輝度算出部と、第1輝度平均値と、以前に入力された第2イメージデータの第2輝度平均値とを比較し、第1バックライト輝度調整値および第1コントラスト調整値を調整する輝度調整部と、第1バックライト輝度調整値に応じて第1バックライト駆動信号を調整してバックライトに提供するバックライト駆動部と、第1コントラスト調整値に応じて第1イメージデータのコントラストを調整してデータドライバに提供するコントラスト調整部と、を備える。 (もっと読む)


【課題】画像の特性別にシャープネスを明確に強調することのできる最適化された鮮明度の映像を表示できる映像表示装置のシャープネス補正装置及び方法を提供する。
【解決手段】本発明のシャープネス補正装置は、輝度信号と色相信号とに分離された画像データが入力され、特定の領域内に含まれたセルの輝度信号及び色相信号を用いてエッジ状態を分析するエッジ分析部と、前記エッジ状態に応じて、設定された鮮鋭マスクと前記セルの輝度信号とをマスク演算してシャープネス補正量を算出し、算出されたシャープネス補正量と前記セルの輝度信号とを合算して前記セルの輝度信号のシャープネスを補正するシャープネス補正部と、を備える。 (もっと読む)


1 - 10 / 125