説明

インテル・コーポレーションにより出願された特許

91 - 100 / 1,101


【課題】キャッシュミスの修復などの長い待ち時間のオペレーションに依存する命令をパイプラインフローから逸らし、スループットを増加させる。
【解決手段】長い待ち時間のオペレーションに依存する命令をプロセッサパイプラインフローから逸らし、長い待ち時間のオペレーションが完了すると、それらの命令をフローに再び導入することによって、プロセッサのスループットを比較的増加させ、プロセッサのスケジューラ及びレジスタファイルに対する圧力を取り除く。このように、これらの命令は資源を拘束せず、パイプラインの全体的な命令スループットは比較的増加する。 (もっと読む)


【課題】プロセッサコアで実行するマルチスレッドにおいて、非常に低いオーバーヘッドでスレッド間の同期を可能にする。
【解決手段】SMT動作実施形態において、第2のスレッドの実行中に、第1のスレッドに関連するレジスタにアクセスする方法を含む。この方法は、ソースオペランドに関連する同期インジケータが第2のスレッドのプロデューサ演算が終っていないことを示す場合、第2のスレッドのレジスタファイルからソースオペランドにアクセスする第1のスレッドの命令を実行しないようにし、同期インジケータが第2のスレッドのプロデューサ演算が終了したことを示す場合、命令を実行する段階を備える。他の実施形態において、マルチコアであってもよい。 (もっと読む)


【課題】静電放電(ESD)から電力および/またはグランド供給ノードを保護して、これらのノード上の供給信号を急速にランプさせる装置等を提供する。
【解決手段】供給を静電放電から保護する装置は、第1の供給信号を持つノードを有し、第1の供給信号に基づいて第1のタイマ信号を生成するタイマユニットと、タイマユニットに連結されて、第2の供給信号を持つノードを有し、第2の供給信号を持つノードの上の静電放電(ESD)に呼応して第2の供給信号を第1のタイマ信号の信号レベルに基づく期間クランプするクランプユニットとを備える。 (もっと読む)


【課題】本発明は、番組送信用のメディア・フィーチャを購入するための装置を提供するものである。
【解決手段】番組送信用のアップグレードされたメディア・フィーチャを購入するための選択情報がサーバシステム(140)の受信器に送られる。サーバシステム(140)の購入ユニットは、番組送信ソース(130)からのメディア・フィーチャの購入を自動的にコーディネートする。サーバシステムは、少なくとも一つの送信ソースが当該サーバシステムに供給したトークンであってクライアントシステムでのアップグレードされたメディア・フィーチャの受信変更のためのトークンを当該クライアントシステムに送る。 (もっと読む)


位置に基づいて支払いを承認するためのデバイス、システム、及び方法は、電子商取引ベンダーウェブサイトを経由してモバイルコンピューティングデバイスから提出される注文に対する支払い要求を受信する。モバイルコンピューティングデバイスの位置が位置データに基づいて決定される。1つの実施例においては、モバイルコンピューティングデバイスの決定された位置に対して電子商取引ベンダーウェブサイトが承認されているかどうかに基づいて、支払い要求が承認又は拒否される。 (もっと読む)


【課題】ダウンリンクのマルチユーザ多入力多出力(MIMO)ネットワーク送信において複数の局(STA)の1以上の応答をスケジューリングする方法および装置を提供する。
【解決手段】マルチユーザ多入力多出力(MIMO)ネットワークのアクセスポイント(AP)において、ネットワーク・アロケーション・ベクトル(NAV)を用いて媒体アクセス制御(MAC)層を組み込む際に、ダウンリンク(DL)空間分割多元接続(SDMA)のための一環として、リバース・ディレクション・グラント(RD)のオフセット情報および期間関連情報をスケジューリングすることにより(402)、トランスミッション・オポチュニティー(TXOP)の間の、複数の局(STA)からの1以上の応答の受信(404)について、サービス品質(QoS)を維持することができる。 (もっと読む)


【課題】プロセッサの構成を、実行中にユーザレベルで変更し、パフォーマンスを向上させる。
【解決手段】プロセッサ機構に対応するオーバーライドレジスタのエントリを、そのプロセッサ機構に対するプロセッサ構成設定をオーバーライドするようにセットし、そのエントリを使用してプロセッサ機構に対するプロセッサ構成設定をオーバーライドする方法を含む。エントリを、たとえばユーザレベルアプリケーションでセットしてもよい。 (もっと読む)


【課題】キャリアアグリゲーションおけるコンポーネントキャリアを設定するためのシステム及び方法を提供する。
【解決手段】複数のユーザー機器(UE)にサービスを提供する発展型Node B(eNode B)に対して、選択されたUEについてのキャリアアグリゲーション機能情報を伝達する段階を備える。eNode Bにおける複数のコンポーネントキャリアは、選択されたUEのキャリアアグリゲーション機能方法に基づいて設定可能である。コンポーネントキャリア設定メッセージは、eNode Bからブロードキャストされ、複数のUEに共通のコンポーネントキャリア設定情報を含む。選択されたUEに固有の固有設定情報は、専用通信シグナリングを使用して伝達される。選択されたコンポーネントキャリアは、選択されたUEに対してアクティブ化される。 (もっと読む)


【課題】マイクロプロセッサを複数のクロック・ドメインに分割し、それらの消費する電力を制御する技術を提供する。
【解決手段】マイクロプロセッサの少なくとも1つのクロック・ドメインの周波数および動作電圧をスケールするための装置および方法である。プロセッサの各クロック・ドメインのクロック信号周波数および動作電圧は、第1および第2時間間隔に対するエネルギー遅延二乗積の比を最小にするクロック信号周波数および動作電圧のペアが選択される。 (もっと読む)


【課題】格納装置の数および種類が増加するにつれて、OS開発の負荷が大きくなることを抑制し、装置ドライバを介して格納装置にアクセスをセキュアなものとする。
【解決手段】物理I/O装置に対応する仮想I/Oコントローラを含む仮想I/O装置をインスタンス化する部分仮想マシンが設ける。部分仮想マシンは、オペレーティングシステムから仮想I/O装置に対するI/O要求を捕捉し、I/O要求がI/O制御要求を含む場合に処理するI/Oコントローラエミュレータと、I/O要求がI/Oアクセス要求を含む場合に処理するI/O装置エミュレータと、I/Oコントローラエミュレータ部およびI/O装置エミュレータ部に結合され物理I/O装置と通信する装置ドライバとを含む。部分仮想マシンは、セキュアエンクレーブセッションにおいて実行され、OSによる部分仮想マシンへのアクセスを抑制する。 (もっと読む)


91 - 100 / 1,101