説明

Fターム[2C066AC11]の内容

サーマルプリンタ(制御) (3,100) | 構造 (260) | ラッチ回路を工夫したもの (5)

Fターム[2C066AC11]に分類される特許

1 - 5 / 5


【課題】 製造誤差を低減可能な集積回路装置等を提供する。
【解決手段】 集積回路装置は、ラッチ信号に基づき第1の画素データをラッチする第1のラッチLTと、ラッチ信号及びストローブ信号に基づき合成信号を生成する合成回路LGと、第1のラッチにラッチされた第1の画素データを合成信号に基づきラッチする第1の後段ラッチLT1Dと、合成信号及び第1の後段ラッチにラッチされた第1の画素データに基づき第1の出力制御信号を生成する第1の出力制御回路OCと、ラッチ信号に基づき第2の画素データをラッチする第2のラッチLTと、合成信号を遅延させた遅延合成信号を生成する遅延回路DLと、第2のラッチにラッチされた第2の画素データを遅延合成信号に基づきラッチする第2の後段ラッチLT2Dと、遅延合成信号及び第2の後段ラッチにラッチされた第2の画素データに基づき第2の出力制御信号を出力する第2の出力制御回路OCとを含む。 (もっと読む)


【課題】 チップサイズを増大させることなくサージ電圧を低減させ、高密度プロセスで製造可能なサーマルヘッドドライバ等を提供する。
【解決手段】 発熱素子を駆動するためのサーマルヘッドドライバ(30)は、ストローブ信号の変化タイミングに同期して第1の画素データに基づいて第1の発熱素子を駆動する第1の出力ドライバ(OD1)と、ストローブ信号を遅延させ、かつ反転させた遅延反転ストローブ信号を出力する遅延反転回路(DL2)と、遅延反転ストローブ信号の変化タイミングに同期して第2の画素データに基づいて第2の発熱素子を駆動する第2の出力ドライバ(OD2)と、を備える。遅延反転回路(DL2)は、1つのインバータで構成される。 (もっと読む)


【課題】ヘッド全体において温度分布の偏りを低減し、スティッキングと印刷品質の低下を抑制する。
【解決手段】感熱紙を搬送する紙送り手段と、紙送り方向と直交するライン上に複数の発熱体を線状に配置するサーマルヘッドとを備えるサーマルプリンタにおいて、通電する発熱体を選択する選択手段を備え、この選択手段により複数の発熱体の内から通電する発熱体を選択する複数の分散パターンを切り替え、一ライン分の印字データとの論理積を順次とることによって通電する発熱体を選択する。分散パターンを用いることで、一ライン上において通電されて加熱される発熱体を分散させ、加熱後の冷却による温度分布の偏りを低減させて、温度分布の偏りによるスティッキングの発生を抑制する。 (もっと読む)


【課題】 2分割交互倍密駆動方式の記録速度を向上させる。
【解決手段】 クロック信号DCKに応じて転送されるデータをビット単位でシフトする発熱体の数と同じ数のビットのシフトレジスタ(101)と、シフトレジスタの各ビットの状態を保持するラッチ(102)と、ラッチの出力と駆動期間を指定するストローブ信号とのAND演算の結果を出力するAND回路(103)と、AND回路の出力に応じて対応する発熱体を駆動する駆動用トランジスタ(104)と、を備えており、奇数番目の発熱体に対応したAND回路に入力されるストローブ信号(DSTRB Odd)と、偶数番目の発熱体に対応したAND回路に入力されるストローブ信号(DSTRB Even)とを独立して排他的に制御する。 (もっと読む)


【課題】多ビットのデータに基づいて複数の信号を連続的に出力する際にデータの履歴を各ビットについて保持する機能を有する半導体集積回路において、回路面積を低減する。
【解決手段】この半導体集積回路は、クロック信号が第1のレベルにあるときに入力データを出力し、クロック信号が第2のレベルにあるときに出力データを保持することにより、複数のビットを有するデータの履歴を各ビットについて保持する複数群のハーフラッチ回路HL1〜HL5と、各群のハーフラッチ回路に保持されているデータを順次シフトさせるために、各群のハーフラッチ回路に1群のクロック信号を供給するクロック信号供給回路10と、複数群のハーフラッチ回路に保持されているデータの履歴に基づいて、出力すべき信号の特性をそれぞれ制御する複数の制御回路13とを具備する。 (もっと読む)


1 - 5 / 5