説明

Fターム[5C006BC06]の内容

液晶表示装置の制御 (150,375) | 表示器駆動回路 (12,655) | アクティブにおける画素単位回路 (2,022) | 3端子型(TFT、FET) (1,869)

Fターム[5C006BC06]に分類される特許

1 - 20 / 1,869





【課題】画素内に2つのSRAMを用いた画素に比べて画素小型化を可能にすると共に、画素検査を正確に行うことができる。
【解決手段】画素検査の開始時にはスイッチSWBをオンにして画素12Bのc点を中間電圧のLレベルにプリチャージし、画素12Bのd点の電圧をHレベルにプリセットする。この状態で、列データ線d1にHレベルの検査信号を書き込んでa点のデータをHレベルにした場合、b点の電圧はLレベルになろうとする。このときb点とd点の電圧はVDDからGNDの電圧範囲において、GNDよりの中間電位になる。この中間電位は、インバータの反転閾値電圧よりも低電位側にあるため、b点及びd点の電圧は容易にLレベル側へ反転する状態にある。ここで、スイッチSWBをオフにすると、同時にd点の電圧はLレベルにセットされ、列データ線d2及び画素12Bのc点の電位はHレベルになる。 (もっと読む)


【課題】酸化物半導体を用いた薄膜トランジスタを具備する画素において、開口率の向上を図ることのできる液晶表示装置を提供することを課題の一とする。
【解決手段】画素は、トランジスタと、走査線として機能することができる第1の配線と、信号線として機能することができる第2の配線と、画素電極とを有し、画素は、当該第1の配線と同時に形成された容量線を有さない液晶表示装置である。 (もっと読む)


【課題】画像データの伝送が高速でも、信号処理基板の小型化及び薄型化に対応したままでEMIノイズの発生が抑制された液晶表示装置を提供する。
【解決手段】映像信号inに基づいて、データ線駆動回路121 ,122 ,123,124 ,125に、第1の制御信号ct1、データ信号da,db及びクロック信号ca,cbを出力すると共に、走査線駆動回路13に、第2の制御信号ct2を出力するタイミングコントローラ14aを有し、タイミングコントローラ14aは、表示領域A,B毎に異なる周波数の各クロック信号ca,cbをデータ線駆動回路121 ,122 ,123,124 ,125に直接供給する。 (もっと読む)


【課題】消費電力を低減することができる表示装置を得る。
【解決手段】映像信号に基づいて画像を表示する液晶表示部と、バックライトと、表示画面またはその表示画面を区分してなる複数の部分表示領域のそれぞれにおける映像信号のピークレベルと、表示画面上の参照位置と係数データとを関連づけて構成されたデータマップから取得した係数データとに基づいて、映像信号を補正するとともに、バックライトの輝度を設定する処理部とを備える。 (もっと読む)


【課題】電気光学表示装置において負荷変動により発生する表示品位の低下を防止する。
【解決手段】表示装置は、1本の走査線135に選択電圧が印加されることに応じて該1本の走査線に対応する画素列に含まれる画素へのデータ線134を介した画素電圧の印加を可能とする複数の画素スイッチング素子136と、複数のデータ線に供給可能なサンプリング用電圧を1本の走査線に選択電圧が印加される期間において単調変化させる電圧生成部300と、順次選択した1本の走査線に選択電圧を印加する走査線駆動回路120およびデータ線へのサンプリング用電圧の供給をオン/オフするデータ線スイッチ133とを有する。同一の画素電圧がサンプリングされた画素の数である同一電圧サンプリング数を検出し、検出された同一電圧サンプリング数が所定数である場合にサンプリングを一時的に停止させ、かつ電圧生成部でのサンプリング用電圧の単調変化を停止させる。 (もっと読む)


【課題】ジグザグパターンを採用する場合に、製品開発・製造における迅速化および低コスト化に貢献し且つ違和感の無い画像表示を実現する。
【解決手段】液晶セルと、ゲートドライバと、ソースドライバと、ゲートドライバおよびソースドライバによる出力を制御することにより画像表示を実現させる制御部とを備え、第1方向を向く画素列を構成する各画素が、所定画素数毎に、当該画素列を挟む両側のソースラインへ交互に接続する配線パターンを有する液晶表示装置であって、液晶セルにおけるソースラインの総数がソースドライバの出力ラインの総数よりも1本多く、液晶セルにおける最外側のソースラインは近隣のソースラインが接続するソースドライバの出力ラインに対して接続され、上記制御部は上記最も外側のソースラインおよび上記近隣のソースラインが接続する画素列を含む領域に黒表示を実行させる。 (もっと読む)


【課題】回路規模の増大を抑制しつつ、映像データの中から数が多い階調データを検出する。
【解決手段】階調データ検出装置230には、複数ビットの階調データをそれぞれ有する複数の画素を含むデジタル映像が入力される。該装置は、複数の画素が有する複数の階調データにおいて同一ビットの0又は1である特定値の数をビット毎にカウントするカウント部231と、該カウント部によりカウントされた特定値の数が所定数であるか否かを判定する判定部232と、該判定部での判定結果を用いて、複数の階調データからその半数よりも多い数の特定階調データを検出する検出部233とを有する。 (もっと読む)


【課題】任意形状の面表示装置を容易に実現可能とする表示装置の提供。
【解決手段】走査回路の一段を構成する回路と、前記走査回路の出力に接続された画素回路とを含む表示装置要素を、一筆書きの要領で表示装置基板208に配設する。つまり、走査回路の一段を構成する回路と、前記回路の出力ノードに接続された画素回路とを含む表示装置要素を、表示装置基板208に連続して配設した構成とされる。これを駆動するために必要なクロック信号が1相のクロック信号である構成とする。 (もっと読む)


【課題】画素のトランジスタ数を削減することで画素の微細化を可能とする。
【解決手段】デジタル駆動方式の液晶表示装置の画素12Aは、列データ線Dと行走査線Gとの交差部に配置された一画素で、保持部21、出力部24及び液晶表示素子27より構成されている。保持部21は、第1スイッチングトランジスタ22と第1インバータ23とからなる第1のシフトレジスタを構成している。出力部24は、第2スイッチングトランジスタ25と第2インバータ26とからなる第2のシフトレジスタを構成している。表示部を構成する全ての画素12Aにおいてサブフレームデータを第1スイッチングトランジスタによりサンプリングして第1インバータ23に保持した後、全ての画素12Aに同時に共通信号線TRGを介してトリガパルスを供給して出力部24を通して第1インバータ23に保持されたデータを一括転送して画素電極PEに印加する。 (もっと読む)


【課題】見易さを優先する画像と、表示目的の達成を優先する画像とを、それぞれ適切に表示する車両用表示装置の提供。
【解決手段】車両用表示装置において光源により照明される液晶パネルは、特定時としての異常発生時に警告画像を表示する警告表示画素と、警告表示画素により警告画像を表示しない通常時及び異常発生時にメータ画像を表示するメータ表示画素とを有する。液晶パネル及び光源を制御する制御回路は、第一モードにおいて、メータ表示画素の階調比率及び異常発生時の警告表示画素の階調比率を最大比率RMmax,RWmaxに設定し、車両のライトスイッチがオンすることを条件として第一モードから切換えた第二モードにおいて、メータ表示画素の階調比率よりも異常発生時の警告表示画素の階調比率を大きくする階調処理を実施する。 (もっと読む)


【課題】アクティブマトリクス基板上の電極と対向基板上のブラックマトリクスとの間に生じる電位に起因する光漏れを抑制する。
【解決手段】スイッチング素子が配置された一方の基板とブラックマトリクスが形成された他方の基板と液晶層とを少なくとも備える液晶表示装置において、ノーマリーブラックの第1の領域とノーマリーホワイトの第2の領域とを有し、第1の領域の一方の基板にはスイッチング素子に接続された第1画素電極と第1共通電極と第1共通電極に第1共通信号を供給する第1共通電極線を有し、第2の領域の一方又は他方の基板には第2共通電極を有し、第2の領域の一方の基板にはスイッチング素子に接続された第2画素電極と第2共通電極に第2共通信号を供給する第2共通電極線を有し、第1の領域に対向するブラックマトリクスと第2の領域に対向するブラックマトリクスが電気的に分離されている。 (もっと読む)


【課題】液晶表示装置の消費電力を低減すること及び表示の劣化を抑制すること。また、
温度などの外部因子による表示の劣化を抑制すること。
【解決手段】各画素に設けられるトランジスタとして、チャネル形成領域が酸化物半導体
層によって構成されるトランジスタを適用する。なお、当該酸化物半導体層を高純度化す
ることで、当該トランジスタの室温におけるオフ電流値を10aA/μm以下且つ85℃
におけるオフ電流値を100aA/μm以下とすることが可能である。そのため、液晶表
示装置の消費電力を低減すること及び表示の劣化を抑制することが可能になる。また、上
述したように当該トランジスタは、85℃という高温においてもオフ電流値を100aA
/μm以下とすることが可能である。そのため、温度などの外部因子による液晶表示装置
の表示の劣化を抑制することができる。 (もっと読む)


【課題】異なる経路の配線を介して電圧が印加される画素群を含む電気光学装置における表示の不具合を低減すること。
【解決手段】電気光学装置は、第1経路の配線(114a)を介してそれぞれに供給される電圧に応じてそれぞれの画素電極(118)に電圧が書き込まれる第1画素群と、第2経路の配線(114b)を介してそれぞれに供給される電圧に応じてそれぞれの画素電極に電圧が書き込まれる第2画素群と、前記第1画素群と前記第2画素群に共通の対向電極(108)と、前記第1画素群に対して最適な前記対向電極の電圧(LCcom)と前記第2画素群に対して最適な前記対向電極の電圧との差を縮めるように、前記第1経路の配線を介して前記第1画素群に供給される電圧及び前記第2経路の配線を介して前記第2画素群に供給される電圧の少なくとも一方を補正する補正手段(40)とを有する。 (もっと読む)


【課題】各画素内に2つのSRAMを用いた画素に比べて画素小型化を可能にすると共に、各画素内に2つのSRAMを用意した場合においた構成でも安定な動作を行う。
【解決手段】画素12Aは、列データ線dに出力されるデータがスイッチSW11によりサンプリングされてSRAM121に書き込まれる。画像表示部11を構成する全ての画素12AのSRAM121にデータが書き込まれる。その後、トリガパルスにより、全ての画素12AのスイッチSW12がオンとされ、SRAM121のデータがDRAM122を構成する容量C1に一斉に転送されて保持されると共に、反射電極PEに印加される。画素12Aは、7個のトランジスタと1つの容量C1とから構成されるため、少ない数の構成素子により画素を構成できると共に、SRAM121とDRAM122と反射電極PEとを、素子の高さ方向に有効に配置することで、画素の小型化を実現できる。 (もっと読む)


【課題】表現できる階調数を増加させること。
【解決手段】液晶パネル100は、あらかじめ決められた不視認期間において視界を遮断する遮断手段を介して視認される。変換手段21は、複数のフレームに区分された映像を示す映像信号に基づいて、a個のサブフィールドから構成されるフレーム毎に入力された階調値を、不視認期間外の視認期間に含まれるb個(2≦b≦a)のサブフィールドおよび不視認期間に含まれるc個(1≦c≦b)のサブフィールドのオンまたはオフの組み合わせを示すサブフィールドコードに変換する。駆動手段22は、変換手段21により変換されたサブフィールドコードに基づいて複数の電気光学素子の各々の光学状態を制御する信号を供給することによって複数の電気光学素子を駆動する。 (もっと読む)


【課題】本発明は、簡単な回路構成で消費電力を低減することが可能な電位生成回路および液晶表示装置を提供することを目的とする。
【解決手段】本発明による電位生成回路は、容量性負荷に印加するコモン電位を生成する電位生成回路であって、所定の設定電位が正入力に入力され出力電位が負入力に負帰還される差動アンプ2と、差動アンプ2からの出力を増幅し、コモン電位を出力する電流増幅部3と、一端が基準電位に接続された電荷回収容量5と、電荷回収容量5の他端とコモン電位との間に接続された逆並列ダイオード4とを備えることを特徴とする。 (もっと読む)


【課題】消費電力を小さくでき、トランジスタ数が少ない半導体装置を提供する。
【解決手段】ソース及びドレインの一方が第1の配線と電気的に接続され、ソース及びドレインの他方が第2の配線と電気的に接続された第1のトランジスタと、ソース及びドレインの一方が第1の配線と電気的に接続され、ゲートが第1のトランジスタのゲートと電気的に接続された第2のトランジスタと、一方の電極が第3の配線と電気的に接続され、他方の電極が第2のトランジスタのソース及びドレインの他方と電気的に接続された容量素子と、を有する。 (もっと読む)


1 - 20 / 1,869