説明

Fターム[5C080DD12]の内容

陰極線管以外の表示装置の制御 (251,852) | 目的、効果 (44,953) | ノイズ発生防止 (1,133)

Fターム[5C080DD12]に分類される特許

921 - 940 / 1,133


【課題】従来は、液晶表示装置の画面表示エリアの画像が移動した場合、線状の尾引きに対しては尾引き抑圧効果が不十分であるという課題がある。
【解決手段】演算部11は、入力映像信号とフレームメモリ12で1フレーム遅延した入力映像信号との間で画像間の移動量を算出し、その算出した移動量が規定量を超えた場合、線状の尾引きが発生する画像の境界部分に向かって、画像内の境界領域部分が、その画像の周囲領域の階調と略同じになるように画像本来の階調から滑らかに変化するようにグラデーションをかける画像処理(階調変換処理)を入力映像信号に対して施す。この画像処理が施された映像信号は、液晶駆動回路13を介して液晶表示素子14に供給されて画像表示される。これにより、線状の尾引きが発生する画像の境界部分では、画像が周囲領域の階調と殆ど変わらないため、線状の尾引きの発生を抑制することができる。 (もっと読む)


【課題】 画像信号におけるノイズの影響を抑制し、高品位の画像表示を可能にすることができる電気光学装置を提供する。
【解決手段】 駆動回路120の上層部(例えば、サンプリング回路150及び配線部170の上層部)を第1のシールド部191で覆い、各信号線171〜175等が第1のシールド部191と容量結合可能な構成とする。さらに、第2のシールド部192を信号線間の要所に埋設して介在させる。その際、少なくとも3層の金属層を用いて画像表示領域10aを構成し、少なくとも2層の金属層を用いて信号線171〜175を形成することにより配線を無理なく実現することができ、各信号線171〜175を形成する第1,第2の金属層よりも上層の第3の金属層を用いて電磁シールド190を形成することにより、制御回路120の任意の場所に電磁シールドを形成することができる。 (もっと読む)


【課題】入力される同期信号のノイズを簡易な構成で除去する。
【解決手段】本表示装置の表示制御回路に含まれるノイズ除去回路41は、同期信号であるデータイネーブル信号ENBを遅延させるシフトレジスタ411と、遅延されたデータイネーブル信号ENBの立ち下がりエッジを検出するトリガ生成回路412と、エッジが検出されるまで遅延されたデータイネーブル信号ENBのアクティブ期間をクロック数で計数するカウンタ回路413と、計数された数が所定数以上の場合にのみアクティブとなる信号を出力する比較回路414と、遅延されたデータイネーブル信号ENBと比較回路414からの信号との論理積演算を行い演算結果を同期信号として出力するAND回路415とを備える。この簡易な構成により、上記所定数未満の期間がアクティブとなっても出力される信号は非アクティブとなり、出力される同期信号からノイズを除去できる。 (もっと読む)


【課題】画像データの輝度ヒストグラムに適した輝度範囲伸張処理を行なう技術を提供する。
【解決手段】画像データの輝度ヒストグラムにおいて、輝度の最大値である白ピーク値WPと平均値であるAPL値を用いて、伸張係数ルックアップテーブル210を参照することにより、輝度範囲伸張処理に使用する伸張係数を導出する。該伸張係数に基づき、輝度範囲伸張処理を画像データに施す。 (もっと読む)


【課題】 液晶表示装置のノイズ除去回路に関し、特に、液晶表示装置に入力される表示制御信号に重畳されたノイズを除去する回路を提供する。
【解決手段】 ノイズを除去する信号の立上り検出回路部21と規定期間カウントするカウンタ27と、該カウンタの初期化信号を作成する初期化回路部25と、カウンタ27のカウント許可信号を作成するカウントイネーブル回路部26と、カウンタ27が初期状態であるかを検知する初期状態検出回路部24を内蔵しており、立上り検出回路部21の立上り検出によって、カウンタ27が初期値からカウントを開始して、前記規定期間分のカウントを終了後、前カウンタ27を再び初期化するよう構成し、初期状態検出回路部24の初期状態検出信号をノイズが除去された信号とする。 (もっと読む)


【課題】この発明は、電源オンからランプの明るさが十分な明るさに到達するまでの時間の短縮化が図れる投射型映像表示装置を提供することを目的とする。
【解決手段】投射用ランプおよび入力映像信号に対して映像処理を行なう映像信号処理回路を備えた投射型映像表示装置において、投射用ランプが点灯してから投射用ランプの明るさが映像を投影するのに十分な明るさに到達するまでの間であって、ランプ点灯直後のランプ点灯ノイズの発生期間を除いた期間内に、映像信号処理回路の初期設定処理を行なう手段を備えている。 (もっと読む)


【課題】製造時間や製造コストの実質的な増大を必要とせずに駆動時に発生するノイズを低減する。
【解決手段】外部から供給される直流電圧を交流電圧に変換するインバータ回路50と、インバータ回路50から出力される交流電圧を昇圧して冷陰極管54に交流電流を流す圧電トランス52と、交流電圧がインバータ回路50から出力される単位時間あたりの割合であるデューティ比を冷陰極管54の調光用に変化させる制御回路56とを備える。インバータ回路50から冷陰極管54に流れる交流電流の包絡線波形の立下り時間を増大させるように変換動作を設定する抵抗部RA,RBを含む。 (もっと読む)


【課題】 電気光学装置のモニタ回路における静電気による破壊を防止する。
【解決手段】 基板上の周辺領域に、データ線駆動回路の複数段のうち少なくとも一段を模擬して形成されると共に、該模擬された段における画像信号の出力タイミングを間接的にモニタリングするためのモニタ信号を生成するモニタ回路と、該モニタ回路より出力されるモニタ信号を、外部回路へ出力するためのモニタリング端子と、該モニタリング端子及びモニタ回路間に電気的に接続された抵抗素子とを備える。 (もっと読む)


【課題】伝送データの大容量化高速化にともない消費電力が増加し、信号歪による特性劣化をひきおこし、ケーブルやコネクタの信頼性が低下、またコストアップの要因となる。また実装上の部品配置などの制約が厳しくなるなどの様々な課題を取り除く。
【解決手段】第1カテゴリー情報を伝送する無線通信手段と、第2カテゴリー情報を伝送する有線通信手段を具備し、前記第1および第2のカテゴリーの送信情報は、前記無線通信手段および有線通信手段により並列に伝送する。 (もっと読む)


【課題】複数の信号線を切り換えて駆動する場合に電磁波の発生を効果的に低減できる画像データ処理装置を提供する。
【解決手段】画像データ処理装置が、複数の信号線を切換制御する複数の信号線制御素子に対応して、画像データを複数の画像データに分割して出力すると共に、これを記憶する。出力される複数の画像データのいずれかに対応して、記憶された複数の画像データのいずれかを選択し、差分データを生成、送信する。 (もっと読む)


【課題】 本発明は、映像信号処理装置及び映像信号の処理方法に関し、例えば液晶表示パネルの駆動用信号の生成に適用することで、ディスプレイ装置の種々の特性に応じて、高画質により映像信号を表示することができるようにする。
【解決手段】 本発明は、表示部12に応じて、表示部12が処理可能なクロック周波数以下となるように、入力映像信号S1を複数系統に分割して複数系統による出力映像信号S21、S22を出力し、この出力映像信号S21、S22により表示部12の表示可能領域を分割した各領域AR1、AR2をそれぞれ駆動する。 (もっと読む)


【課題】 低消費電力化を実現できるデータ転送制御装置及び電子機器の提供。
【解決手段】 データ転送制御装置は、シリアルバスを介して相手側データ転送制御装置からデータを受信するトランシーバ40と、トランシーバ40を制御するリンクコントローラ100を含む。リンクコントローラ100は、トランシーバ40からリンククロック信号LINKCLKとリンククロックイネーブル信号LINKCLKENとパケットデータRXDATAを受け、信号LINKCLKENがアクティブになった場合に、パケットデータが格納されるパケットバッファ回路104へのクロック信号BUFCLKの供給を開始し、パケットの解析を行う。 (もっと読む)


【課題】 並設された複数の液晶パネルを駆動する際に、突入電流による駆動回路への負荷を軽減する。
【解決手段】 制御回路基板は、各液晶パネルの第1の電極3,3および第2の電極4,4を、それぞれ周期Tで、電位V,Vに切り替える。この結果、各液晶パネルに挟持された液晶を含む複合体層に電圧V−Vが印加される。そして、制御回路基板は、一つの液晶パネルの第1の電極3および第2の電極4の電位を切り替えてから遅延時間tが経過したときに、次の液晶パネルの第1の電極3および第2の電極4の電位を切り替える。遅延時間tは、液晶パネルの時定数の5%以上とし、また、周期Tの1/2未満とする。 (もっと読む)


【課題】 符号化データを転送する際に消費電力とEMIノイズをともに削減し、かつ伝送線の数も削減する。
【解決手段】 画像送信装置1は、第1差分画像生成器11と、量子化器12と、符号化器13と、量子化特性決定部14と、第1再構成画像生成器15と、第1画像予測器16とを備え、画像受信装置2は、復号化器21と、逆量子化器22と、第2再構成画像生成器23と、逆量子化特性決定部24と、第2画像予測器25とを備える。差分画像データを周囲の画素を考慮に入れて量子化した後に符号化を行うため、データ転送時の平均振幅をより削減でき、消費電力やEMIノイズを削減できるとともに、伝送線3の数も削減できる。 (もっと読む)


【課題】 ランプ交換の保守サービスが完了するまでの間、輝度ムラの無い状態での視聴を行うことができるようにする。
【解決手段】 第1駆動系20により奇数番目の蛍光灯11a〜11dが駆動され、第2駆動系30によって偶数番目の蛍光灯12a〜12dが駆動され、蛍光灯11a〜11d,12a〜12dのいずれかに異常が発生すると、マイコン40により異常が発生した蛍光灯11a〜11d,12a〜12dに対応する第1駆動系20又は第2駆動系30の駆動が停止されるようにした。 (もっと読む)


【課題】残像性誤放電を抑制して、駆動回路の損傷を防止することができるプラズマディスプレイ装置及びその駆動方法を提供する。
【解決手段】スキャン駆動部420は、それぞれ負極性電圧レベルで下降する、第1下降パルスと第2下降パルスを、スキャン電極(Y1〜Yn)に供給する。第2下降パルスは、従来のセットダウンパルスと等しいパルスであり、セットアップパルス供給後、全体の放電セルの壁電荷を、均一に消去させる。第1 実施形態では、第2下降パルスを供給する前に、第1下降パルスをスキャン電極に供給する。第1下降パルスは、ターンオフ状態を持続するセルのスキャン電極とサステイン電極(Z)の間に蓄積される壁電荷を消去するためのパルスである。一部の壁電荷を消去するために、第1下降パルスが印加される間に、サステイン駆動部430は、サステイン電圧Vsより電圧レベルが低い正極性波形を成すパルスを、サステイン電極(Z)に供給する。 (もっと読む)


【課題】 高速シリアル転送の信号品質を維持できる表示ドライバを提供すること。
【解決手段】 表示ドライバ10は、表示ドライバ10の短辺である第1の辺L1から対向する第3の辺L3へと向かう方向を第1の方向DR1とし、表示ドライバ10の長辺である第4の辺L4から対向する第2の辺L2へと向かう方向を第2の方向DR2とし、第1の方向DR1に沿って3分割された領域を順に第1〜第3の領域AR1〜AR3とした場合に、第1〜第3の領域AR1〜AR3のうちの第2の領域AR2に配置され、差動信号を用いたシリアルバスを介してデータ転送を行うインターフェース回路ブロック120を含み、インターフェース回路ブロック120は、複数の入力端子PADが形成される入力端子形成領域124を含み、入力端子形成領域124は、インターフェース回路ブロック120内であって第2の辺L2側に配置される。 (もっと読む)


【課題】本発明は、ディスプレイ装置に関し、さらに詳細には、プラズマディスプレイ装置の駆動環境によって駆動電圧の大きさを調節し、駆動特性を向上させるプラズマディスプレイ装置及びその駆動方法を提供する。
【解決手段】本発明のプラズマディスプレイ装置は、アドレス電極、スキャン電極及びサステイン電極を含むプラズマディスプレイパネルと、サブフィールド期間において前記スキャン-電極に第1の基底電圧以下の駆動電圧を供給するスキャン駆動部と、サブフィールド期間において前記サステイン電極に第2の基底電圧以下の駆動電圧を供給するサステインの駆動部と、前記アドレス電極に第3の基底電圧より大きいデータパルスの電圧を供給するデータ駆動部とを備えることを特徴とする。 (もっと読む)


【課題】高速シリアル転送の信号品質を維持できる集積回路装置を提供すること。
【解決手段】回路装置に含まれるインターフェース回路ブロック120の短辺から対向する短辺へと向かう方向を第1の方向DR1とし、当該回路ブロック120の長辺から対向する長辺へと向かう方向を第2の方向DR2とした場合、当該回路ブロック120は、所与の処理を行う回路が形成される回路形成領域と、回路形成領域の第2の方向DR2側に配置され、長辺側に第1の方向DR1に沿って複数の入力端子が設けられる入力端子形成領域124と、入力端子形成領域124において、複数の入力端子PADが形成される配線層の下層の配線層に、第1の方向DR1に沿って延在形成される集積回路装置用の複数の電源供給線DRVSS、DRVDD1〜DRVDD3とを含む。 (もっと読む)


【課題】 ビット線の上層に比較的大きな電圧を供給するための配線を施しても、ビット線を保護して誤検出を防止できる集積回路装置及びそれを搭載する電子機器を提供すること。
【解決手段】 集積回路装置に設けられる表示メモリは、複数のワード線が形成される金属配線層には、メモリセルに第1の電源電圧を供給するための複数の第1の電源供給配線が形成され、複数のビット線BLが形成される金属配線層には、複数のメモリセルに第2の電源電圧VDDを供給するための複数の第2の電源供給配線VDDLが形成される。複数のビット線BLの上層には複数のビット線保護用配線SHDが形成され、複数のビット線BLの各々と複数のビット線保護用配線SHDの各々とは平面視で重なる領域を含む。複数のビット線保護用配線SHDの上層には、表示メモリ以外の回路に第3の電源電圧を供給するための第3の電源供給配線が形成されている。 (もっと読む)


921 - 940 / 1,133