説明

Fターム[5C080DD23]の内容

陰極線管以外の表示装置の制御 (251,852) | 目的、効果 (44,953) | システム規模縮小化 (5,096) | 配線数の低減 (703)

Fターム[5C080DD23]に分類される特許

1 - 20 / 703


【課題】任意形状の面表示装置を容易に実現可能とする表示装置の提供。
【解決手段】走査回路の一段を構成する回路と、前記走査回路の出力に接続された画素回路とを含む表示装置要素を、一筆書きの要領で表示装置基板208に配設する。つまり、走査回路の一段を構成する回路と、前記回路の出力ノードに接続された画素回路とを含む表示装置要素を、表示装置基板208に連続して配設した構成とされる。これを駆動するために必要なクロック信号が1相のクロック信号である構成とする。 (もっと読む)


【課題】駆動装置の制御チャンネルの数によって制約を受けない個数の光源素子を備える光源装置を提供することを目的とする。
【解決手段】実施形態によれば、光源装置は、第1所定数の制御チャンネルを備える駆動部と前記駆動部により駆動される光源部とを具備する。前記光源部は前記第1所定数より少ない第2所定数の発光素子部をそれぞれ具備する第1のユニットと第2のユニットとを具備し、前記第1のユニットが前記駆動部の制御チャンネルの一部分により制御され、前記第2のユニットが前記駆動部の制御チャンネルの他の一部分により制御される。 (もっと読む)


【課題】発光素子へ微少な電流を供給する低階調表示を行う場合、駆動用トランジスタの
ゲート・ソース間電圧が小さいため、そのしきい値電圧のバラツキが顕著となってしまう

【解決手段】低階調表示であっても、駆動用トランジスタのしきい値電圧のバラツキの影
響が低減された半導体装置であって、低階調表示で高階調表示よりも駆動用トランジスタ
のゲート・ソース間電圧を高くする。 (もっと読む)


【課題】簡単な画素回路構成で製造歩留まりの低下がなく、表示品質を維持しつつEL素子の輝度劣化の回復を実現できる表示装置およびその駆動方法を提供する。
【解決手段】複数の発光画素を有する表示装置3であって、発光画素22は、駆動トランジスタ102と、信号電流が流れることにより発光する発光素子101と、データ線11と発光素子101との導通及び非導通を切り換えるスイッチングトランジスタ107とを備え、表示装置3は、信号電圧をデータ線11に供給するデータ駆動回路141と、所定のバイアス電圧をデータ線11に供給するバイアス供給回路142とを備え、信号電流を発光素子101に流さない期間と同期して、制御線13を電圧変化させることでスイッチングトランジスタ107をオン状態とすることにより、発光素子101のアノードに所定のバイアス電圧を印加する。 (もっと読む)


【課題】サンプリングスイッチのスイッチング時のチャージインジェクションやクロックフィードスルーの影響を受けることなく、所望の電圧値の直流電圧を信号線に書き込むことが可能な表示装置の駆動回路、当該駆動回路を用いる表示装置、及び、当該表示装置を有する電子機器を提供する。
【解決手段】本開示の表示装置の駆動回路は、画素が行列状に配置されて成る画素アレイ部の画素列単位で配線された信号線毎に設けられ、入力される所定の直流電圧をサンプリングして前記信号線に書き込むサンプリングスイッチと、前記サンプリングスイッチの入力ノードに接続され、当該サンプリングスイッチのスイッチングに起因する前記入力ノードの電位の揺れを吸収する容量素子とを備える。 (もっと読む)


【課題】電子装置において、新規の駆動方法および回路を用いることにより、デューテ
ィー比(発光期間と非発光期間との比)の低下に起因した、輝度不足を始めとした問題点
を改善することを目的とする。
【解決手段】 1ゲート信号線選択期間内に、異なる複数段の画素に信号を書き込む点に
特徴がある。それにより、ある段の画素において、信号を入力してから次の信号を入力す
るまでの時間を、画素への書き込み時間を確保した上である程度任意に設定することによ
り、サステイン(点灯)期間を任意に設定し、高デューティー比を実現する。 (もっと読む)


【課題】行方向の制御配線の数を低減し、高精細化した場合においても消費電力の増加を抑制できる表示装置及びその駆動方法を提供する。
【解決手段】本発明の表示装置1の発光画素10A及び10Bは、それぞれ、有機EL素子15A及び15Bと、コンデンサ13A及び13Bと、駆動トランジスタ14A及び14Bと、信号線16とコンデンサ13A及び13Bとを導通させるスイッチトランジスタ12A及び12Bと、駆動トランジスタ14A及び14Bのソースとコンデンサ13A及び13Bとを導通させるスイッチトランジスタ19A及び19Bと、スイッチトランジスタ12A及び12Bのゲートと走査線17とを導通させるスイッチトランジスタ23A及び23Bとを備え、スイッチトランジスタ19A及び23Bのゲートは制御線18Aに接続され、スイッチトランジスタ23A及び19Bのゲートは制御線18Bに接続されている。 (もっと読む)


【課題】小規模な外部周辺回路及び配線数の少ない低損失な画素回路を有し、簡略化された製造工程による表示装置及びその制御方法を提供する。
【解決手段】表示装置1が有する発光画素は、有機EL素子14と、ドレインが定電流スイッチ部を介して電源線PSに接続された電流駆動トランジスタ21と、電流駆動トランジスタ21のVgsを保持するコンデンサ22と、コンデンサ22とデータ線DTとを導通させるスイッチトランジスタ23と、コンデンサ22と走査線SCNとを導通させるスイッチトランジスタ24と、電流駆動トランジスタ21により駆動される電流を有機EL素子14へ流すための電流径路を導通及び遮断する電流スイッチトランジスタ11と、電流スイッチトランジスタ11のVgsを保持するコンデンサ12と、電流スイッチトランジスタ11のゲートとデータ線DTとを導通させる選択トランジスタ13とを備える。 (もっと読む)


【課題】小規模な外部周辺回路及び配線数の少ない低損失な画素回路を有し、簡略化された製造工程による表示装置及びその制御方法を提供する。
【解決手段】表示装置1が有する発光画素は、有機EL素子14と、ドレインが電源線PSに接続された電流駆動トランジスタ21と、電流駆動トランジスタ21のVgsを保持するコンデンサ22と、コンデンサ22と電源線PSとを導通させるスイッチトランジスタ23と、コンデンサ22とデータ線DTとを導通させるスイッチトランジスタ24と、電流駆動トランジスタ21により駆動される電流を有機EL素子14へ流すための電流径路を導通及び遮断する電流スイッチトランジスタ11と、電流スイッチトランジスタ11のVgsを保持するコンデンサ12と、電流スイッチトランジスタ11のゲートとデータ線DTとを導通させる選択トランジスタ13とを備える。 (もっと読む)


【課題】他の機能に影響を及ぼすのを抑制しつつ表示機能用の信号線と他の機能用の信号線とを兼用して、信号線の本数を削減する。
【解決手段】FFC66の信号線66b,66c,66eが、LCDコントローラー61からVRAM72への表示データDAT0〜2の送信と、ボタン群28に接続されるP/S変換回路74およびLED群29に接続されるS/P変換回路76とSP通信コントローラー62との通信とに兼用される。そして、LCDコントローラー61は、1画面分の表示データを送信する際に、表示データを複数に分割して送信すると共に分割した表示データの送信の合間にSP通信コントローラー62がP/S変換回路74およびS/P変換回路76と通信するから、P/S変換回路74およびS/P変換回路76との定期的な通信に影響を及ぼすのを抑制しつつ信号線の本数を削減することができる。 (もっと読む)


【課題】動作不良を抑制する。
【解決手段】電界効果トランジスタと、スイッチと、容量素子と、を設ける。電界効果トランジスタは、チャネル形成領域を介して互いに重畳する第1のゲート及び第2のゲートを有し、第2のゲートの電位に応じて閾値電圧の値が変化する。スイッチは、電界効果トランジスタのソース及びドレインの一方と、電界効果トランジスタにおける第2のゲートと、を導通状態にするか否かを制御する機能を有する。容量素子は、電界効果トランジスタにおける第2のゲートと電界効果トランジスタにおけるソース及びドレインの他方との間の電圧を保持する機能を有する。 (もっと読む)


【課題】トランジスタの閾値電圧のばらつきによる、発光素子の輝度のばらつきを抑制する。
【解決手段】半導体装置は、nチャネル型のトランジスタと、発光素子と、第1の配線と、第1の配線の電位を制御する機能を有する駆動回路と、第2の配線と、第1のスイッチと、第2のスイッチと、第3のスイッチと、第4のスイッチと、第1の容量素子と、第2の容量素子と、を有する。当該nチャネル型のトランジスタのソース及びドレインの一方は発光素子のアノードに接続される。駆動回路は第1配線の電位が発光素子のカソードの電位以下となるような期間を有するように第1の配線の電位を制御する。この構成により、閾値電圧のばらつきを見越してnチャネル型のトランジスタのソースとゲート間に印加される電圧を補正し、nチャネル型のトランジスタのドレイン電流を補正することができる。そして、当該ドレイン電流を発光素子に供給することができる。 (もっと読む)


【課題】低コスト化と画質品質とが両立する表示装置を提供する。
【解決手段】表示装置は、画素回路と発光素子とで構成される画素をマトリクス状に形成した画素アレイ部と、画素回路を駆動する駆動回路とを有し、駆動回路は、1本の信号線に接続された複数個の画素回路の閾値補正動作を同じタイミングで完了させ、閾値補正動作が完了した後に、複数個の画素回路のそれぞれに対応した信号電位を信号線に印加し、信号電位の複数個の画素回路への書込みを、画素回路毎に、閾値補正動作の完了から異なる時間間隔を空けて順次行ない、閾値補正動作が完了した後であって信号電位のうち最初の信号電位を信号線に印加するより前に、複数個の画素回路の駆動トランジスタのゲート電極に閾値補正用の基準電位よりも低いリセット電位を印加するように、複数個の画素回路を駆動する。 (もっと読む)


【課題】表示の自由度を高めることができる表示装置を得る。
【解決手段】複数の表示画素を含む表示部と、駆動すべき水平ラインを指示するためのアドレス情報を生成する制御部と、アドレス情報により指定された水平ラインを駆動するために設定された単位駆動期間内に、複数ビットからなる階調コードの各ビットの重みに応じた駆動間隔で、各ビットの値に応じて表示画素を駆動する駆動部とを備える。上記制御部は、単位駆動期間の開始タイミングを任意に設定する。 (もっと読む)


【課題】駆動用トランジスタの特性のばらつきに起因する、画素間における表示素子の輝
度ムラを抑えることができる表示装置の提案を課題とする。
【解決手段】駆動トランジスタと、スイッチと、表示素子と、を有し、前記駆動トランジ
スタは、ソース又はドレインが第1の配線に電気的に接続され、ゲートが第2の配線に電
気的に接続されている表示装置である。そして、前記トランジスタのソース又はドレイン
から前記表示素子への電流の供給を前記スイッチによって制御する。 (もっと読む)


【課題】駆動トランジスターのゲートの電位の変動を抑制する。
【解決手段】各画素回路は、電極e1および電極e2を含む容量素子Cと、電極e2に接続されたゲートの電位VGに応じた駆動電流IDRを生成する駆動トランジスターTDRと、駆動電流の供給で発光する発光素子Eと、選択トランジスターQSLとを含む。駆動回路は、選択トランジスターQSLをオン状態とする期間の一部又は全部において、指定階調に応じた階調電位を信号線14から第1電極e1に供給し、第1電極e1に第1基準電位VST1を供給した状態で、選択トランジスターQSLをオン状態からオフ状態に遷移させる。 (もっと読む)


【課題】配線数が従来よりも削減された画素回路と、そのような画素回路を備えた表示パネル、表示装置および電子機器とを提供する。
【解決手段】表示パネルは、電流駆動型の発光素子と、発光素子を駆動する画素回路とを画素ごとに備えている。各画素回路は、信号線の電圧をサンプリングする書込回路と、書込回路の出力に応じた電流を信号線から生成し、電流駆動型の発光素子に流す駆動回路とを有している。 (もっと読む)


【課題】視野角度範囲を切替可能な表示装置において、散乱を制御するための透明・散乱切替素子の駆動電源を小型化、低コスト化可能な表示装置、この表示装置を搭載した端末装置、及び前記端末装置に組み込まれる表示パネルを提供する。
【解決手段】表示装置2は光源装置1と透過型液晶表示パネル7とから構成され、光源装置1には、入射した光を透過する状態と散乱する状態とに切替可能の透明・散乱切替素子122が設けられている。透過型液晶表示パネル2には表示のための画素がマトリクス状に配置されており、この画素を駆動するための電源と信号とを用いて、透明・散乱切替素子122を駆動させることで、透明・散乱切替素子用の信号及び電源を新たに設ける必要がない。 (もっと読む)


【課題】走査線の数を増やさなくても、階調数を増やすことの可能な駆動回路およびそれを備えた表示装置、ならびに、走査線の数を増やさなくても、階調数を増やすことの可能な表示装置の駆動方法を提供する。
【解決手段】電気光学素子を含むメモリ内蔵の画素を駆動する駆動回路は、階調データの各ビットに対応し、かつ対応ビットの重みに応じた期間となる複数のサブフィールドからなる複数のサブフレームで1フレーム期間を分割するようになっている。この駆動回路は、また、サブフレーム単位で、当該サブフレームに含まれるサブフィールドの数より1だけ少ない数の走査線を選択するとともに、選択した一の走査線を再度、同一サブフレーム期間中に選択するようになっている。 (もっと読む)


【課題】非選択期間において、出力信号のノイズが小さく、且つトランジスタの特性劣化を抑制できる液晶表示装置の駆動回路を提供する。
【解決手段】第1のトランジスタ、第2のトランジスタ、第3のトランジスタ及び第4のトランジスタを設け、第1のトランジスタにおいて、第1端子を第1の配線に接続し、第2端子を第2のトランジスタのゲート端子に接続し、ゲート端子を第5の配線に接続し、第2のトランジスタにおいて第1端子を第3の配線に接続し、第2端子を第6の配線に接続し、第3のトランジスタにおいて第1端子を第2の配線に接続し、第2端子を第2のトランジスタのゲート端子に接続し、ゲート端子を第4の配線に接続し、第4のトランジスタにおいて第1端子を第2の配線に接続し、第2端子を第6の配線に接続し、ゲート端子を第4の配線に接続する。 (もっと読む)


1 - 20 / 703