説明

Fターム[5C080DD25]の内容

陰極線管以外の表示装置の制御 (251,852) | 目的、効果 (44,953) | システム規模縮小化 (5,096) | IC化 (960)

Fターム[5C080DD25]に分類される特許

1 - 20 / 960




【課題】入力階調電圧と出力輝度との間の相関関係の補正の正確性、容易性、及び汎用性を具現する補正システム及びその方法を提供する。
【解決手段】電圧伝達関数式と輝度伝達関数式、及び両関数式の間の伝達ファクター(効率、臨界点、傾き)を数式化して全ての場合の条件変化による入力階調電圧と出力輝度との間の相関関係を導出し、伝達関数式を用いて測定輝度と目標輝度との間の差だけ入力階調電圧を補正する。また、環境補正及びIRドロップ補正を通じてホワイトバランスとクロストークを補償する。 (もっと読む)


【課題】酸化物半導体を用いた薄膜トランジスタを具備する画素において、開口率の向上を図ることのできる液晶表示装置を提供することを課題の一とする。
【解決手段】画素は、トランジスタと、走査線として機能することができる第1の配線と、信号線として機能することができる第2の配線と、画素電極とを有し、画素は、当該第1の配線と同時に形成された容量線を有さない液晶表示装置である。 (もっと読む)


【課題】輝度ムラの発生を抑止しつつ、発光素子に供給する電流を精度良く制御する。
【解決手段】電気光学装置10は、第2の方向に延在する複数のデータ線14と、第2の方向に延在し、所定電位が供給される複数の電位線16と、ゲート・ソース間の電圧に応じた電流を供給するトランジスター121、トランジスター121により供給された電流に応じて発行するOLED130、トランジスター121のゲート・ソース間の電圧を保持する保持容量132、および、データ線14とトランジスター121のゲートとの間でオンまたはオフするトランジスター122を有する複数の画素回路110と、を備え、複数のデータ線14の各々と、複数の電位線16の各々とは同層に形成され、複数のデータ線14および複数の電位線16のうち、互いに隣り合うデータ線14および電位線16によって、当該データ線14の電位を保持する保持容量50が形成される。 (もっと読む)


【課題】回路を構成するトランジスタのソース−ドレイン耐圧を維持したまま、最終段のインバータ回路の入力電圧の振幅を増大させることが可能なバッファ回路を提供する。
【解決手段】第1導電型のトランジスタから成る第1トランジスタ回路と第2導電型のトランジスタから成る第2トランジスタ回路とが、第1固定電源と第2固定電源との間に直列に接続され、且つ、各入力端同士及び各出力端同士がそれぞれ共通に接続されており、第1,第2トランジスタ回路の少なくとも一方のトランジスタ回路がダブルゲートトランジスタから成るバッファ回路において、第1,第2トランジスタ回路の一方のトランジスタ回路が動作状態のとき、他方のトランジスタ回路のダブルゲートトランジスタの共通接続ノードに第3固定電源の電圧を与えるスイッチ素子を設ける。 (もっと読む)


【課題】上下反転表示を実現するとともに表示品位の良好な液晶表示装置およびその駆動方法を提供する。
【解決手段】画素電極PEが配列した行に沿って延びたゲート線Gおよび補助容量線Csと、画素電極PEが配列した列に沿って延びた信号線Sと、ゲート線G、信号線S、および、補助容量線Csを駆動する駆動回路XD、YDと、を備えたアレイ基板ARと、アレイ基板ARと対向して配置された対向基板CTと、上下方向に並ぶゲート線Gを順次駆動する第1走査と、下上方向に並ぶゲート線Gを順次駆動する第2走査とを切替える走査方向制御信号UDと、補助容量線Csに供給する信号SCsの極性を制御する極性制御信号FRと、を供給し、第1走査を行う場合と第2走査を行う場合との極性制御信号FRが同じであるフレーム期間において、信号線Sへ供給する信号の極性を水平期間H単位で位相が異なるように駆動回路XD、YDを制御可能な制御回路と、を備える。 (もっと読む)


【課題】サンプリングスイッチのスイッチング時のチャージインジェクションやクロックフィードスルーの影響を受けることなく、所望の電圧値の直流電圧を信号線に書き込むことが可能な表示装置の駆動回路、当該駆動回路を用いる表示装置、及び、当該表示装置を有する電子機器を提供する。
【解決手段】本開示の表示装置の駆動回路は、画素が行列状に配置されて成る画素アレイ部の画素列単位で配線された信号線毎に設けられ、入力される所定の直流電圧をサンプリングして前記信号線に書き込むサンプリングスイッチと、前記サンプリングスイッチの入力ノードに接続され、当該サンプリングスイッチのスイッチングに起因する前記入力ノードの電位の揺れを吸収する容量素子とを備える。 (もっと読む)


【課題】電源オフ時にドライバが正常機能する様に電圧の遮断シーケンスを制御可能な電源制御装置の実現。
【解決手段】第一の電源と、該第一の電源より低い電圧を供給する第二の電源と、降圧回路と、第一及び第二のスイッチ部とを備え、該第二のスイッチ部は該入力電圧又は該第一の電源の出力電圧が所定の電圧以下になるとオフに、該第一のスイッチ部は該第二のスイッチ部がオフになるとオンになる。 (もっと読む)


【課題】限られた画素サイズの中でブートストラップ比を大きく設定することで、消費電力を増やすことなく、画質の向上を図る。
【解決手段】第1,第2,第3電極24A,24B,24Cによって第1,第2容量24−1,24−2を形成し、これら第1,第2容量24−1,24−2を電気的に並列に接続することによって保持容量24を形成する。そして、第1電極24Aと第3電極24Cとの間において、絶縁平坦化膜203を除去して第2容量24−2の容量値を大きくし、保持容量24の容量値Csを大きくすることで、限られた画素サイズの中でブートストラップ比を大きく設定する。 (もっと読む)


【課題】可動シャッタ方式の画像表示装置の利点である高画質性能を維持しながら、画素回路の簡略化による高精細化と高信頼性化を両立させる。
【解決手段】画素回路は、前記可動シャッタに対して対に設けられた第1制御電極と第2制御電極と、前記第1制御電極に前記画像信号に応じた第1制御電圧を入力するための第1制御電圧印加回路とを有し、前記第2制御電極には第2制御電圧が入力され、前記第1制御電圧印加回路は、電流端子の一端が前記信号線に接続され、ゲートが前記走査線に接続される入力トランジスタと、他端に容量制御信号が入力されるとともに、一端が前記入力トランジスタの電流端子の他端に接続され、前記入力トランジスタで取り込んだ電圧を保持する保持容量と、ゲートが前記保持容量の一端に接続され、電流端子の他端が第1制御電極に接続されるとともに、電流端子の一端に第1制御信号が入力される第1トランジスタとを有する。 (もっと読む)


【課題】消費電力を小さくでき、トランジスタ数が少ない半導体装置を提供する。
【解決手段】ソース及びドレインの一方が第1の配線と電気的に接続され、ソース及びドレインの他方が第2の配線と電気的に接続された第1のトランジスタと、ソース及びドレインの一方が第1の配線と電気的に接続され、ゲートが第1のトランジスタのゲートと電気的に接続された第2のトランジスタと、一方の電極が第3の配線と電気的に接続され、他方の電極が第2のトランジスタのソース及びドレインの他方と電気的に接続された容量素子と、を有する。 (もっと読む)


【課題】絶縁ゲート電界効果トランジスタ構造を有するトランジスタのスクリーニングを可能として、出力端子にサージ電圧が印加された場合のサージ電圧のエネルギー吸収能力を改善する。
【解決手段】集積回路ICは、トランジスタ2を含む出力バッファ回路100とプリドライバ300とを具備する出力回路10を内蔵する。出力バッファ回路100の出力OUTは、IC外部と接続可能である。プリドライバ300の出力はトランジスタ2の絶縁ゲート電界効果トランジスタ構造の制御ゲートに接続され、ソース領域と基板領域は第1接地線D_GNDに接続され、プリドライバ300は第2接地線L_GNDに接続される。第1と第2の接地線D_GND、L_GNDは第1と第2の接地端子PAD_G1、G2を介してIC外部と接続可能とされる。出力回路10は、第1と第2の接地線D_GND、L_GNDの間に接続された出力保護ダイオード11を更に具備する。 (もっと読む)


【課題】大型でも均一な画像が得られる表示装置を提供する。
【解決手段】表示装置は、画素回路がマトリクス状に配置された画素アレイ部とこれを駆動する駆動部を有し、駆動部は、各画素回路において、第一の補正動作および発光動作を少なくとも行うように構成されており、第一の補正動作の期間は、書込制御線駆動部が、サンプリングトランジスタを導通状態に制御するタイミングに応じて規定され、書込制御線駆動部と電源駆動部とは、画素アレイ部の両側から所定の信号と所定の電源電圧とを供給して各画素回路を駆動し、各画素回路における補正動作期間のばらつきを抑制する。 (もっと読む)


【課題】データ線の配線構造に起因する寄生容量によって生ずるスジ状の系列的な表示ムラが改善された電気光学装置、この電気光学装置を備えた電子機器を提供すること。
【解決手段】電気光学装置としての液晶装置100は、画像信号が供給される画像信号線111と、データ線6aと、データ線6aと画像信号線111との間に電気的に接続され、画像信号をデータ線6aに供給する第1および第2トランジスターとしてのサンプリングトランジスター(S−TFT)71と、を備え、S−TFT71のゲート電極とデータ線6aとが絶縁膜を介して重なるオーバーラップ量が異なる少なくとも2種のS−TFT71を備えた。これにより、ゲート電極とデータ線6aとの間に寄生容量が生じ、オーバーラップ量を異ならせることで、それぞれのデータ線6aが構造的に有する寄生容量を調整することができ、スジ状の系列的な表示ムラを改善できる。 (もっと読む)


【課題】 画像表示装置を周波数拡散クロックSS_CLKを用いて動作させても、表示品質の悪化のない駆動方式を提案する。
【解決手段】 回路動作クロックに周波数拡散回路SSCGから供給される周波数拡散クロックSS_CLKを用いている画像表示装置であって、アクティブマトリクス型の表示部を有し、アクティブマトリクス型の表示部内のトランジスタのソース電流の開閉時間を決定する表示部電荷供給クロックHCKを周波数拡散クロックSS_CLKから生成し(周波数拡散回路SSCGから直接供給されていても良い)、前記周波数拡散クロックの基準周波数の数倍(例えば1000倍)の周波数を発振する発振回路を有し、前記周波数拡散クロックのエッジ(立ち上がり及び立ち下がり)に同期し、前記発振器から出力されるクロックパルスをカウント開始し、ある任意の回数をカウントするまでの間を表示部への出力期間、とすることを特徴とした画像表示装置。 (もっと読む)


【課題】端子設定により、一対の伝送線路の終端方法を切り替える。
【解決手段】各駆動回路には、本体側より、一対の伝送線路を介して、表示データが差動シリアル伝送方式で供給され、前記n個の駆動回路の中の1つの駆動回路は、マスタの駆動回路として動作し、前記n個の駆動回路の中の前記マスタの駆動回路以外の駆動回路はスレーブの駆動回路として動作し、前記各駆動回路は、SELC端子を有し、前記SELC端子に入力される電圧が第1電圧レベルの時に、前記マスタの駆動回路は、その内部で前記一対の伝送線路の間に抵抗値がRaの抵抗を接続して前記一対の伝送線路を終端し、前記スレーブの駆動回路は、その内部で前記一対の伝送線路の間に抵抗を接続しないで前記一対の伝送線路を開放し、前記SELC端子に入力される電圧が前記第1電圧レベルとは異なる第2電圧レベルの時に、前記n個の駆動回路の各々が、その内部で前記一対の伝送線路の間に抵抗値が(n×Ra)の抵抗を接続して前記一対の伝送線路を終端する。 (もっと読む)


【課題】トランジスタがノーマリオンであっても、閾値電圧のばらつきによる画素間の輝度のばらつきが抑えられる発光装置。
【解決手段】通常のゲート電極(第1ゲート電極)の他に、閾値電圧を制御するための第2ゲート電極が備えられたトランジスタを用いて、発光素子への電流の供給を制御する構成を有する。さらに、上記発光装置は、上記トランジスタの第1ゲート電極とドレイン端子の間の導通または非導通を選択する単数または複数のスイッチを有する。そして、トランジスタの閾値電圧を取得する際に、上記スイッチによりトランジスタの第1ゲート電極とドレイン端子の間を導通させ、なおかつ、第2ゲート電極の電位を制御することでトランジスタの閾値電圧をシフトさせる構成とする。 (もっと読む)


【課題】オフセットの影響、回路規模の増大、フリッカ等を抑制し、画質の向上に好適なドライバの提供。
【解決手段】切換制御信号が第1の論理値のとき、第1、第3の電圧が第1、第3の差動段に、第2、第4の電圧が第2、第4の差動段に入力され、第1、第3の差動段の出力が第1、第3の出力段の入力に、第2、第4の差動段の出力が第2、第4の出力段の入力にそれぞれ接続され、ガンマ抵抗1両端には第1、第2の電圧が、ガンマ抵抗2両端には第3、第4の電圧が印加され、切換制御信号が第2の論理値のとき、第1、第3の電圧が第3、第1の差動段に、第2、第4の電圧が第4、第2の差動段に入力され、第3、第1の差動段の出力が第1、第3の出力段の入力に、第4、第2の差動段の出力が第2、第4の出力段の入力にそれぞれ接続され、ガンマ抵抗1両端には第1、第2の電圧が、ガンマ抵抗2両端には第3、第4の電圧が印加される。 (もっと読む)


【課題】低コスト化と画質品質とが両立する表示装置を提供する。
【解決手段】表示装置は、画素回路と発光素子とで構成される画素をマトリクス状に形成した画素アレイ部と、画素回路を駆動する駆動回路とを有し、駆動回路は、1本の信号線に接続された複数個の画素回路の閾値補正動作を同じタイミングで完了させ、閾値補正動作が完了した後に、複数個の画素回路のそれぞれに対応した信号電位を信号線に印加し、信号電位の複数個の画素回路への書込みを、画素回路毎に、閾値補正動作の完了から異なる時間間隔を空けて順次行ない、閾値補正動作が完了した後であって信号電位のうち最初の信号電位を信号線に印加するより前に、複数個の画素回路の駆動トランジスタのゲート電極に閾値補正用の基準電位よりも低いリセット電位を印加するように、複数個の画素回路を駆動する。 (もっと読む)


1 - 20 / 960