説明

Fターム[5C094DA13]の内容

要素組合せによる可変情報用表示装置 (81,180) | パネルの全体的構造 (7,880) | 積層 (4,364) | 膜の積層 (3,995)

Fターム[5C094DA13]の下位に属するFターム

Fターム[5C094DA13]に分類される特許

21 - 40 / 3,043


【課題】発光素子へ微少な電流を供給する低階調表示を行う場合、駆動用トランジスタの
ゲート・ソース間電圧が小さいため、そのしきい値電圧のバラツキが顕著となってしまう

【解決手段】低階調表示であっても、駆動用トランジスタのしきい値電圧のバラツキの影
響が低減された半導体装置であって、低階調表示で高階調表示よりも駆動用トランジスタ
のゲート・ソース間電圧を高くする。 (もっと読む)


【課題】赤色発光層を構成するEL材料の発光輝度が青色発光層を構成するEL材料及び緑色発光層を構成するEL材料の発光輝度よりも低いEL表示装置において、色バランスの良いEL表示装置を提供する。
【解決手段】TFTと、TFTに電気的に接続された画素電極と、画素電極を陰極または陽極とするEL素子と、EL素子を封入する絶縁層と、EL素子にビデオ信号を印加する手段と、ビデオ信号をガンマ補正する手段と、を同一基板上に有し、EL素子は、青色発光層を有する第1の画素と、緑色発光層を有する第2の画素と、赤色発光層を有する第3の画素と、を有し、赤色発光層を構成するEL材料の発光輝度は、青色発光層を構成するEL材料及び緑色発光層を構成するEL材料の発光輝度よりも低く、ガンマ補正によって、赤色の信号を増幅させ、青色または緑色の信号を減衰させるEL表示装置である。 (もっと読む)


【課題】アクティブマトリクス型基板において、薄膜トランジスタと、その端子接続部を同時に作り込み、少ないマスク数で歩留まりの良い表示装置を提供する。
【解決手段】画素部および外部入力端子を有する表示装置であって、画素部は、ゲート電極と、半導体膜と、ゲート電極上に形成された絶縁膜、および絶縁膜上に半導体膜と電気的に接続された電極を有するTFTを有し、外部入力端子は、ゲート電極と同じ層に形成された第1の配線と、電極と同じ層に形成され、絶縁膜に形成されたコンタクトホールを介し第1の配線と接続された第2の配線と、第2の配線に接続され、第2の配線上に形成された透明導電膜と、第2の配線と透明導電膜が接続している位置で透明導電膜と電気的に接続するフレキシブルプリント配線板を有する表示装置。 (もっと読む)


【課題】信頼性の高い半導体装置を提供する。該半導体装置を作製する。半導体装置を歩留まりよく作製し、生産性を向上させる。
【解決手段】ゲート電極層、ゲート絶縁膜、酸化物半導体膜が順に積層され、酸化物半導体膜に接するソース電極層及びドレイン電極層が設けられたトランジスタを有する半導体装置において、エッチング工程によりゲート電極層、又はソース電極層及びドレイン電極層を形成後、ゲート電極層又は酸化物半導体膜表面及び該近傍に存在するエッチング工程起因の残留物を除去する工程を行う。 (もっと読む)


【課題】微細な構造であっても高い電気特性を有するトランジスタを歩留まりよく提供する。該トランジスタを含む半導体装置においても、高性能化、高信頼性化、及び高生産化を達成する。
【解決手段】酸化物半導体層と電気的に接続するソース電極層及びドレイン電極層を、酸化物半導体層上のゲート絶縁層及び絶縁層の開口を埋め込むように設ける。ソース電極層を設けるための開口とドレイン電極層を設けるための開口は、それぞれ別のマスクを用いた別のエッチング処理によって形成される。これにより、ソース電極層(またはドレイン電極層)と酸化物半導体層が接する領域と、ゲート電極層との距離を十分に縮小することができる。また、ソース電極層またはドレイン電極層は、開口を埋め込むように絶縁層上に導電膜を形成し、絶縁層上の導電膜を化学的機械研磨処理によって除去することで形成される。 (もっと読む)


【課題】画素部に形成される画素電極や走査線(ゲート線)及びデータ線の配置を適したものとして、かつ、マスク数及び工程数を増加させることなく高い開口率を実現した画素構造を有するアクティブマトリクス型表示装置を提供する。
【解決手段】半導体膜107と基板との間に第1の絶縁膜を介して設けられた第1の配線102を、半導体膜107と重ねて設け、遮光膜として用いる。さらに半導体膜上にゲート絶縁膜として用いる第2の絶縁膜を形成し、第2の絶縁膜上にゲート電極と第2の配線134を形成する。第1及び第2の配線は、第1及び第2の絶縁膜を介して交差する。第2の配線134の上層には、層間絶縁膜として第3の絶縁膜を形成し、その上に画素電極147を形成する。画素電極147は、第1の配線及び第2の配線とオーバーラップさせて形成することが可能であり、反射型の表示装置において画素電極147の面積を大型化できる。 (もっと読む)


【課題】表示むらを抑制すること、又は異なる画素におけるトランジスタ特性のばらつきを低減すること、あるいは、発光素子の劣化等に伴う輝度の低下を抑制する事が可能な発光装置を提供する。
【解決手段】基板100の上に設けられたトランジスタ121と、発光素子109とを具備する画素部120を有し、トランジスタは、チャネル形成領域を形成する単結晶半導体層122を有し、基板と単結晶半導体層との間に、酸化シリコン層が設けられており、トランジスタのソース又はドレインと発光素子の電極とが電気的に接続され、発光素子の発光時にトランジスタを飽和領域で動作させる。また、発光素子の階調表示を、トランジスタのゲートに印加する電位を変化させることによって行う。 (もっと読む)


【課題】透明導電膜上における絶縁膜の膜浮きの発生を抑え、且つ、透明導電膜と金属膜との良好な電気的接続性を得ることができる配線構造を提供する。
【解決手段】それぞれ配線として機能する第1の導電膜2と第2の導電膜5と接続する配線変換部45において、第1の透明導電膜6は、当該第1の透明導電膜6のコーナー部近傍では第2の導電膜5の端面を覆っておらず、コーナー部近傍以外において第2の導電膜5の端面を覆う部分を有している。第1の透明導電膜6の上層の第2の透明導電膜7が、第2の導電膜5と第1の導電膜2とに接続することにより、第1の導電膜2と第2の導電膜5とが電気的に接続される。 (もっと読む)


【課題】並列に電気的に接続された複数の保持容量を積層した場合でも、いずれの保持容量に不具合が発生したかを容易かつ確実に検査することのできる電気光学装置、および当該電気光学装置を備えた電子機器を提供すること。
【解決手段】電気光学装置100においては、並列に電気的に接続された第1保持容量70aと第2保持容量70bとによって保持容量70が形成され、かつ、第1保持容量70aと第2保持容量70bとは積層された構造になっている。また、素子基板10の端部と画像表示領域との間には、第1保持容量70aと同一の層構造を備えた検査用第1容量と、第2保持容量70bと同一の層構造を備えた検査用第2容量が形成されているとともに、検査用第1容量に電気的に接続する第1容量検査用端子対と、検査用第2容量に電気的に接続する第2容量検査用端子対とが設けられている。 (もっと読む)


【課題】画素電極の駆動素子として酸化物TFTを用いた表示装置の信頼性を向上させつつ、製造コストの低減を図ることを可能にした表示装置の製造方法を提供する。
【解決手段】画素電極および薄膜トランジタを有する複数の画素と、薄膜トランジタを駆動する信号線および走査線と、共通電極と、複数の画素と共通電極との間に配置される表示層とを備える表示部4を、第1のガラス基板2と第2のガラス基板3との間の間隙に設けた後、レーザ吸収能を有する封着用ガラス材料の焼成層からなる枠状の封着材料層10にレーザ光11を照射することによって、表示部4を封止する封着層9を形成する。 (もっと読む)


【課題】隣接する配線間の寄生容量を低減することの可能な表示パネル、表示装置および電子機器を提供する。
【解決手段】表示パネルは、行方向に延在する複数の第1配線と、列方向に延在する複数の第2配線と、各第1配線と各第2配線との交差点に対応して1つずつ配置された複数の画素とを備えている。複数の第1配線のうち2つの配線、または複数の第2配線のうち2つの配線は、ともに、互いに隣接する2つの画素に挟まれた共通の領域に配置されている。さらに、これら2つの配線の厚さ方向のレイアウトが、少なくとも一部において互いに異なっている。 (もっと読む)


【課題】限られた画素サイズの中でブートストラップ比を大きく設定することで、消費電力を増やすことなく、画質の向上を図る。
【解決手段】第1,第2,第3電極24A,24B,24Cによって第1,第2容量24−1,24−2を形成し、これら第1,第2容量24−1,24−2を電気的に並列に接続することによって保持容量24を形成する。そして、第1電極24Aと第3電極24Cとの間において、絶縁平坦化膜203を除去して第2容量24−2の容量値を大きくし、保持容量24の容量値Csを大きくすることで、限られた画素サイズの中でブートストラップ比を大きく設定する。 (もっと読む)


【課題】液滴の移動不良が発生しなく、表示不良が発生しないエレクトウェッティングデバイスの製造方法を提供する。
【解決手段】基板1上に透明電極としてのITO電極2を形成する工程と、フォトリソグラフィにより前記ITO電極2上に画素を区切る隔壁リブ3を形成する工程と、前記隔壁リブ3を覆うように基板全面にブラシ固定化膜5を形成する工程と、前記隔壁リブ3の垂直部分をUV露光して不活性化する工程と、前記隔壁リブ3の裾の部分を含め隔壁リブ3間の前記ITO電極2上に撥水性のブラシ層6を形成する工程とを有する。 (もっと読む)


【課題】消費電力が抑制された表示装置を提供することを課題の一とする。また、消費電力が抑制された自発光型の表示装置を提供することを課題の一とする。また、暗所でも長時間の利用が可能な、消費電力が抑制された自発光型の表示装置を提供することを課題の一とする。
【解決手段】高純度化された酸化物半導体を用いた薄膜トランジスタで回路を構成し、画素が一定の状態(映像信号が書き込まれた状態)を保持することを可能とする。その結果、静止画を表示する場合にも安定した動作が容易になる。また、駆動回路の動作間隔を長くできるため、表示装置の消費電力を低減できる。また、自発光型の表示装置の画素部に蓄光材料を適用し、発光素子の光を蓄えれば、暗所でも長時間の利用が可能になる。 (もっと読む)


【課題】シールからの水分浸入を減少させることを目的とする。
【解決手段】一対のマザー基板10,12の間に、複数の空間14をシール16によって区画する。一対のマザー基板10,12を切断することで複数のセル26を切り出す。シール16は、隣同士の空間14の間の領域を埋めるように配置される。シール16には、隣同士の空間14の間の領域に、シール16よりも硬くて透湿性が低い材料からなる低透湿層20が積層される。一対のマザー基板10,12の少なくとも一方には、隣同士の空間14の間の領域に、シール16の長さに沿って延びて間隔をあけて配置された一対の凸条部22が、シール16及び低透湿層20に重なる位置に形成される。一対のマザー基板10,12を切断する工程では、一対のマザー基板10,12とともに、一対の凸条部22の間で、シール16及び低透湿層20を切断する。 (もっと読む)


【課題】工程数が少なく、且つ、材料の利用効率が向上した駆動用回路基板およびその製造方法並びに表示装置および電子機器を提供する。
【解決手段】本開示の表示装置は、一対のソース・ドレイン電極と、チャネル領域を形成すると共に、ソース・ドレイン電極に接して設けられた有機半導体層と、ソース・ドレイン電極まで貫通する貫通孔を有すると共に、有機半導体層およびソース・ドレイン電極上に設けられた少なくとも1層からなる絶縁層と、チャネル領域に対応する位置に設けられたゲート電極と、貫通孔を介して前記ソース・ドレイン電極に電気的に接続されると共に、ゲート電極と同一材料、且つ、同一膜厚で絶縁層上に設けられた画素用電極とを備える。 (もっと読む)


【課題】液晶装置等の電気光学装置において、保持容量を十分に確保することができ、高品質な画像を表示可能とする。
【解決手段】ゲート電極30gと電気的に接続された走査線3aと、データ線側ソースドレイン領域30sと電気的に接続されたデータ線6aと、画素電極側ソースドレイン領域30dと電気的に接続された画素電極27と、容量線3bに電気的に接続された第1容量電極16aと、第1容量電極16aと対向して設けられた第2容量電極16cと、第1容量電極16aと第2容量電極16cとに挟持された誘電体層16bと、を有する容量素子16と、を備え、層間絶縁膜11eに設けられた複数の第1コンタクトホールCNT4を介して第1容量電極16aと容量線3bとは電気的に接続される。 (もっと読む)


【課題】大型化に適した薄膜トランジスタ、薄膜トランジスタアレイ基板、フレキシブル表示素子、フレキシブル表示装置及び薄膜トランジスタアレイ基板の製造方法を提供する。
【解決手段】フレキシブルな樹脂基板60に形成された薄膜トランジスタ200であって、周面の一部又は全部が導電性材料20により覆われたワイヤー10と、前記導電性材料を覆う絶縁膜30と、該絶縁膜を介して前記導電性材料上に形成された薄膜半導体40と、が一体的に構成されたゲート・チャネル一体形成部50を有し、該ゲート・チャネル一体形成部が前記樹脂基板の表面上又は内部の所定位置に設けられ、前記薄膜半導体の両側に第1及び第2の電極70、80が接続されて形成されたことを特徴とする。 (もっと読む)


【課題】隣接する画素間のリーク電流を低減することの可能な表示パネル、表示装置および電子機器を提供する。
【解決手段】表示パネルは、表示領域に複数の画素を備えている。各画素は、有機EL素子と、有機EL素子を駆動する画素回路とを有している。有機EL素子は、アノード電極と、カソード電極と、アノード電極とカソード電極との間に設けられた有機層とを有している。アノード電極の側面は、当該アノード電極のカソード電極側の断面積が当該アノード電極のカソード電極とは反対側の断面積よりも大きくなるような構造となっている。 (もっと読む)


【課題】額縁領域を大きさを抑えつつ、製造時に発生する静電気による静電破壊を防ぐダミー画素を有する表示装置を提供する。
【解決手段】表示装置は、薄膜トランジスタを含む画素を複数有し、画像を表示するための領域である表示領域(260)と、表示領域の外側に形成され、ダミー画素を複数有するダミー画素領域(270)と、を備え、ダミー画素(310)は、薄膜トランジスタのゲート信号線と平行なダミーゲート信号線(311)と、ダミーゲート線と絶縁層を介して交差する半導体層(313)と、を有し、半導体層には、一の導体層(312)のみが接続される。 (もっと読む)


21 - 40 / 3,043