説明

Fターム[5F033QQ46]の内容

Fターム[5F033QQ46]の下位に属するFターム

Fターム[5F033QQ46]に分類される特許

1 - 20 / 158





【課題】銅めっき工程の電極に用いるCu堆積膜による貫通孔開口の閉塞状態を適切に制御できる成膜装置を提供する。
【解決手段】成膜装置100は、貫通孔が形成された基板34Bおよび銅放出源35Bを格納する真空チャンバ30と、真空チャンバ30内を所定の真空度に減圧する真空ポンプ36と、基板34Bに印加する電力を発生する電源80と、基板34Bおよび銅放出源35B間の距離の設定に用いる駆動機構と、を備える。銅放出源35Bから放出された銅材料を基板34Bの一方の主面に堆積させ、主面における貫通孔の開口を銅材料からなる堆積膜によって閉塞させるとき、堆積膜による開口の閉塞状態が、上記距離および上記電力に基づいて調整される。 (もっと読む)


【課題】 プローバーテストの製品への影響をさらに軽減して、より一層信頼性の高い半導体装置を提供する。
【解決手段】 半導体装置100を、半導体基板10aと、半導体基板10aの一方の面上に形成された絶縁膜10bと、縦孔配線部30と、金属膜11と、導電性保護膜12とを備える構成とする。金属膜11は、絶縁膜10b内に形成され、縦孔配線部30と電気的に接続される。そして、導電性保護膜12は、絶縁膜10b内において金属膜11に接して形成され、かつ、金属膜11の膜面において製造途中で行うプローバーテスト時のプローブの接触領域を含む領域に形成される。 (もっと読む)


【課題】基板に定形された形態部の内部に、表面が平坦化された導電性材料を形成する方法を提供する。
【解決手段】平坦化表面を形成する方法であって、狭小形態部と幅広形態部が形成された基板上に、第1のプロセスでは電気めっき法により狭小形態部および幅広形態部の少なくとも一部を充填し、第1の層を形成し、第2のプロセスでは無電解めっき法により幅広形態部のに対応する第1の層中の孔および第1の層上に第2の層を充填形成し、表面が平坦な上層部110を形成する。 (もっと読む)


【課題】 金属部材の表面に、再現性よくバリア膜を形成する技術が望まれている。
【解決手段】 基板の上に、下部バリア膜を形成する。下部バリア膜の上にシード膜を形成する。シード膜の一部の領域上に、導電部材を形成する。導電部材をエッチングマスクとして、シード膜をエッチングし、導電部材の形成されていない領域において、下部バリア膜を露出させる。下部バリア膜の表面には堆積しない条件で、導電部材の表面に選択的に上部バリア膜を成長させる。上部バリア膜をエッチングマスクとして、下部バリア膜をエッチングする。 (もっと読む)


【課題】電気的接続の信頼性を損なうことなく電気抵抗率を従来よりも低減できる埋め込み配線を有する半導体装置用基板および半導体装置を提供する。
【解決手段】本発明は、上記目的を達成するため、埋め込み配線を有する半導体装置用基板であって、前記埋め込み配線は、金属多結晶体からなり、平均結晶粒径が異なる少なくとも2層の領域を前記基板の厚さ方向に有し、前記埋め込み配線の開口面を含む層の平均結晶粒径が、前記埋め込み配線の他の層の平均結晶粒径よりも小さいことを特徴とする半導体装置用基板を提供する。また、本発明は、上記半導体装置用基板を用いたことを特徴とする半導体装置を提供する。 (もっと読む)


【課題】配線層の露出面において、ダイシングの工程等で水が接触することにより生じ、配線層の露出面における接合強度の低下や外観不良等の原因となる腐食の発生を抑制する。
【解決手段】半導体基板の一方の面側にて、標準電極電位が互いに異なる2種以上の金属を含む合金により形成された配線層を露出させる工程(パッドを開口する工程(S10))と、前記配線層の露出面を含む範囲に、N/Arプラズマを照射するプラズマ処理を行う工程(N/Arプラズマ処理を行う工程(S30))と、を含む方法を用いる。 (もっと読む)


【課題】シールリング構造を有し、半導体基板の一部を除去した半導体チップにおいて、シールリング構造を構成するプラグが、半導体基板を除去した部分で露出することによる耐湿性の劣化を回避する。
【解決手段】半導体ウエハを分割して得られる半導体チップ100において、半導体基板101上に形成された機能回路を含む回路形成領域Crと、該回路形成領域の周囲の、該半導体基板の一部を除去した領域上に、該回路形成領域への水分の侵入が阻止されるよう形成されたシールリング構造Shとを備え、該シールリング構造Shは、絶縁膜内に形成され、該絶縁膜の上下に位置する導電性層を接続する導電性プラグ104c及び105cを有し、該シールリング構造を構成する最下層の導電性プラグ104cは、該半導体基板に代わる耐湿材料層102c上に配置されている。 (もっと読む)


【課題】センシング部を複数の基板で封止した半導体装置において、基板の平面方向に配線を設けたとしても、配線のレイアウトを簡略化することができる構造、およびその製造方法を提供する。
【解決手段】キャップ部300は、センサ部100に設けられた第1固定部と第2固定部とを電気的に接続したクロス配線部323を備え、クロス配線部323はキャップ部300の一面301に配置されたクロス配線322を備えている。また、キャップ部300は、キャップ部300を貫通し、一端がクロス配線322に電気的に接続され、他端がキャップ部300の他面302に配置された貫通電極344を備えている。これにより、貫通電極344を介してクロス配線322の電位、すなわち、センサ部100の第1固定部および第2固定部の電位をキャップ部300の他面302に取り出すことができる。 (もっと読む)


【課題】 外部接続用電極の周囲を封止膜で覆ったCSPと呼ばれる半導体装置において、封止膜の上面側を研削するとき、外部接続用電極の上面にバリが発生しないようにする。
【解決手段】 メッキレジスト膜を用いた電解メッキにより外部接続用電極10を形成した後に、サーフェスプレーナーを用いて全ての外部接続用電極10の上部およびそれに対応するメッキレジスト膜の上面側を切って除去し、外部接続用電極10の高さを揃える。この場合、外部接続用電極10の上面にバリが発生することはない。次に、メッキレジスト膜を剥離し、封止膜11を形成し、封止膜11の上面側を研削し、外部接続用電極10上に封止膜11が僅か例えば厚さ数μm〜10μm残るようにする。この場合、外部接続用電極10の上部は研削しないため、外部接続用電極10の上面にバリが発生することはない。次に、外部接続用電極10の上面中央部に対応する部分における封止膜11に、レーザビームを照射するレーザ加工により、開口部12を形成する。 (もっと読む)


【課題】半導体装置の電位コントラスト像から配線のコントラストを簡便かつ正確に認識し、抽出することのできる半導体装置のコントラスト画像処理方法、処理装置、処理プログラムを提供する。
【解決手段】解析装置から得られた半導体装置のコントラスト像をコントラスト像に合わせて自動的に減色する減色処理と、減色されたコントラスト像に含まれる画素をあらかじめ設定したコントラスト閾値を基準に分類し、複数のコントラストに分別された配線パターンを抽出する配線コントラスト抽出処理と、配線パターンの輪郭部分に含まれるノイズを輪郭部分のシフトにより除去するシフト処理と、を含み、解析装置から得られた半導体装置のコントラスト像に含まれる配線パターンを所定のコントラストに区分して抽出する。 (もっと読む)


【課題】半導体領域に酸化物半導体を用いた、高耐圧で、大電流の制御が可能であり、かつ量産性に優れた半導体素子を提供することを課題の一とする。また、該半導体素子を用いた半導体装置を提供することを課題の一とする。また、該半導体素子の作製方法を提供することを課題の一とする。
【解決手段】半導体領域に酸化物半導体を用いたトランジスタと、トランジスタのゲート電極層、ソース電極層及びドレイン電極層の各々と電気的に接続した貫通電極を備えた半導体チップを積層し、トランジスタを電気的に並列接続することによって、実質的にW長の長い半導体素子を提供する。 (もっと読む)


【課題】切削刃の磨耗を抑制して切削刃の寿命を延ばすことが可能なウエハレベルパッケージ製造方法を提供する。
【解決手段】ウエハレベルパッケージ製造方法は、例えば、基板450の表面に、配線が形成される溝462を含む絶縁性の第1の樹脂460を形成する樹脂形成工程400と、第1の樹脂460の表面に、配線の一部となる第1の金属470を、物理気相成長によって成膜する第1の成膜工程410と、第1の金属470の表面に、配線の一部となる、第1の金属470より硬度が低い第2の金属480を、更に成膜する第2の成膜工程420と、溝462の側面において第1の金属470が成膜されていない場所または薄くなっている場所に該当する高さH0、H1に切削刃490を設置する設置工程430と、切削刃490を走査することにより、少なくとも第1の樹脂460を切削する切削工程440とを含む。 (もっと読む)


【課題】プローブ跡を除去でき、かつ、製造コストが増加することを抑制できる半導体装置及び半導体装置の製造方法を提供する。
【解決手段】この半導体装置は、回路が形成された基板100と、この基板100上に形成され、表面に保護絶縁膜300が形成された多層配線層と、この多層配線層の最上層の配線層に位置し、上記回路に接続し、かつ、表面が保護絶縁膜と略同一面となっている電極パッド200と、を備える。また、このような半導体装置の製造方法は、回路が形成された基板100上に、この回路に接続し、かつ、保護絶縁膜300から突出した突出部201を有する電極パッド200を形成する工程と、プローブ端子500を電極パッド200に接触させることにより、回路の動作テストを行う工程と、突出部201の少なくとも表面を研磨する工程と、有する。 (もっと読む)


【課題】ボンディングワイヤを接合する電極パッドを備えた半導体素子において、電極パッドとボンディングワイヤとの接合強度の劣化を抑制できるようにする。
【解決手段】半導体材料からなる素子本体1の主面1aに形成されて第一金属材料からなるボンディングワイヤ2を接合するための電極パッド3が、第一金属材料よりも小さく、かつ、半導体材料よりも大きい熱膨張係数の第二金属材料からなり、素子本体1の主面1aに互いに間隔をあけて立設された複数の第二金属層4と、第一金属材料からなり、素子本体1の主面1a上において少なくとも第二金属層4の間を埋めるように形成された第一金属層5と、によって構成された半導体素子を提供する。 (もっと読む)


【課題】配線回路基板において、コンタクト抵抗の上昇を抑制し、熱応力による断線を防止することのできるコンタクト構造を提供する。
【解決手段】 配線回路基板は、第1配線層(5)、第2配線層(7)、及び前記第1配線層と前記第2配線層を電気的に接続するコンタクト配線(6)を有する。前記コンタクト配線は、前記第1配線層のコンタクト面を被覆する第1被覆部(6a)と、前記第2配線層のコンタクト面を被覆する第2被覆部(6c)と、前記第1被覆部と前記第2被覆部の間に延びるプラグ部(6b)を有する。前記第1被覆部、前記プラグ部、及び前記第2被覆部は、同一の導電性材料で一体的に形成された内部に界面のないコンタクト配線である。 (もっと読む)


【課題】積層チップパッケージを、低コストで短時間に大量生産できるようにする。
【解決手段】積層チップパッケージ1は、本体2と複数の貫通電極21とを備えている。本体2は、積層された複数の階層部分10と、それぞれ複数の階層部分10の全てを貫通する複数の貫通孔とを含んでいる。複数の貫通電極21は、本体2における複数の貫通孔内に設けられて複数の階層部分10の全てを貫通している。複数の階層部分10の各々は半導体チップを含んでいる。複数の階層部分10のうちの少なくとも1つは、半導体チップと複数の貫通電極21とを電気的に接続する配線31を含んでいる。配線31は、それぞれ複数の貫通孔のいずれかの壁面において露出してその貫通孔を通過する貫通電極21に接触する複数の導体32を含んでいる。 (もっと読む)


【課題】 シリコン基板上にポリイミドなどからなる保護膜が形成された半導体装置の製造中に、保護膜の上面層が変質しても、この変質による悪影響が生じないようにする。
【解決手段】 ポリイミドなどからなる保護膜5に開口部6を形成したとき、保護膜5の開口部6を介して露出された接続パッド2の上面にポリイミドなどからなる残渣が残存する場合がある。そこで、次に、この残渣を酸素プラズマアッシングにより除去する。この場合、保護膜5の上面側に凸凹構造の変質層Aが形成される。次に、開口部4、6を介して露出された接続パッド2の上面に形成された自然酸化膜をアルゴンプラズマエッチングにより除去する。この場合、変質層Aがさらに変質して網目構造の変質層Cが形成される。次に、チタンなどからなる第1の下地金属層7を成膜する。この場合、第1の下地金属層7は網目構造の変質層Cの上面に成膜されるため、その界面の密着力は高い。 (もっと読む)


1 - 20 / 158