説明

Fターム[5H730AA00]の内容

DC−DCコンバータ (106,849) | 目的 (10,886)

Fターム[5H730AA00]の下位に属するFターム

Fターム[5H730AA00]に分類される特許

21 - 28 / 28


回路が、負荷素子の両端に結合し、DC信号によってエネルギーを与えられるための容量性素子と、負荷素子および容量性素子を通る電流の瞬間の合計をモニタするための第1の感知素子と、第1の感知素子を通る電流を制御するためのスイッチング素子と、スイッチング素子を通る電流を感知するためにスイッチング素子に結合された第2の感知素子と、スイッチング素子に結合されたエネルギー蓄積素子と、負荷素子への電流フローを可能にする単方向電流フロー素子と、スイッチング素子を制御するためのコンバータ回路とを含み、コンバータ回路が第1の感知素子の両端でモニタされた電流レベルに対して調整し、コンバータ調整ループが第1の感知素子によって感知された電流を平均するための主極を含む。
(もっと読む)


【課題】双方向型のスイッチング電源装置において、迅速な動作切換処理を行うことが可能なスイッチング電源装置を提供する。
【解決手段】ダイオードD3またはスイッチング素子S4、ならびにスイッチング素子S1,S2によって、インダクタLに対するエネルギーの蓄積経路を構成する。また、ダイオードD4またはスイッチング素子S3、ならびにダイオードD1,D2によって、このインダクタLに蓄積されたエネルギーの放出経路を構成する。さらに、制御部4がスイッチング回路2に対して適切な動作制御を行い、蓄積経路または放出経路を介してインダクタLに流れる電流(インダクタ電流IL)が一定方向となるようにする。順方向動作と逆方向動作との間で動作切換を行う場合にも、インダクタ電流ILの反転動作が不要となる。 (もっと読む)


【課題】 高電圧電源オン時の制御信号Vcontがオペアンプに入力された時点から所望の設定電圧値に立ち上がるまでの間にスプリアス周波数に起因する立ち上がり時間の遅延が発生していた。
【解決手段】 出力電圧と、出力電圧を設定するための電圧設定信号とを比較するオペアンプ109と、このオペアンプ109の出力に基づいて、圧電トランス101を駆動する周波数信号を発生する電圧制御発振器510とを有し、電圧制御発振器510は、圧電トランス101の共振周波数の高周波数域(又は低周波数域)で、その共振周波数の高周波数側(又は低周波数側)に存在するスプリアス周波数以下(又は以上)の範囲で圧電トランスを駆動する周波数信号を発生するように構成する。これにより、高電圧電源オン時の制御信号がオペアンプに入力された時点から所望の設定電圧値に立ち上がるまでの間に、スプリアス周波数に起因する立ち上がり時間の遅延の発生が防止される。 (もっと読む)


【課題】 複数スイッチング電源の出力電圧の負帰還制御を高速化することができるA/D変換方法及び複数スイッチング電源の制御方法を提供する。
【解決手段】 マルチプレクサ120,130により任意のスイッチング電源部を2つ選択する。各出力検出信号Vda,Vdbは出力検出回路105により出力検出信号Vd1,Vd2に変換される。出力検出信号Vd1は三角波V2の振幅Vppの略中心の電圧レベルVa大きい範囲に、出力検出信号Vd2はVaより小さい範囲になるように設定される。電圧値−パルス幅変換回路10及びパルス幅カウンタ106は、出力検出信号Vd1,Vd2の両方の信号を三角波V2の1周期においてA/D変換する。 (もっと読む)


【課題】本発明のリニア駆動ドライバー回路は、発熱を抑えて、入力電圧VINの急激な変化にBTLドライバー部の出力電圧差が対応できるように、降圧型DC−DCコンバータ部の出力信号VCの応答性能を向上させることを目的とする。
【解決手段】本発明のリニア駆動ドライバー回路は、リニア駆動ドライバー部からの制御信号を微分処理する微分回路と、及び微分回路からの微分信号の電位が所定値を超えたとき、異常動作時であるとして異常動作駆動信号を生成する波形整形回路とを有し、波形整形回路の異常動作駆動信号により降圧型DC−DCコンバータ部のスイッチング・トランジスタを駆動制御するよう構成されている。 (もっと読む)


【課題】 スイッチトキャパシタ型電荷再利用電源回路の設計の自由度を大きくする。
【解決手段】 3個のタンクキャパシタC1,C2,C3を用いたスイッチトキャパシタ回路により、負荷容量CLに等電圧差の4ステップの階段波形電圧を印加するスイッチトキャパシタ型電荷再利用電源回路において、前記3個の各タンクキャパシタC1,C2,C3の容量値を、前記負荷容量CLの容量値よりも少なくとも10倍以上大きく、かつ相互に異ならせる。 (もっと読む)


【課題】 本発明は、スイッチング電源を用いた回路において、待機時のサブ電源が不要である待機電力の低減を行うものである。
【解決手段】 マイクロコンピュータからの信号により、平滑コンデンサーに並列接続された電圧検出用分割抵抗の一つに他の抵抗を並列接続させることで、電流制御素子の電流を変えて、負荷に対する待機モードにおける電圧を低下させるとともに、前記マイクロコンピュータに必要な最低限の電圧を確保する待機電力低減方法および装置に関する。 (もっと読む)


【課題】制御ICを使用した電流臨界動作型フライバックコンバータにおいて、起動時の主スイッチング素子オンタイミング誤動作を防止することにより、起動時の主スイッチング素子への過剰なストレスが印加されることを防ぎ、より安全度の高いスイッチング電源を提供する。
【解決手段】電源起動時の制御巻線4電圧にはMOSFET2オフ時のリンギング電圧は発生するが、タイマー17によりMOSFET2がオフしてから一定時間の検出ブランク時間を設けて、MOSFET2OFF時の制御巻線4リンギング電圧による誤検出を防ぎ、主スイッチング素子への過剰なストレスを防止する。 (もっと読む)


21 - 28 / 28