説明

Fターム[5H730AS19]の内容

DC−DCコンバータ (106,849) | 用途 (11,272) | 電子計算機用 (222)

Fターム[5H730AS19]に分類される特許

1 - 20 / 222



【課題】3次巻線で出力電圧をフィードバック制御するフライバック型スイッチング電源回路では、軽負荷時や無負荷時、負荷急変等により出力電圧が低下しても高速に電圧低下を抑制できない。
【解決手段】直流出力のPN間に、定常的には電力消費のない直流出力電圧の過渡変動のみを検出する負荷急変検出回路を備え、無負荷時や軽負荷時に1次側の半導体スイッチがオフしている状態でも半導体スイッチをスイッチング開始させて、3次巻線で直流出力電圧を検出可能とし、直流出力電圧の低下を抑制する。 (もっと読む)


【課題】AC/DCコンバータにおける軽負荷時の消費電力を低減し、電力変換効率を向上させる。
【解決手段】電源投入後、トランジスタQ2がオンすると、入力電圧VINはダイオードD1,D2により全波整流され、抵抗R1,R2,R3によって分圧される。この電圧が基準電圧Vthacよりも低くなる(全波整流後の電圧レベルが50V以下)とフリップフロップFF2はセットされ、ワンショットパルス回路SP2からLo信号が出力される。これにより、トランジスタQ2がオフ、トランジスタQ1がオンし、コンデンサC1を充電する。コンデンサC1の電圧が上昇することによってトランジスタQ1がオフすると充電が終了する。これにより、交流電源VINを全波整流した入力電圧を用いて電源電圧VCCを生成することができる。 (もっと読む)


【課題】異なる電源からの複数の直流電圧にもとづき、高効率で電池を充電する。
【解決手段】第1電圧検出回路16は、第1入力端子DCの電圧が所定の第1しきい値電圧より高いときにアサートされる第1入力検出信号DET_DCを生成する。第2電圧検出回路18は、第2入力端子USBの電圧が所定の第2しきい値電圧より高いときにアサートされる第2入力検出信号DET_USBを生成する。入力セレクタ20は、第1入力検出信号DET_DCと第2入力検出信号DET_USBにもとづいて、第1入力端子DCと第2入力端子USBの一方の電圧を選択する。DC/DCコンバータ30は、入力セレクタ30の出力電圧VINを降圧し、システム電圧VSYSを生成する。リニアチャージャ50は、システム電圧VSYSを受け、電池2を定電流モードまたは定電圧モードで充電する。 (もっと読む)


【課題】本発明は、使用寿命を自動的に測定できる電源及び電源使用寿命を測定する方法を提供する。
【解決手段】電源の温度を検出する温度検出ユニットと、電源内の電解コンデンサーのリップル電圧を検出するリップル電圧検出ユニットと、電源を初めに使用する時に検出した初期温度及び初期温度における初期リップル電圧を獲得して、初期リップル電圧を標準温度における等価リップル電圧に換算し、且つ電源が実際に作動する時に検出した作動温度及び作動温度におけるリップル電圧を獲得して、作動温度におけるリップル電圧を標準温度における等価リップル電圧に換算してから、2つの前記等価リップル電圧を比較することにより、電源の使用寿命の終わりに達したか否かを判断するプロセッサーと、を備える。 (もっと読む)


【課題】チップサイズと消費電流の増加を招くことなく入力電圧及び出力電流が変化してもスイッチング周波数と出力電圧を一定に保つ。
【解決手段】スイッチング時間制御回路3は、スイッチ素子SW1のオン時間とスイッチ素子SW2のオン時間との和に対するスイッチ素子SW1のオン時間の比を検出する。さらに、スイッチング時間制御回路3は、リセット解除タイミングから、検出された比に対応する時間期間Ton1が経過したときにスイッチ素子SW1のオン期間の終了タイミングを示すスイッチング時間制御信号TONを発生し、リセット解除タイミングから時間期間Ton1より長い所定の時間期間Ton2が経過する前にスイッチ素子SW2がオフされたことを検出したとき、リセット解除タイミングから時間期間Ton2が経過したときにリセット解除タイミングの次のリセットタイミングを表すリセット信号RSTを発生する。 (もっと読む)


【課題】従来よりもコストを抑えながらも、トランスからの漏れ磁束による影響を従来よりも低減して外部装置に電力を供給することができる電源装置を提供する。
【解決手段】少なくともスイッチング素子Q1〜Q3(半導体素子)を配置する第1基板12と、トランス13と、交流成分を低減するフィルタ機構(フィルタ部15および出力安定部16)と、第1基板12,トランス13,フィルタ機構を収容するケース11とを有する電源装置10において、近接して配置されるトランス13とフィルタ機構との間に備えられ、トランス13の漏れ磁束を含むノイズ遮蔽する第1遮蔽部11cを有する。この構成によれば、第1遮蔽部11cを介在させるので、フィルタ機構はトランス13からの漏れ磁束を含むノイズによる影響が低減される。従来技術のように高価なヒートシンクを用いなくて済むので、従来よりもコストを抑えられる。 (もっと読む)


【課題】スタンバイモードの消費電力を低減する。
【解決手段】第1フィードバック回路20は、通常モードにおいて動作状態、スタンバイモードにおいて非動作状態となり、出力電圧VOUTに応じた第1フィードバック信号VFB1を生成し、トランスT1の2次側から1次側へ伝送する。第2フィードバック回路40は、通常モードにおいて非動作状態、スタンバイモードにおいて動作状態となり、第2出力キャパシタCo2に生ずる電圧VCCに応じた第2フィードバック信号VFB2を生成する。制御回路10は、通常モードにおいて第1フィードバック信号VFB1にもとづいて出力電圧VOUTが第1レベルと一致するように、スタンバイモードにおいて第2フィードバック信号VFB2にもとづいて出力電圧VOUTが第1レベルより低い第2レベルと一致するように、スイッチングトランジスタM1のオン、オフを制御する。 (もっと読む)


【課題】電源装置の外部環境の急変に対する過渡的な出力電圧の変動を小さくする高速応答特性を有し、小形化、低コスト化が容易なスイッチング電源装置を提供する。
【解決手段】演算手段28には、負の一次関数等で出力電圧Voと出力微分値Vdの関係を規定する制御関数式が定義される。演算手段28は、主スイッチング素子14のスイッチング周期に同期したタイミングで、入力電圧信号Vi,出力電圧信号Voをサンプリングし、以降の主スイッチング素子14のオン時間及びオフ時間を、上記制御関数式を満足するように算出する。駆動パルス生成手段30は、演算手段28が決定したオン時間及びオフ時間に基づいて、主スイッチング素子14をオン・オフさせる駆動パルスV14を生成する。演算手段110は、定期的に回路定数のパラメータ推定を行い、回路定数を定期的に更新する。 (もっと読む)


【課題】出力電圧に基づく出力検出回路による検出信号を、スイッチング素子を制御する制御回路に正確にフィードバックすることができる技術を提供する。
【解決手段】平滑用チョークコイル10a,10bが励磁するのに伴い、出力検出回路8の検出信号をフィードバックする出力検出配線17に設けられた2つの配線部18a,18bにそれぞれ互いに逆の向きに誘導起電力が生じるため、2つの配線部18a,18bにそれぞれ生じる誘導起電力は互いに打ち消される。したがって、平滑用チョークコイル10,10bの励磁に伴う誘導起電力による電圧変動が、出力検出配線17によりフィードバックされる出力検出回路8の検出信号に与える影響を抑制することができ、平滑回路7の出力電圧に基づく出力検出回路8による検出信号を、スイッチング素子4を制御する制御回路5に出力検出配線17により正確にフィードバックすることができる。 (もっと読む)


【課題】軽負荷状態を確実に検出する。
【解決手段】第1コントローラ10は、第1パルス信号SPWMを生成する。第2コントローラ20は、第2パルス信号SPFMを生成する。ドライバ30は、通常モードにおいて第1パルス信号SPWMにもとづいて、軽負荷モードにおいて第2パルス信号SPFMにもとづいて、スイッチングトランジスタM1および同期整流トランジスタM2を駆動する。軽負荷検出コンパレータ40は、スイッチングトランジスタM1に流れる検出電流IM1が第1しきい値電流ITH1を超えるとアサートされる比較信号S1を生成する。制御回路100は、比較信号S1がアサートされるとき通常モードに、アサートされないとき、軽負荷モードに設定される。 (もっと読む)


【課題】消費電力を抑えることができるDCDCコンバータを提供する。
【解決手段】DCDCコンバータは、制御回路と、スイッチング素子と、スイッチング素子のデューティ比に見合った高さの出力電圧を生成する定電圧生成部とを有する。制御回路は、入力電圧及び出力電圧をアナログ値からデジタル値に変換するADコンバータと、出力電圧のデジタル値を用いてデューティ比を定める信号処理回路と、デューティ比に従ってスイッチング素子のスイッチングを制御する信号を生成するパルス変調回路と、入力電圧及び出力電圧のデジタル値に従って信号処理回路への電源電圧の供給の有無を選択する電源制御回路とを有する。当該信号処理回路はデューティ比を記憶する記憶装置を有し、当該記憶装置は、記憶素子と、当該記憶素子のデータを記憶する容量素子と、当該容量素子の電荷を保持する、酸化物半導体をチャネル形成領域に含むトランジスタとを有する。 (もっと読む)


【課題】負荷急変時において、DC−DCコンバータの電流のバランスがとれ、かつ、高速応答可能なDC−DCコンバータを提供する。
【解決手段】スイッチング素子と、スイッチング素子を駆動する駆動回路と、入出力電圧をデジタル値に変換するA/Dコンバータと、A/Dコンバータからの出力を入力し、スイッチング動作時間を表すスイッチングパルスのパルス幅を演算する演算処理回路と、演算処理回路から演算されたスイッチングパルスのパルス幅を入力し、該パルス幅のデューティ・サイクルを可変させて駆動回路に付与するPWM回路と、を備え、演算処理回路では、入出力電圧及び所定の負荷電流の各値を使用して、スイッチングパルスのパルス幅を演算するDC−DCコンバータ。 (もっと読む)


【課題】チップサイズと消費電流の増加を招くことなく入力電圧及び出力電流が変化してもスイッチング周波数と出力電圧を一定に保つ。
【解決手段】スイッチング時間制御回路3は、スイッチ素子SW1のオン時間とスイッチ素子SW2のオン時間との和に対するスイッチ素子SW1のオン時間の比に基づいてスイッチ素子SW1のオン期間の終了タイミングを示すスイッチング時間制御信号TONを発生する。コンパレータ6は、出力電圧VOUTと基準電圧VREFとの比較結果に基づいて、スイッチ素子SW2のオン期間の終了タイミングを示すスイッチング時間制御信号CMPOを発生する。スイッチ素子制御回路2は、スイッチング時間制御信号TON及びCMPOに基づいて、スイッチ素子SW1及びSW2が相補的にオンしかつ出力電圧VOUTが一定電圧になるように、スイッチ素子SW1及びSW2をオンオフ制御する。 (もっと読む)


【課題】スイッチング電源の出力回路に設けられた誘導性素子の逆流電流によって発生する、出力コンデンサのアンダーシュートを抑制する。
【解決手段】開閉素子20Aを制御して車載バッテリ11から降圧された所定の中間電圧Vaを得ると共に、脈動電圧を抑制するために下流側コイル21aと転流ダイオード25と出力コン
デンサ22aが接続されたスイッチング電源を有する車載電子制御装置において、車載バッ
テリ11の電源電圧Vbが異常低下したときに、開閉素子20Aが逆導通して出力コンデンサ22aの充電電圧が異常低下するのを防止するために、開閉素子20Aに対する逆導通抑制回路70Aを設ける。 (もっと読む)


【課題】低コスト、省スペース性に優れた電源装置を提供する。
【解決手段】第2制御回路32は、1次巻線W1に流れるコイル電流Ic1が所定のしきい値電流Ithに達すると、パルス信号S2を、第2スイッチングトランジスタM2がオフするレベルに遷移させるよう構成される。第2制御回路32は、電子機器1の電源投入を契機としてスイッチング動作を開始するとともに、中間電圧Vo1が所定レベルVxより高いとき、しきい値電流Ithを第1の値Ith1とし、中間電圧Vo1が所定レベルVxより低いとき、しきい値電流Ithを第1の値Ith1より低い第2の値Ith2に設定するように構成される。第1制御回路22は、マイコン3からの動作開始の指示を契機として、スイッチング動作を開始するように構成される。 (もっと読む)


【課題】制御回路を用いた、簡便な構成を有するDC−DCコンバータを提供する。
【解決手段】DC−DCコンバータは、スイッチング素子を有する電力変換部と、電力変換部に一方の端子が電気的に接続された第1の抵抗素子と、第1の抵抗素子の他方の端子に一方の端子が電気的に接続された第2の抵抗素子と、第1の抵抗素子の他方の端子に一方の端子が電気的に接続された第3の抵抗素子と、第3の抵抗素子の他方の端子に電気的に接続された定電流電源と、第3の抵抗素子の他方の端子に電気的に接続され、且つ、スイッチング素子を制御する制御回路と、を有する。第1の抵抗素子の抵抗値Rと、第2の抵抗素子の抵抗値Rと、第3の抵抗素子の抵抗値Rと、定電流電源から出力される参照電流Irefと、電力変換部から出力される出力電圧Voutとは、数式(1)を満たす。
(もっと読む)


【課題】バッテリから供給される電圧が低下した場合であっても、MPU等の負荷部の負荷状態に応じた電力を継続的に出力することのできる電源回路の提供。
【解決手段】N型のFET41を備える電源回路100であって、電力をドレイン41dに供給する駆動ライン32及びMPU70に電力を出力する出力ライン33間の電位差によって電力を充電するコンデンサ61と、バッテリから供給される電力及びコンデンサ61に充電された電力によって、ゲート41gにソース41sよりも高電位の電圧を印加することによりFET41のドレイン41d及びソース41s間の通電をオン状態にするドライバ43と、FET41の通電がオフ状態のときに、出力ライン33の電圧を降下させる降圧部64と、出力ラインにおいてMPU70から降圧部64に向かう電流の流れを規制するダイオード67と、を備える。 (もっと読む)


【課題】待機電力の低減が可能なAC/DCアダプタを提供する。
【解決手段】平滑化を図る電解コンデンサC3は、リップル電圧を規格値未満に抑制する規格インピーダンスよりも大きいインピーダンスを備える。1次電源プラグ11をアウトレットに接続した状態では、電圧ラインDC+に発生するリップル電圧が規格値よりも大きい。コンパレータ31はリップル電圧が閾値よりも大きいときに出力電圧を待機電圧まで低下させる。負荷の入力回路には、電解コンデンサC3と合成されたインピーダンスが規格インピーダンス以下となる特性を有するコンデンサが接続される。2次電源プラグ17が負荷に接続されたときはリップル電圧が規格値未満に抑制され、コンパレータ31は出力電圧を定格電圧に復帰させる。 (もっと読む)


【課題】出力電圧のオーバーシュート量を低減させることができる電源の制御回路を提供する。
【解決手段】制御回路3は、出力電圧Voに応じた帰還電圧VFBと第1基準電圧Vr1との比較結果に応答して、コンバータ部2内のメイン側のトランジスタT1及び同期側のトランジスタT2を相補的にスイッチングさせる第1制御回路10を備える。また、制御回路3は、出力電圧Voと第2基準電圧Vr2とを比較する第1比較回路20と、コイルL1に流れるコイル電流ILが0Aに達したか否かを検出する第2比較回路21とを備える。さらに、制御回路3は、第1比較回路20の出力に応答してトランジスタT1,T2に対する相補的なスイッチングを無効にしてトランジスタT2をオフし、第2比較回路21の出力に応答して上記無効を解除する第2制御回路30を備える。 (もっと読む)


1 - 20 / 222