説明

Fターム[5J081KK09]の内容

LC分布定数、CR発振器 (9,854) | 制御手段及び要因 (1,418) | 一次要因 (534) | 容量 (335) | 素子内容量 (235) | バラクタダイオード (198)

Fターム[5J081KK09]に分類される特許

1 - 20 / 198


【課題】発振回路内で構成要素を接続するオプションコンダクタの使用を可能とする技術の提供。
【解決手段】発振回路200は、第1の伝導層内でルーティングコンダクタを介して相互結合されるトランジスタを含む。発振回路はまた、第2の伝導層内に、バラクタ203〜206、コンデンサ221〜226、及びオプションコンダクタ207、208,212〜216も含む。オプションコンダクタは、トランジスタのうちの1つとコンデンサまたはバラクタとの間の接続の少なくとも一部を形成する。上記発振回路は、第1の伝導層内のルーティングコンダクタを介して前記複数の第1のトランジスタのうちの1つに結合されるインダクタと、該インダクタの第1の部分を形成する、前記第2の伝導層内の第2のオプションコンダクタとをさらに備え得る。 (もっと読む)


【課題】コルピッツ型発振回路を用いた電圧制御発振器において、可変容量素子の非線形歪みによる位相雑音特性の劣化を抑制することができる技術を提供すること。
【解決手段】2つのバリキャップダイオード12、13が設けられたコルピッツ型発振回路で構成したVCO回路において、共振部1と帰還部2の間にバリキャップダイオード12をそのカソード側で帰還部2と接続するように設けると共に、バリキャップダイオード12のカソードと帰還部2との間に逆電圧印加部3を接続して、バリキャップダイオード12のカソードに制御電圧を印加している。またバリキャップダイオード12のカソードと帰還部2との間にバイパス部4を接続して、インダクタ40のインピーダンスを適切に調整することにより、バリキャップダイオード12のカソードに印加される発振段トランジスタ20のベース交流電圧の振幅を低減し、可変容量素子の非線形歪みを低減することができる。 (もっと読む)


【課題】位相雑音および出力が改善された電圧制御発振器および関連システムを提供する。
【解決手段】電圧制御発振器は、第1の可変静電容量素子(120)と、第2の可変静電容量素子(122)と、可変静電容量素子(120、122)間に結合され、出力ノード(104)において、発振信号の振動周波数において可変静電容量素子(120、122)の間にインダクタンスを提供する誘導素子(132)とを含む。第1の可変静電容量素子(120)は第1の制御電圧ノード(110)および出力ノード(104)の間に結合され、第2の可変静電容量素子(122)は第1の制御電圧ノード(110)に結合され、第2の誘導素子(134)は第2の可変静電容量素子(122)および第2の制御電圧ノード(112)の間に結合される。 (もっと読む)


【課題】複数の端子のうち一部の端子が使用されない場合においても好適に動作可能な発振器を提供する。
【解決手段】発振器1は、振動素子14と、振動素子14に電圧を印加して発振信号Outを生成する発振回路27と、発振回路27の出力部27aに接続されることにより発振信号Outを出力可能な端子5(Out1)及び端子5(Out2)と、出力部27aと外部機器(回路基板53を含む)との端子5(Out2)を介した導通状態の変化に応じた発振回路27の周波数の変化を補償する接続補償回路37とを有する。 (もっと読む)


【課題】回路規模の増大を抑制しつつ、VCOの発振周波数を広い範囲で変化させることができるPLL回路及びその制御方法を提供すること。
【解決手段】本発明にかかるPLL回路1は、VCO11と、制御ロジック14と、位相比較器13と、を備える。VCO11は、両端の電位差に応じて容量値が変化する可変容量素子を有し、電位差に応じた発振周波数の出力信号を出力する。制御ロジック14は、可変容量素子の一端に所定の電圧を印加した状態で、基準信号と出力信号との周波数差に基づいて、当該可変容量素子の他端に印加する制御電圧Vtcを決定する。位相比較器13は、可変容量素子の他端の電圧を制御ロジック14により決定された制御電圧Vtcに固定した状態で、基準信号と出力信号との位相差に基づいて、可変容量素子の一端に印加する制御電圧Vtaを決定する。 (もっと読む)


【課題】発振子と発振回路とのインピーダンス整合を容易にとることができる発振回路及び発振器を提供する。
【解決手段】発振回路100が、第1の入力端子4と、第1の出力端子5と、第1の入力端子4に接続される信号調整部10と、第1の入力端子4及び第1の出力端子5に接続される信号形成部20と、を含み、該信号調整部は、第1の素子13、第1の抵抗11、第2の抵抗12及び第1のコンデンサー14を有し、第1の素子13は、一方端が第1の入力端子4に接続され、他の一方端が第1の抵抗11の一方端、第2の抵抗の一方端及び第1のコンデンサーの一方端に接続され、第1の抵抗は、他の一方端が第1の電源2に接続され、第2の抵抗は、他の一方端が第2の電源3に接続され、第1のコンデンサーは、他の一方端が第2の電源に接続され、該信号形成部において、第1の出力端子から出力される信号は、第1の入力端子から入力された信号を基に形成される。 (もっと読む)


【課題】良好な位相雑音特性を有し、かつ広帯域な発振周波数範囲を有する電圧制御発振器を提供することを目的とする。
【解決手段】本発明に係る電圧制御発振器1は、電源と、少なくとも3つのポート10a〜10dを備えるインダクタ11と、少なくとも3つのポートから選択される異なるポート対にそれぞれ接続される少なくとも2つの負性抵抗回路12及び14と、を有し、インダクタは、少なくとも2つの負性抵抗回路に接続されるポート対の間でそれぞれインダクタとして動作可能であることを特徴とする。 (もっと読む)


【課題】安定発振、コンパクトなパッケージを実現したSHF帯に好適な高周波発振器を提供する。
【解決手段】低誘電率、低損失の基板材料として水晶板等の耐熱材を最小限の厚さとした基板を主基板2とし、一次実装する能動素子7とIDT3やデスクリート部品8などを主基板2の表裏にそれぞれ配置し、貫通電極6で両面側の間を接続することで配線長を最短とした。LTCCなどの従来の本体基板に代えて薄い水晶等を要部構成部品を実装する主基板とすることにより、薄型化と小型化を実現した。外力・応力に対する脆弱性を、主面側の保護カバーに加えて裏面にも補強カバーを設け、あるいはモールド構造とすることで補強した。 (もっと読む)


【課題】位相誤差を補償しながら設定可能な位相オフセットで多相信号を生成するための方法等を提供する。
【解決手段】一実施形態において、回路は、第1の周波数及び第1の位相を有する第1の周期信号を生成する第1のLC型電圧制御発振器(LCVCO)と、第2の周波数及び第2の位相を有する第2の周期信号を生成する第2のLCVCOとを有し、第2の位相は、90度オフセットで第1の位相に対してオフセットされる。 (もっと読む)


【課題】5GHz以上の周波数帯域で出力周波数を調整するコルピッツ回路を用いた電圧制御発振器において、出力周波数の可変幅(調整幅)の劣化(低下)を抑えると共に、位相雑音の良好な特性を持つ電圧制御発振器を提供すること。
【解決手段】可変周波数帯域内における周波数fに対応する波長をλとすると、共振部1のバリキャップダイオード13とトランジスタ21のベース端子との間に直列となるように、線路長Dがλ/4で且つ特性インピーダンスが10Ω以下の伝送線路6を配置して、トランジスタ21のベース端子からバリキャップダイオード13側を見た時に、当該バリキャップダイオード13と伝送線路6とがいわば可変インダクタンス素子Lと等価になるようにする。 (もっと読む)


【課題】増幅用のトランジスタに帰還容量成分C1及び結合容量成分C2の直列回路を接続したコルピッツ発振回路を用いた電圧制御発振器において、部品点数の削減に寄与できる技術を提供すること。
【解決手段】トランジスタ21のベースに接続された第1の伝送線路41とトランジスタ21のエミッタとアースとの間に接続された第2の伝送線路42と、を備え、第1の伝送線路41及び第2の伝送線路42を互いに接近させて両者の間に線路間容量成分を形成する。この線路間容量成分を前記帰還容量成分C1として利用すると共に第2の伝送線路42とアースとの間に形成される寄生容量成分を前記結合容量成分C2として利用する (もっと読む)


【課題】設計および製造が容易で、装置のサイズが小さい帰還型発振装置を提供すること。
【解決手段】帰還型発振装置1において、入力端子から入力された信号を増幅して出力端子から出力するバイポーラトランジスタ10と、マイクロストリップラインによって構成され、バイポーラトランジスタの出力端子と入力端子とを結合して出力端子から入力端子に所定の周波数の信号を帰還してバイポーラトランジスタを発振させる結合回路15と、を有する。 (もっと読む)


【課題】電圧制御発振器の制御利得を発振周波数に対して比較的一定に維持し、位相ノイズを低減したプログラマブルバラクタ装置を提供する。
【解決手段】プログラマブルバラクタ装置100は、複数のデジタルバラクタビットB0、B1、B2によって制御される複数のバイナリ重み付けバラクタ104,106,108を含み得る。プログラマブルバラクタ装置は、複数のバイナリ重み付けバラクタと、プログラマブルバラクタ装置の実効容量を低減するために複数のバイナリ重み付けバラクタの1つまたはそれ以上を選択的にディセーブルとする制御とを含み得る。プログラマブルバラクタ装置の実効容量を変化させる方法は、複数のバイナリ重み付けバラクタを設けることと、プログラマブルバラクタ装置の実効容量を低減するために複数のバイナリ重み付けバラクタの1つまたはそれ以上を選択的にディセーブルとすることとを含み得る。 (もっと読む)


【課題】 位相雑音を劣化させずに2倍波の出力電力を増加できる高周波発振器を得る。
【解決手段】 第1から第3の端子を有する能動素子と、前記第1と第2の端子にそれぞれ接続され、所要の周波数において誘導性となる第1と第2のリアクタンス回路と、前記第3の端子に接続され、前記所要の周波数において容量性となる第3のリアクタンス回路と、前記能動素子の前記第3の端子と前記第3のリアクタンス回路の間に並列に接続され、前記所要の周波数の2倍の周波数においてインピーダンスがショートとなる第4のリアクタンス回路と、前記能動素子の前記第3の端子と前記第3のリアクタンス回路の間に並列に接続され、前記所要の周波数におけるリアクタンスが、前記所要の周波数における前記第4のリアクタンス回路のリアクタンスと絶対値が等しく符号が逆となる第5のリアクタンス回路と、を備える。 (もっと読む)


【課題】周波数変換利得の変動が少ない発振器のためのLC共振回路、それを用いた発振器及び情報機器を提供する。
【解決手段】発振器のLC共振回路が、インダクタL1、第1の微調容量と第1の容量バンクからなる並列回路と、第2の微調容量と第2の容量バンクの直列容量とを含む。発振器の周波数変換利得は、第1の容量バンクの容量値が大きくなるに従い低下する第1の微調容量による発振器の周波数変換利得と、第2の容量バンクの容量値が大きくなるに従い増大する第2の微調容量による周波数変換利得の和となる。 (もっと読む)


【課題】発振器の出力端子間に直接寄生する容量Cparaの大きさが無視できない場合でも温度特性を補償する発振器及び発振器を内蔵する半導体集積回路装置を提供する。
【解決手段】インダクタンス素子Lと、容量素子Cと、増幅器30と、をそれぞれ第1の端子と第2の端子との間に並列に接続し、インダクタンス素子と容量素子とによって生じる共振を増幅器によって増幅し、第1の端子と第2の端子とから出力する発振器であって、第1の端子と第2の端子との間にインダクタンス素子の寄生抵抗Rより抵抗値の大きな第1の抵抗素子Rcが第1の端子と第2の端子との間に容量素子と直列に接続されている。 (もっと読む)


【課題】、数百メガヘルツの発振周波数を有する発振信号を出力する場合において、半導体集積回路内に設けられた他の回路の特性劣化を抑制することができる発振回路を提供する。
【解決手段】半導体集積回路の内部に設けられた内部キャパシタと、半導体集積回路の外部に設けられた外部キャパシタ及び外部インダクタとからなる共振回路と、共振回路に入力端及び出力端が接続された増幅回路と、を有し、共振回路は、内部キャパシタ、外部インダクタ、並びに内部キャパシタ及び外部インダクタを接続する配線からなる第1閉回路と、外部キャパシタ、外部インダクタ、並びに外部キャパシタ及び外部インダクタを接続する配線からなり、第1閉回路の配線抵抗よりも小なる配線抵抗を有する第2閉回路と、を有することを特徴とする発振回路。 (もっと読む)


【課題】CMOSトランジスタによって構成されたVCOを備えた半導体装置において、発振信号の発振振幅のばらつきの抑制および低消費電力化を実現する。
【解決手段】VCO30は、CMOSトランジスタによって構成されたLCタンクVCOと、VCOの発振周波数帯域から一の発振周波数を選択するための周波数選択信号を生成する自動周波数選択回路42と、VCOの制御電圧を生成するPLL32と、周波数選択信号に基づいて差動型のMOSトランジスタのゲートに供給するバイアス電圧を調整するバイアス回路50とを備える。 (もっと読む)


【課題】携帯機と車載器との間で無線通信を行うに際し、車載器に使用される振動子の発振周波数の温度ばらつきを軽減する。
【解決手段】受信IC22には車載器20の温度を測定する第2温度センサ27が内蔵されている。そして、補正部23は、携帯機10の第1振動子11および車載器20の第2振動子21の周波数温度特性のデータマップがそれぞれ記憶されており、受信IC22から携帯機10の温度を示す送信側温度情報を入力すると共に第2温度センサ27から車載器20の温度を示す受信側温度情報を入力し、送信側温度情報、受信側温度情報、およびデータマップに基づいて取得したオフセット値を第2振動子21に付加することで、第2振動子21の第2周波数を第1振動子11の第1周波数に近づける補正を行う。 (もっと読む)


【課題】小型で周波数特性の良好な電圧制御発振器を提供する。
【解決手段】電圧制御発振器(VCO)の共振部1は、共振周波数の調整を行うために静電容量が変化する可変容量素子13、14と、インダクタンス素子11と、を含み、エミッタ接地型のトランジスタ21はこの共振部1からベース端子T1に入力された周波数信号を増幅する。帰還部2は帰還用の容量素子22、23を含み、前記トランジスタ21のエミッタ端子T2から出力された周波数信号を、前記ベース端子T1を介してトランジスタ21に帰還させる。そして前記ベース端子T1に印加されるバイアス電圧を調整するためのベース・ブリーダ抵抗R2、R3及びトランジスタ21が共通の集積回路3内に形成され、トランジスタ21の動作点を調整するためにエミッタ抵抗R1はこの集積回路3外に別体の抵抗素子として設けられる。 (もっと読む)


1 - 20 / 198