説明

Fターム[5J500CK07]の内容

増幅器一般 (93,357) | マイクロ波回路要素 (680) | 合波器、合成器 (192)

Fターム[5J500CK07]に分類される特許

1 - 20 / 192


【課題】 平均電力に対するピーク電力の比が高い信号を増幅する際の電力変換効率を向上させることができる電力増幅装置を提供する。
【解決手段】 異なる入力レベルの信号を飽和に近い動作で増幅する増幅器21〜23と、入力信号をレベルに応じて適切な増幅器に出力する信号分割処理部1と、各増幅器からの出力を低損失で合成する信号合成部3とを備え、増幅器21〜23の出力インピーダンスを同一の値とし、信号合成部3の位相調整線路301〜303と出力線路304の特性インピーダンスを増幅器の出力インピーダンスと同一の値とし、合成点305におけるインピーダンスが、動作していない増幅器に対して開放となるよう位相調整線路301〜303のインピーダンスが調整され、動作している増幅器に対して増幅器の出力インピーダンスとなるよう出力線路304のインピーダンスが調整されている電力増幅装置としている。 (もっと読む)


【課題】本実施例の一側面における電力増幅器はトランジスタの入力側と出力側の両方に高調波処理を行う整合回路を設けた場合でも発振が生じるのを抑止し、電力増幅器の安定動作を可能とすることを目的とする。
【解決手段】本実施例の一側面における電力増幅器は、基本波と高調波を含む入力信号を入力ノードで受けとり、入力信号の電力を増幅することにより出力信号を生成し、生成された出力信号を出力ノードから出力する増幅回路と、増幅回路の入力ノードに接続され、入力信号の高調波処理を行う入力整合回路と、増幅回路の出力ノードに接続され、出力信号の高調波処理を行う出力整合回路を含む。増幅回路は、入力信号の電力が所定値より大きい値からその所定値より小さい値に低下したとき、生成される出力信号に含まれる高調波の整合点における出力インピーダンスの位相を回転させる。 (もっと読む)


【課題】ユニットセルの組み合わせで形成されるすべてのループ発振を抑制することができる高周波増幅器を提供する。
【解決手段】実施の形態に係る高周波増幅器は、入力された信号を分配する分配回路と、分配回路が分配した信号を増幅するFETセルと、分配回路とFETセルのゲート端子との間に直列に接続され、キャパシタと抵抗との並列回路から構成される安定化回路と、FETセルが増幅した信号を合成する合成回路とを備え、安定化回路をFETセルごとに配置する。 (もっと読む)


【課題】平均電力効率(APE)が改良されることができるセルラ電話における電力増幅器を提供する。
【解決手段】RF出力電力増幅器(PA)は、第1および第2のAB級増幅回路を含んでいる。高電力オペレーティングモードにおいて動作する場合、第1の増幅器はPA出力端子を駆動する。第1の増幅器のパワートランジスタ(単数または複数)は、高い出力電力での効率性および線形性を最適化するように、バイアスをかけられる。低電力オペレーティングモードにおいて動作する場合、第2の増幅器は出力端子を駆動する。第2の増幅器のパワートランジスタは、低い出力電力での効率性および線形性を最適化するように、バイアスをかけられる。増幅器のパワートランジスタを適切にサイジングすることによって、エミッタ電流密度は、実質的に等しく維持されるので、PA電力利得は、2つのオペレーティングモードにおいて同じである。 (もっと読む)


【課題】回路面積を縮小しつつ、電力効率の向上を図ることが可能な電力増幅回路を提供する。
【解決手段】電力増幅回路は、シリコン基板上に集積された電力増幅回路である。電力増幅回路は、入力が第1の信号入力端子に接続された第1のアンプを備える。電力増幅回路は、入力が第2の信号入力端子に接続された第2のアンプを備える。電力増幅回路は、入力が前記第1のアンプの出力に接続され、出力が前記第2のアンプの出力に接続されたアンプ出力移相器を備える。電力増幅回路は、一端が電源に接続され、他端が前記アンプ出力移相器の出力に接続された一次側巻線と、一端が第1の信号出力端子に接続され、他端が第2の信号出力端子に接続された二次側巻線と、を有するトランスフォーマと、を備える。 (もっと読む)


【課題】どの現用増幅器も予備増幅器で代替可能であり、現用系から予備系への切替の前後どちらでも、増幅器の出力間の振幅及び位相が同じで、入力信号の振幅に依存しない冗長化増幅器を提供する。
【解決手段】入力P1〜Pmと出力Q1〜Qn(m、nは自然数、m<n)のうちのm個とを一対一に接続する第1のスイッチと、入力R1〜Rnのうちのm個と、m個の出力S1〜Smとを一対一に接続する第2のスイッチと、出力Q1〜Qnと入力R1〜Rnの間に一対一に接続された増幅器A1〜Anとを備える冗長化増幅器。第1及び第2のスイッチのそれぞれにおける入出力間の接続状態により、入力P1と出力S1、入力P2と出力S2、…、入力Pmと出力Smとを接続し、それぞれ増幅器A1〜Anのいずれかひとつを介して接続する信号経路L1〜Lmの経路長を、少なくとも2種類の接続状態で全て等しくする。 (もっと読む)


【課題】小型化及び低価格化を実現するとともに、電力効率が良好な高周波電力増幅器を提供する。
【解決手段】入力された所定の周波数を有する基本波を飽和動作して増幅する第1増幅器23と、第1増幅器23により増幅された信号を分配する分配器24と、基本波の周波数において分配器24の出力を整合する基本波出力整合回路25と、基本波出力整合回路25から出力された基本波を遅延する遅延線路と、2次高調波の周波数において分配器24の出力を整合する2次高調波出力整合回路27と、2次高調波出力整合回路27から出力された2次高調波の位相及び振幅を調整する調整器と、遅延線路から出力された基本波と調整器から出力された2次高調波とを合成する合成器と、合成器により合成された信号を増幅する第2増幅器とを備えることを特徴とする高周波電力増幅器100。 (もっと読む)


【課題】新規な負荷変動器を提供する。
【解決手段】通過信号に対する負荷を生じさせとともに、負荷の値を変更可能な負荷変動器1001であって、通過信号を分波した複数の信号間の位相差を調整する位相調整器1003a,1003bと、前記位相調整器1003a,1003bによって位相差が調整された前記複数の信号を合成する合成部1003eと、を備えている。 (もっと読む)


【課題】プラズマ生成時の負荷変動に高速に対応すると共に、自動インピーダンス制御回路の長寿命化を図ることが可能な増幅システムを提供する。
【解決手段】プラズマの生成によりインピーダンスが変動する負荷と接続する増幅システムは、入力線路、第1及び第2の増幅器、出力線路、接続線路及びインピーダンス制御回路を具備する。入力線路、出力線路及び接続線路の電気長は、駆動前調整により予め設定される。インピーダンス制御回路は、駆動前調整において、入力から前記負荷側を見たインピーダンスが第1のインピーダンスと等しくなるように制御する。駆動中には、第1の増幅器は、プラズマ生成前後において第1のインピーダンスを目標として信号を増幅する。第2の増幅器は、プラズマ生成前には増幅機能をオフとし、プラズマ生成後には第1のインピーダンスを目標として信号を増幅する。 (もっと読む)


【課題】発振抑制が高精度かつ短時間で行える高周波増幅回路を提供すること。
【解決手段】実施形態の高周波増幅器は、複数の領域に区分された増幅素子と、前記増幅素子の区分数の入力整合回路と、前記区分数の出力整合回路と、隣接する前記入力整合回路間を接続する一つ以上の除去可能な抵抗を含む第1の抵抗群と、隣接する前記出力整合回路間を接続する一つ以上の除去可能な抵抗を含む第2の抵抗群と、を有する。 (もっと読む)


【課題】簡単な構成により利得を下げずに効率を向上させることができる電力増幅回路を得る。
【解決手段】基板1上に、熱感応式分配器2、電力増幅素子3a,3b、及び合成器4が設けられている。熱感応式分配器2は、入力信号を最大で2つに分配する。電力増幅素子3a,3bは、分配された入力信号をそれぞれ電力増幅する。合成器4は、電力増幅素子3a,3bの出力信号を1つに合成する。電力増幅素子3a,3bで発生した熱が、基板1を介して熱感応式分配器2に伝わる。熱感応式分配器2は、温度が高くなるほど多くの電力増幅素子3a,3bに入力信号を分配する。 (もっと読む)


【課題】寄生振幅変調を自動的に除去し、LINC変調器の出力端子で変調器に入力される信号を再構成する変調器を提供する。
【解決手段】非線形コンポーネントを有するLINC変調器は、ソース信号から複数の定数包絡信号を生成する分離器と、前記複数の定数包絡信号が通過する複数のアームであって、入力信号の第一の周波数部分を含む第一の信号を生成するフィルタと、前記第一の信号の前記第一の周波数部分とは異なる周波数である、前記入力信号の第二の周波数部分を含む第二の信号を生成し、前記第一の信号と前記第二の信号を用いて定義される、前記第二の信号の周波数信号ディストーションを実行し歪んだ信号を生成するプロセッサと、前記第一の信号と前記歪んだ信号を掛け合わせて前記定数包絡信号を再構成する直交変調器と、を含む複数のアームを含む。 (もっと読む)


【課題】電力増幅回路の周波数特性を広帯域化する。
【解決手段】それぞれが互いに異なる周波数(f1−fn)で整合が取られた差動プッシュプル増幅器(PA1−PAn)の出力を、二次インダクタ(L12−Ln2)で共通に合成して出力する。各差動プッシュプル増幅器は、差動信号入力端子にぞれぞれ接続される増幅器対で構成され、差動プッシュプル増幅器の出力にはキャパシタ(C1−Cn)とインダクタ(L11−L1n)の並列共振回路を接続し、共振周波数を変更して整合周波数を調整する。 (もっと読む)


【課題】ドハティ増幅装置の効率低下を防止する。
【解決手段】ドハティ増幅装置は、メインアンプを構成するメインアンプデバイス1と、ピークアンプを構成するピークアンプデバイス2と、メインアンプデバイス1及びピークアンプ2が実装された基板15とを有している。メインアンプデバイス1は、第1デバイス本体1c、第1入力端子1a、及び、第1出力端子1bを備え、第1入力端子1a及び第1出力端子1bが第1デバイス本体1cを挟んで対向して配置されている。ピークアンプデバイス2は、第2デバイス本体2c、第2入力端子2a、及び、第2出力端子2bを備え、第2入力端子2a及び第2出力端子2bが第2デバイス本体2cを挟んで対向して配置されている。ピークアンプデバイス2は、メインアンプデバイス1の位置に対して、メインアンプデバイス1の第1入力端子から第1出力端子に向かう入出力方向Dsにずれた位置に、実装されている。 (もっと読む)


【課題】使用環境の変動により発生する電力効率の劣化を抑制すること。
【解決手段】増幅器は、エンベロープ検出部と、比較部と、選択部と、電圧制御部と、電流測定部と、基準電圧制御部とを備える。エンベロープ検出部は、送信信号のエンベロープを検出する。比較部は、エンベロープの電圧と基準電圧とを比較する。選択部は、比較部による比較結果に基づいて、動作電力が異なる複数の増幅素子から送信信号を増幅する増幅素子を選択する。電圧制御部は、選択部により選択された増幅素子における送信信号の増幅に用いる電圧をエンベロープに基づいて制御する。電流測定部は、電圧制御部により制御される電圧を供給する電源の電流を測定する。基準電圧制御部は、電流測定部により測定される電流が減少するように基準電圧を制御する。 (もっと読む)


【課題】熱抵抗が下がり高周波増幅器全体の放熱性能が向上する高周波増幅器を提供する。
【解決手段】高周波増幅器10は、複数のトランジスタセル1a−1gで構成され、平面上に配置されている複数のトランジスタセル1a−1gのうち隣接している2つの各トランジスタセルにおけるx軸方向の各中心はy軸方向にずれている。 (もっと読む)


【課題】入力信号を4分配した分配信号をそれぞれ増幅させた後、これらの全ての分配信号を合成することにより高出力信号を出力するができるとともに、高出力電力増幅器を構成する回路全体の大きさを小型化することが可能な高出力電力増幅器を提供する。
【解決手段】高出力電力増幅器10は、1つの4合成型電力増幅回路11によって構成されている。4合成型電力増幅回路11は、位相差90°で2分配/2合成するハイブリッド回路22及び26と、位相差180°で2分配/2合成する平衡不平衡回路23(23a、23b)及び25(25a及び25b)と、電力増幅器24(24a〜24d)と、を備えている。 (もっと読む)


【課題】複数の増幅器のいずれかが故障しても、出力電力の低下を抑制する高周波電力増幅装置を提供する。
【解決手段】ウイルキンソン型電力合成器30は、第1と第2の増幅器1a、1bの出力信号を分離するアイソレーション抵抗32と該抵抗32の両端に配置されて制御回路5によって開放、短絡または抵抗32への接続の3経路のいずれかを選択可能なSP3Tスイッチ33a、33bからなる信号分離手段と、分離された第1および第2の増幅器の出力信号を出力端7に伝送する1/4波長線路31a、31bで構成されており、制御回路5は第1あるいは第2の電流検出回路2a、2bの検出結果によって第1または第2の増幅器の異常を検出すると、異常検出された増幅器の出力がウイルキンソン型電力合成器30で合成されないようにSP3Tスイッチ33a、33bの経路を選択する。 (もっと読む)


【課題】ドハティ増幅器において、デバイスにばらつきがある場合にも、バイアス電圧を最適に設定できると共に、調整工数を削減できるようにする。
【解決手段】キャリア増幅器12とピーク増幅器13とで、ウェハロットや製造時期等のデバイスに関する共通要素を持つものを用い、ピーク増幅器13に対するバイアス電圧Vg2を、キャリア増幅器12に対するバイアス電圧Vg1と、所定のオフセット電圧Voffsetとから生成する。デバイスのばらつきに係わらず、ピーク増幅器13に対するバイアス電圧とピンチオフ電圧との差は同じになり、ピーク増幅器13のバイアス電圧が最適に設定される。また、キャリア増幅器12を構成するFETのゲートに印加するバイアス電圧を調整することで、同時に、ピーク増幅器13を構成するFETのゲートに供給するバイアス電圧も調整できる。 (もっと読む)


【課題】入力の整合回路における損失の低減、並びに、回路の簡略化及び小型化が可能な電力分配合成器を提供する。
【解決手段】入力信号が入力される1次巻線としての環状の第1金属配線、及び、2次巻線としての複数の第2金属配線を有し、入力インピーダンスの整合をとるとともに、入力信号を複数の分配信号に分配する入力側トランスフォーマ120と、出力信号が出力される2次巻線としての環状の第3金属配線、及び、1次巻線としての複数の第4金属配線を有し、複数の分配信号を合成することで出力信号を出力するとともに、出力インピーダンスの整合をとる出力側トランスフォーマ130とを備え、入力側トランスフォーマ120が有する金属配線と出力側トランスフォーマ130が有する金属配線とは、互いに異なる金属配線層を用いて構成され、かつ、平面視した場合に交差している。 (もっと読む)


1 - 20 / 192