説明

国際特許分類[G11C19/00]の内容

物理学 (1,541,580) | 情報記憶 (112,808) | 静的記憶 (17,688) | 情報がステップ形式で移動するデジタル記憶装置,例.シフト・レジスター (487)

国際特許分類[G11C19/00]の下位に属する分類

磁気素子を用いるもの (1)
共振回路中の非線型誘導素子を用いるもの
能動素子,例.放電管,半導体素子,と結合した磁気素子を用いるもの (1)
ステージの主素子としてキャパシタを用いるもの
放電管を用いるもの
半導体素子を用いるもの (202)
オプト―エレクトロニクス装置,すなわち電気的または光学的に結合された光放射および光―電気装置を用いるもの
超電導素子を用いるもの
3以上の異なる安定状態を有する記憶素子を用いるもの,例.電圧によるもの,電流によるもの,位相によるもの,周波数によるもの
二次元の,例.水平方向と垂直方向に情報が移動するシフト・レジスター

国際特許分類[G11C19/00]に分類される特許

51 - 60 / 283


【課題】プルダウントランジスターが劣化した場合でも、正常な出力レベルの切替えを維
持する。
【解決手段】スタートパルス信号STVを転送するシフトレジスターであって、各単位回
路110は、クロック端子と、反転クロック端子と、次段の出力信号が供給される制御端
子と、電源端子と、クロック端子と出力端子との間のプルアップトランジスターPUTr
と、出力端子と電源端子との間に設けられ、ゲートが反転クロック端子と接続されるプル
ダウントランジスターPDTrと、第1のコンデンサC1と、前段の出力信号又は開始信
号をプルアップトランジスターPUTrのゲートに供給してプルアップトランジスターP
UTrがオンになるように制御し、制御端子に次段の出力信号が供給されると、プルアッ
プトランジスターPUTrが、次段の出力信号の供給タイミングよりも遅れてオフになる
ように制御するnodeA制御部112とを備える。 (もっと読む)


【課題】安定して動作することが可能なパルス信号出力回路及びそれを含むシフトレジスタを提供することを課題の一とする。
【解決手段】第1の出力端子に接続されるトランジスタの一にはクロック信号を与え、第2の出力端子に接続されるトランジスタの一には電源電位を与える。これにより、第2の出力端子を構成するトランジスタの充放電による消費電力を抑制することが可能である。また、第2の出力端子には電源からの電位が供給されることになるため、十分な充電能力を確保することができる。 (もっと読む)


【課題】トランジスターの電気的特性が経時劣化してもシフトレジスターを正常に動作さ
せる。
【解決手段】複数のトランジスターを備え、クロック信号CLKに同期して、開始信号S
TVを順次転送するシフトレジスター100と、クロック信号CLKおよび開始信号ST
Vを含む制御信号を生成するとともに、前記制御信号の振幅を調整可能な制御信号発生回
路140と、前記トランジスターに流れる電流の大きさを示す電流検出信号を出力する電
流検出回路120と、前記電流検出信号に基づいて、前記シフトレジスター100が正常
に動作するように前記制御信号の振幅を設定する設定信号SETを生成し前記制御信号発
生回路140に供給する設定回路130とを駆動回路が備える。 (もっと読む)


【課題】開示する発明の一態様は、安定して動作することが可能なパルス信号出力回路及びそれを含むシフトレジスタを提供することを課題の一とする。
【解決手段】開示する発明の一態様のパルス信号出力回路は、第1乃至第10のトランジスタを有し、第1のトランジスタおよび第3のトランジスタのチャネル長Lに対するチャネル幅Wの比W/Lは、第6のトランジスタのW/Lよりも大きく、第5のトランジスタのW/Lは、第6のトランジスタのW/Lよりも大きく、第5のトランジスタのW/Lは、第7のトランジスタのW/Lと等しく、第3のトランジスタのW/Lは、第4のトランジスタのW/Lよりも大きくする。これによって、安定して動作することが可能なパルス信号出力回路及びそれを含むシフトレジスタを提供することができる。 (もっと読む)


【課題】シフトレジスタ回路の駆動能力の向上、および動作の高速化を図る。
【解決手段】シフトレジスタ回路は、クロック信号CLKを出力端子OUTに供給するトランジスタQ1と、当該トランジスタQ1のゲート(ノードN1)を放電するトランジスタを駆動するインバータとを備える。インバータの入力ノード(ノードN3)は、ノードN1から分離されており、ノードN1,N3はそれぞれ個別の回路によって充放電される。 (もっと読む)


【課題】より良い動作を実現する半導体装置を提供する。
【解決手段】第1のトランジスタと、第1のトランジスタのゲートに電気的に接続される第2のトランジスタとを有し、第1のトランジスタの第1の端子は第1の配線に電気的に接続され、第1のトランジスタの第2の端子は第2の配線に電気的に接続され、第1のトランジスタのゲートは第2のトランジスタの第1の端子又は第2の端子に電気的に接続されることにより半導体装置が構成されるものである。上記において、第1乃至第2のトランジスタは、少なくともチャネル領域に酸化物半導体を有し、かつ、オフ電流が小さなものを用いることができる。 (もっと読む)


【課題】消費電力を減少させ且つ高解像度の大画面を実現する表示装置を提供する。
【解決手段】本発明は、互いに接続され、順次に出力信号をそれぞれ生成する複数のステージを有するシフトレジスタを備える表示装置において、各ステージは、走査開始信号または前段ステージのいずれか一つからの出力信号が入力されるセット端子と、後段ステージのいずれか一つからの出力信号が入力されるリセット端子と、第1クロック信号及び第2クロック信号がそれぞれ入力される第1クロック端子及び第2クロック端子と、ゲートオフ電圧が入力されるゲート電圧端子と、少なくとも一つの出力端子とを有し、ステージのうちの隣接した二つのステージのゲート電圧端子は、二つのステージの境界線に対し実質的に対称に配置される、表示装置。 (もっと読む)


【課題】出力信号を駆動する駆動トランジスタのゲート電極に連結されたノードがハイインピーダンス状態である時、漏れ電流を減少させてゲート駆動信号の歪曲を顕著に減少させるゲート駆動回路及びそれを利用した表示装置を提供する。
【解決手段】少なくとも一つの開始パルスに従属接続された複数のステージを備え、表示装置を駆動するように構成され、複数のステージそれぞれは、第1ノード、及び第1ノードと少なくとも一つのトランジスタを通じてカップリングされた第3ノードを備え、以前のステージの出力信号に応答して、第1ノードに駆動電圧を入力する入力回路部と、第1ノードの電圧によって、出力信号を生成する駆動回路部と、第1ノードがハイインピーダンス状態である時、第3ノードをハイインピーダンスに維持させて、第1ノードからの漏れ電流を遮断する漏れ遮断回路部と、を備えるゲート駆動回路である。 (もっと読む)


【課題】ダミー単位シフトレジスタを必要としない双方向走査型のゲート線駆動回路およびその駆動方法を提供する。
【解決手段】双方向シフトが可能な多段のシフトレジスタを備えるゲート線駆動回路において、多段のシフトレジスタの最前段の単位シフトレジスタSR1と、最後段の単位シフトレジスタSRnにはスタートパルスSPが入力される。順方向シフト時には、最後段の単位シフトレジスタSRnの出力信号Gnの活性期間が終わる時刻t3から、次のフレーム期間にスタートパルスSPが活性化される時刻t1までの間、最後段の単位シフトレジスタSRnに供給するクロック信号/CLKは非活性レベルに維持される。 (もっと読む)


【課題】消費電力の上昇を抑制しつつ、シフトレジスタ回路の誤動作を防止して動作信頼性を向上させる。
【解決手段】単位シフトレジスタ回路SRは、出力端子OUTにクロック信号CLKを供給するトランジスタQ1と、出力端子OUTを放電する2つのトランジスタQ2A,Q2Bを有している。切替回路としてのトランジスタQ9A,Q9Bは、トランジスタQ1のゲートノードを入力端とするインバータの出力を、互いに相補な第1および第2制御信号VFR,/VFRに基づいて交互にトランジスタQ2A,Q2Bのゲートへ供給する。それによりトランジスタQ2A,Q2Bは交互に交互に動作/休止する。 (もっと読む)


51 - 60 / 283