説明

コネクターアセンブリ

【課題】本発明は、コネクターアセンブリを提供する。
【解決手段】本発明のコネクターアセンブリは、第一素子及び第二素子を電気的に接続するために用いられ、第一コントローラーと、第一素子と第一コントローラーとの間に電気的に接続される第一コネクターと、第二コントローラーと、第一コントローラーと第二コントローラーとの間に電気的に接続される2つのシリアルバスと、第二素子と第二コントローラーとの間に電気的に接続される第二コネクターと、を備え、第一コネクターは、第一素子から出力する複数のパラレル信号を受信して第一コントローラーに送信し、第一コントローラーは、複数のパラレル信号を2つのシリアル信号に変換し、2つのシリアルバスは、2つのシリアル信号を第二コントローラーに送信し、第二コントローラーは、2つのシリアル信号を複数のパラレル信号に変換する。

【発明の詳細な説明】
【技術分野】
【0001】
本発明は、コネクターアセンブリに関するものである。
【背景技術】
【0002】
コンピューターケースのフロントパネルには、一般的に電源ボタン、リセットボタン(再起動ボタン)、電源ランプ、HDDランプの4つが付いている。前記フロントパネルの電源ボタン、リセットボタン、電源ランプ、HDDランプを使用できるようにするためには、フロントパネルからの複数のケーブルをマザーボードのフロントパネルコネクタに接続することを必要とする。複数の前記ケーブルは、コンピューターケースの内部空間を占用するので、コンピューターケース内の空気流動を妨害し、コンピューターの放熱を影響する。
【発明の概要】
【発明が解決しようとする課題】
【0003】
本発明の目的は、前記課題を解決し、ケーブル数を減少できるコネクターアセンブリを提供することである。
【課題を解決するための手段】
【0004】
本発明に係るコネクターアセンブリは、第一素子及び第二素子を電気的に接続するために用いられ、第一コントローラーと、前記第一素子と前記第一コントローラーとの間に電気的に接続される第一コネクターと、第二コントローラーと、前記第一コントローラーと前記第二コントローラーとの間に電気的に接続される2つのシリアルバスと、前記第二素子と前記第二コントローラーとの間に電気的に接続される第二コネクターと、を備え、前記第一コネクターは、前記第一素子から出力する複数のパラレル信号を受信して前記第一コントローラーに送信し、前記第一コントローラーは、複数の前記パラレル信号を2つのシリアル信号に変換し、2つの前記シリアルバスは、2つの前記シリアル信号を前記第二コントローラーに送信し、前記第二コントローラーは、2つの前記シリアル信号を複数のパラレル信号に変換する。
【発明の効果】
【0005】
本発明のコネクターアセンブリにおいて、第一素子から出力する複数のパラレル信号は、第一コントローラーによって2つのシリアル信号に変換され、2つの前記シリアル信号は、2つのシリアルバスによって第二コントローラーに送信され、第二コントローラーは、2つの前記シリアル信号を複数のパラレル信号に変換されてから第二素子に出力するので、信号伝送過程におけるケーブルの数を減少して、電子装置の放熱効果を高める。
【図面の簡単な説明】
【0006】
【図1】本発明の実施形態に係るコネクターアセンブリの機能ブロック図である。
【発明を実施するための形態】
【0007】
以下、図面を参照して、本発明の実施形態について説明する。
【0008】
図1を参照すると、本発明の実施形態に係るコネクターアセンブリ100は、第一素子210及び第二素子220を電気接続するために用いられる。本実施形態において、前記第一素子210は、コンピューターのマザーボードであり且つ30個の出力ピン211を備え、前記第二素子220は、コンピューターケースのフロントパネルであり且つ30個の入力ピン221を備える。前記コネクターアセンブリ100は、第一コネクター10と、第二コネクター20と、第三コネクター30と、第四コネクター40と、第一コントローラー50と、2つのシリアルバス(Inter−Integrate Circuit,12C)60と、第二コントローラー70と、を備える。
【0009】
前記第一コネクター10は、複数の第一入力端11及び複数の第一出力端12を備える。複数の前記第一入力端11は、前記第一素子210の複数の出力ピン211にそれぞれに電気的に接続されて、前記第一素子210からの複数のパラレル制御信号を受信する。複数の前記第一出力端12は、複数の前記第一入力端11にそれぞれに電気的に接続されて、前記パラレル制御信号を出力する。本実施形態において、前記第一入力端11及び前記第一出力端12の数は、それぞれに30個であり、前記第一コネクター10は、挿入式コネクターであり、前記第一入力端11は挿入孔であり、前記第一素子210の出力ピン211は、前記第一コネクター10の挿入孔に挿入される。
【0010】
前記第二コネクター20は、複数の第二入力端21及び複数の第二出力端22を備える。複数の前記第二出力端22は、前記第二素子220の複数の入力ピン221にそれぞれに電気的に接続される。複数の前記第二出力端22は、複数の前記第二入力端21にそれぞれに電気的に接続される。本実施形態において、前記第二入力端21及び前記第二出力端22の数は、それぞれに30個である。
【0011】
前記第三コネクター30は、2つの第三入力端31及び2つの第三出力端32を備える。2つの前記第三出力端32は、2つの前記第三入力端31にそれぞれに電気的に接続される。
【0012】
前記第四コネクター40は、2つの第四入力端41及び2つの第四出力端42を備える。2つの前記第四出力端42は、2つの前記第四入力端41にそれぞれに電気的に接続される。
【0013】
前記第一コントローラー50は、前記第一コネクター10と第三コネクター30との間に接続されており、前記第一コネクター10からの複数のパラレル制御信号を受信して2つのシリアル制御信号に変換する。前記第一コントローラー50は、複数の第五入力端51及び2つの第五出力端52を備える。前記第五入力端51の数は、前記第一出力端12の数と等しく、複数の前記第五入力端51は、複数の前記第一出力端12にそれぞれに電気的に接続される。2つの前記第五出力端52は、2つの前記第三入力端31に電気的に接続される。本実施形態において、前記第一コントローラー50は、BMC(Baseboard Management Controlle)チップである。他の実施形態において、前記第一コントローラー50は、12Cコントローラーであることができる。
【0014】
2つの前記シリアルバス60は、前記第三コネクター30と前記第四コネクター40との間に電気的に接続される。各々の前記シリアルバス60は、第六入力端61及び第六出力端62を備える。2つの前記シリアルバス60の第六入力端61は、2つの前記第三出力端32にそれぞれに電気的に接続され、2つの前記シリアルバス60の第六出力端62は、2つの前記第四入力端41にそれぞれに電気的に接続される。
【0015】
前記第二コントローラー70は、前記第四コネクター40と前記第二コネクター20との間に接続されており、2つの前記シリアル制御信号を複数のパラレル制御信号に変換する。前記第二コントローラー70は、2つの第七入力端71及び複数の第七出力端72を備える。2つの前記第七入力端71は、2つの前記第四出力端42にそれぞれに電気的に接続される。前記第七出力端72の数は、前記第二入力端21の数と等しく、複数の前記第七出力端72は、複数の前記第二入力端21にそれぞれに電気的に接続される。本実施形態において、前記第二コントローラー70は、シリアル信号をパラレル信号に変換するチップであり、型番はPCA9555PWである。
【0016】
本実施形態において、前記第一コネクター10、前記第三コネクター30及び前記第一コントローラー50は、全て前記第一素子210とともに同じ第一固定板(図示せず)に固定され、前記第二コネクター20、前記第四コネクター40及び前記第二コントローラー70は、全て前記第二素子220とともに同じ第二固定板(図示せず)に固定される。2つの前記シリアルバス60は、前記第一固定板と前記第二固定板との間に配置されて、その結果、前記第一固定板と前記第二固定板との間のケーブルの数は削減されて、コンピューターの放熱効果を向上させる。
【0017】
各々の前記シリアルバス60の第六入力端61には、前記第三コネクター30に接続される第五コネクター(図示せず)が設置され、各々の前記シリアルバス60の第六出力端62には、前記第四コネクター40に接続される第六コネクター(図示せず)が設置され、前記第三コネクター30及び前記第四コネクター40は、2つの前記シリアルバス60を便利に取り付けるか取り外すために用いらえる。他の実施形態において、前記第三コネクター30、前記第四コネクター40、前記第五コネクター及び前記第六コネクターを省略して、2つの前記シリアルバス60を直接に前記第一コントローラー50と前記第二コントローラー70との間に電気的に接続することができる。
【0018】
本発明のコネクターアセンブリ100において、前記第一素子(コンピューターのマザーボード)210から出力する複数のパラレル信号は、前記第一コントローラー50によって2つのシリアル信号に変換され、2つの前記シリアル信号は、2つの前記シリアルバス60によって前記第二コントローラー70に送信されて、前記第二コントローラー70によって複数のパラレル信号に変換されてから前記第二素子(コンピューターケースのフロントパネル)220に出力されるので、信号伝送過程におけるケーブルの数を減少して、電子装置(コンピューター)の放熱効果を高める。
【0019】
以上、本発明を実施形態に基づいて具体的に説明したが、本発明は、上述の実施形態に限定されるものではなく、その要旨を逸脱しない範囲において、種々の変更が可能であることは勿論であって、本発明の技術的範囲は、以下の特許請求の範囲から決まる。
【符号の説明】
【0020】
10 第一コネクター
11 第一入力端
12 第一出力端
20 第二コネクター
21 第二入力端
22 第二出力端
30 第三コネクター
31 第三入力端
32 第三出力端
40 第四コネクター
41 第四入力端
42 第四出力端
50 第一コントローラー
51 第五入力端
52 第五出力端
60 シリアルバス
61 第六入力端
62 第六出力端
70 第二コントローラー
71 第七入力端
72 第七出力端
210 第一素子
220 第二素子

【特許請求の範囲】
【請求項1】
第一素子及び第二素子を電気的に接続するために用いられ、第一コントローラーと、前記第一素子と前記第一コントローラーとの間に電気的に接続される第一コネクターと、第二コントローラーと、前記第一コントローラーと前記第二コントローラーとの間に電気的に接続される2つのシリアルバスと、前記第二素子と前記第二コントローラーとの間に電気的に接続される第二コネクターと、を備えてなるコネクターアセンブリであって、
前記第一コネクターは、前記第一素子から出力する複数のパラレル信号を受信して前記第一コントローラーに送信し、前記第一コントローラーは、複数の前記パラレル信号を2つのシリアル信号に変換し、2つの前記シリアルバスは、2つの前記シリアル信号を前記第二コントローラーに送信し、前記第二コントローラーは、2つの前記シリアル信号を複数のパラレル信号に変換することを特徴とするコネクターアセンブリ。
【請求項2】
前記第一コネクター及び前記第一コントローラーは、前記第一素子とともに同じ第一固定板に固定され、前記第二コネクター及び前記第二コントローラーは、前記第二素子とともに同じ第二固定板に固定されることを特徴とする請求項1に記載のコネクターアセンブリ。
【請求項3】
前記コネクターアセンブリは、前記第一コントローラーと2つの前記シリアルバスとの間に接続される第三コネクター及び2つの前記シリアルバスの他端と前記第二コントローラーとの間に接続される第四コネクターをさらに備えることを特徴とする請求項2に記載のコネクターアセンブリ。
【請求項4】
前記第三コネクターは前記第一固定板に固定され、前記第四コネクターは前記第二固定板に固定されることを特徴とする請求項3に記載のコネクターアセンブリ。

【図1】
image rotate


【公開番号】特開2013−65285(P2013−65285A)
【公開日】平成25年4月11日(2013.4.11)
【国際特許分類】
【出願番号】特願2012−182112(P2012−182112)
【出願日】平成24年8月21日(2012.8.21)
【出願人】(503023069)鴻富錦精密工業(深▲セン▼)有限公司 (399)
【出願人】(500080546)鴻海精密工業股▲ふん▼有限公司 (1,018)