説明

Fターム[5B176EB04]の内容

ストアードプログラム (10,932) | ROM修正 (612) | アドレス一致による修正 (17)

Fターム[5B176EB04]の下位に属するFターム

Fターム[5B176EB04]に分類される特許

1 - 4 / 4


【課題】簡単な構造で差分プログラムの転送を行うことが可能なマイクロコントローラ等を提供する。
【解決手段】プログラムを格納するプログラムメモリ15と、プログラムを実行するCPU13とを備えたマイクロコントローラ10において、プログラムメモリ15に格納されたプログラムの差し替え対象部分のアドレスB,Eの範囲を保持するアドレスレジスタ11,12と、アドレスレジスタ11,12に保持された範囲のアドレスを生成し、外部から受け取る差分プログラムを書き込むアドレスとしてプログラムメモリ15に供給するアドレス生成回路14とを備え、外部から差分プログラムを受け取り、差分プログラムをプログラムメモリ15の、アドレス生成回路14によって生成されたアドレスに書き込むことによってプログラムの書き換えを行う。 (もっと読む)


【課題】ROMに格納されているプログラムを修正するために、プログラム修正用のデータの入力及び送信を効率良く行うことのできる送信装置を提供すること。
【解決手段】プログラムを記憶するROMと、CPUと、CPUがデータを読み書き可能な不揮発性メモリと、外部からの信号を受信する受信部と、を備える電子機器を操作するための信号を送信する送信装置である。送信装置は、電子機器に送信されるデータを一時記憶するメモリを備え、ROMに格納されたプログラムを修正するためのデータをメモリに格納して、所定の操作がされたとき、メモリに格納されたデータを送信する。 (もっと読む)


【課題】メモリの記憶容量を効率的に使用する。
【解決手段】メモリが提供するアドレス空間にあって、置換元データが格納される第1の設定領域と、当該置換元データの置換対象とする置換先データが格納される第2の設定領域と、を設定しておいた上で、プロセッサがアクセス先を指定した前記メモリの指定アドレスが、前記第1の設定領域の第1の先頭アドレス及び終端アドレスの間に含まれる場合、前記指定アドレスを、前記第2の設定領域の第2の先頭アドレスに対して、前記指定アドレスと前記第1の先頭アドレスとの差分を加算した置換先アドレスへと変更するアドレス変換回路を有するメモリアドレス生成装置。 (もっと読む)


【課題】ROM修正機能を実施する際、ROM修正可能な箇所が、マイクロコンピュータに有するROM修正箇所とROM修正内容の個数に限定されていたため、ハードウェアが実装する以上のROM修正が不可能であった。
【解決手段】エリア比較器145に設定したい比較対照ブロックの開始アドレスと終了アドレスを設定し、エリア比較器145は入力されるプログラムカウンタのブロックが変更になった際にMUX150、155に検出ブロック信号を送り、MUX150、155が検出ブロック信号により訂正アドレスから、該当ブロックで有効となる訂正アドレスと、対応する訂正データを訂正アドレスレジスタ120と訂正データレジスタ125に設定する。 (もっと読む)


1 - 4 / 4