説明

Fターム[5C024GY36]の内容

光信号から電気信号への変換 (72,976) | 撮像素子の細部(タイプ) (8,991) | MOS型,X−Y型 (5,399) | 水平走査回路、水平シフトレジスタ (66)

Fターム[5C024GY36]に分類される特許

1 - 20 / 66



【課題】複数の基板の面積を有効に活用する。
【解決手段】本発明の一態様に係る固体撮像装置は、第1〜第n(nは2以上の整数)の基板どうしが接続部を介して電気的に接続された固体撮像装置であって、光電変換素子を含む画素が行列状に配置された画素部と、前記画素部内の画素の列に対応して配置され、対応する列の画素に含まれる前記光電変換素子で発生した信号を信号処理する複数の列処理回路を含む列回路部と、前記列処理回路によって信号処理された信号を当該装置の外部に出力する出力部と、を備え、前記第1の基板に前記画素部が配置され、前記第1〜第nの基板のうち少なくとも2以上の異なる基板のそれぞれに前記列回路部が配置され、前記画素部内の各列の画素に対応する信号処理を、前記少なくとも2以上の異なる基板のそれぞれに配置された前記列回路部で分散して行うことを特徴とする。 (もっと読む)


【課題】構成の単純化およびモードの多様化に有利な技術を提供する。
【解決手段】走査回路は複数の単位回路を直列に接続して構成されたシフトレジスタと、シフトレジスタを制御する制御部とを備える。各単位回路はパルス信号入力端子と、パルス信号出力端子と、制御端子とを含む。単位回路は複数にグループ分けされている。制御部は、第1モードでは複数のグループの単位回路の制御端子にクロック信号を供給することによりパルス信号をシフトするように動作させ、第2モードでは少なくとも1つのグループの単位回路の制御端子にはバッファとして動作させる論理レベルを供給し、他のグループの単位回路の制御端子にはクロック信号を供給することにより前段の単位回路から出力されるパルス信号をクロック信号に応じて後段の単位回路に転送するように動作させ、1つの期間内に少なくとも1つのグループの単位回路とその前段の単位回路からパルス信号を出力させる。 (もっと読む)


【課題】MOS型固体撮像素子において、チップ面積に対して画素領域の占める面積比率をより高めることができる。
【解決手段】第1の基板10から第n(nは2以上の整数)の基板が接続部を介して電気的に接続され、かつ段積みされた固体撮像装置であって、第m(mは1以上n以下の整数)の基板は、光電変換素子を含む画素を有する画素領域50を備え、第mの基板以外の他の基板は、画素の駆動の用に供する回路要素を有する第一垂直走査回路160と第二垂直走査回路161とを備え、他の基板の領域のうち、画素領域と垂直方向に重なる重複領域51内に、第一垂直走査回路160と第二垂直走査回路161との少なくとも一部分が配置されている。 (もっと読む)


【課題】より小型化することができる撮像装置および内視鏡装置を提供する。
【解決手段】垂直選択部4が複数の画素3の電荷蓄積部FDを同時にリセットした後、水平選択部6は複数の画素3の電荷蓄積部FDの電圧に応じた複数の第1の画素信号を順次選択して出力部7に入力する。また、垂直選択部4が複数の画素3の電荷生成部PDで生成された信号電荷を電荷蓄積部FDに同時に転送した後、水平選択部6は複数の画素3の電荷蓄積部FDの電圧に応じた複数の第2の画素信号を順次選択して出力部7に入力する。 (もっと読む)


【課題】回路規模を抑えつつ任意画素ごとに加算処理ができ、かつデジタル変換処理期間の短縮を可能にした撮像素子、撮像装置を提供する。
【解決手段】入射光を電荷に変換する光電変換素子を含み、電荷に応じたアナログ信号を生成する単位画素が2次元配置された画素部と、画素部において生成されたアナログ信号を列方向に出力するための列信号線と、列信号線に出力された複数行のアナログ信号を列方向において加算する第1の加算部と、列アンプ回路により増幅されたアナログ信号を列ごとにデジタル信号に変換するA/D変換器と、A/D変換器により変換されたデジタル信号を行方向に出力するための行信号線と、行信号線に出力された複数列のデジタル信号を行方向において加算する第2の加算部と、任意の行の画素部において生成されたアナログ信号を列信号線に読み出す第1の走査部とを備える。 (もっと読む)


【課題】 駆動回路をTFTプロセスで基板上に一体形成した検出装置において、駆動配線の電位変動に起因するS/N比の低下を抑制する。
【解決手段】 検出装置は、開始信号に応じてクロック信号に含まれる電圧に基づく画素110のスイッチ素子112の導通電圧を駆動配線160に供給する第1回路と、終了信号に応じてスイッチ素子112の非導通電圧を駆動配線160に供給する第2回路と、を含む単位回路121が、複数の駆動配線160の夫々に対をなして複数配置された駆動回路部120と、クロック信号を駆動回路部120に供給する制御部150と、を含み、制御部150は制御電圧を複数の単位回路121に供給し、単位回路121は制御電圧に応じて駆動配線160への非導通電圧の供給を維持する第3回路を更に含む。 (もっと読む)


【課題】 固体撮像装置において、グローバルシャッタ構造を用いずにゲート電極の微細化が可能な電界効果型トランジスタを提供する。
【解決手段】 固体撮像装置1は、輝度情報を有する第1の入射光を透過する第1色目フィルタ成分と、輝度情報及び色情報を有する第2の入射光を透過する第2色目フィルタ成分とを有するカラーフィルタ114と、第1の入射光を第1の信号電荷に変換する第1の光電変換部を有する複数の第1の画素と、第2の入射光を第2の信号電荷に変換する第2の光電変換部を有する複数の第2の画素とを有する画素アレイ部12と、第1の期間で第1の信号電荷の読み出しを行う複数の第1の画素を選択し、第2の期間で第2の信号電荷の読み出しを行う複数の第2の画素を選択する走査部18と、第1又は第2の画素から読み出された第1又は第2の信号電荷に応じた画素信号を生成する出力回路17と、を備える。 (もっと読む)


【課題】従来よりも高フレームレート化が可能な固体撮像装置を提供する。
【解決手段】固体撮像装置において、複数の駆動回路61は、複数の水平信号線LT1にそれぞれ対応して設けられ、各々が、対応の水平信号線に接続された各画素部10を駆動するための駆動信号TX1を対応の水平信号線を介して出力する。制御回路80は、複数の画素部の行のうち対応する行が選択行であるか否かを示す行選択信号AB_B〜AD_Bを、複数の駆動回路の各々に出力する。複数の駆動回路の各々は、行選択信号に基づいてセット状態になる第1のラッチ回路61Aと、第1のラッチ回路の状態に基づいてセット状態になる第2のラッチ回路62Bとを含む。駆動信号TX1は、第2のラッチ回路61Bの状態に基づいて出力される。 (もっと読む)


【課題】画素信号の読み出しの高速化を実現しながらも、消費電力の増加を抑制する。
【解決手段】撮像素子と、1つの撮影モードを決定する決定部と、決定部により決定された撮影モードごとに、異なる駆動方法で撮像素子を駆動する駆動部と、駆動部の動作を制御する制御部とを備え、撮像素子は、2次元に配列された複数の画素と、垂直方向に並ぶ画素列ごとに所定数配置される垂直出力線と、水平方向に並ぶ行の画素の画素信号を保持する保持メモリとを有し、制御部は、水平方向に並ぶ画素の画素信号を垂直出力線を介して保持メモリに格納する垂直転送期間と、保持メモリに格納された画素信号を順次に撮像素子の外部へ出力する水平転送期間との関係が、水平転送期間が垂直転送期間の2倍以上である場合には、第1の省電力モードで撮像素子を駆動し、垂直転送期間が水平転送期間の2倍以上である場合には、第2の省電力モードで撮像素子を駆動する。 (もっと読む)


【課題】空間解像度および感度の低下を抑えつつ、露光時間を増大することができる固体撮像装置を得る。
【解決手段】複数の画素を行列状に配列してなるセンサーアレイ110を有するCMOSイメージセンサ100において、センサーアレイ110を構成する画素行を選択する行選択部130と、該センサーアレイを構成する画素列を選択する列選択部140と、該行選択部および該列選択部を制御するタイミング制御部150とを備え、該タイミング制御部150は、該センサーアレイを構成する複数の画素をグループ分けして得られる第1および第2の画素群から、各画素群毎に異なるタイミングで画素信号が読み出されるよう該行選択部および列選択部を制御する。 (もっと読む)


【課題】放射線源の放射線の照射特性に応じて放射線の照射検出に関する各種パラメータを適切に変更して検出感度を向上させることが可能な放射線画像撮影システムを提供する。
【解決手段】放射線画像撮影システム50は、放射線画像撮影装置1と、放射線源52と、コンソール58とを備え、放射線画像撮影装置1の制御手段22は、放射線画像撮影前にリークデータdleakの読み出し処理を繰り返し行わせ、読み出したリークデータdleakが閾値dleak_thを越えた時点で放射線の照射が開始されたことを検出するように構成されており、コンソール58は、撮影に用いられる放射線源52の放射線の照射特性に基づいて、放射線画像撮影装置1における放射線の照射開始の検出処理に関する閾値dleak_th等のパラメータを決定し、放射線画像撮影装置1に決定したパラメータを設定させる。 (もっと読む)


【課題】残像現象を低減する。
【解決手段】撮像装置は、複数の画素と、垂直駆動部と、垂直信号線と、各垂直信号線の信号に応じた信号をサンプリング制御信号に従ってサンプリングして保持するとともに、水平駆動信号に従って水平信号線へ供給するサンプルホールド部と、前記サンプルホールド部に水平駆動信号を供給する水平駆動部と、サンプルホールド部から水平信号線への信号の読み出しに関与する複数種のパルス信号を供給する水平駆動制御部と、を備える。前記水平駆動制御部は、前記水平駆動制御部は、各水平ブランキング期間の開始時点t6から、前記サンプリング制御信号により定まる最後の信号サンプリング時点t13までの期間中の、少なくとも一部の期間t9−t12において、ダミーパルス信号φGH,φHCLK1,φHCLK2,φRSTHを水平駆動部に供給する。 (もっと読む)


【課題】動画用信号と静止画用信号の両方を取得しつつ、撮影条件に応じて可能な限り高精細な静止画を構成するための静止画用信号を取得する。
【解決手段】本発明の一態様に係る読出し制御装置は、第1の画素から読み出した静止画用信号を出力する第1の出力系統が第1の露光期間に前記第1の画素に蓄積された電荷に基づく前記静止画用信号を出力し、第2の画素から読み出した静止画用信号および動画用信号を出力する第2の出力系統が第2の露光期間に前記第2の画素に蓄積された電荷に基づく前記動画用信号を出力する第1の読出しモードと、前記第1の出力系統が第3の露光期間に前記第1の画素に蓄積された電荷に基づく前記静止画用信号を出力し、前記第2の出力系統が前記第3の露光期間に前記第2の画素に蓄積された電荷に基づく前記静止画用信号および前記動画用信号を出力する第2の読出しモードとのうちのいずれかを設定する。 (もっと読む)


【目的】ローリング歪を軽減する。
【構成】奇数行のフォトダイオード2に蓄積された信号電荷は,1行ずつ列方向に読み出され,奇数行画像4を表す。偶数行のフォトダイオード3に蓄積された信号電荷は1列ずつ行方向に読み出され,偶数行画像5を表す。被写体が水平方向に移動する場合には,偶数行画像5が選択される。被写体が垂直方向に移動する場合には,奇数行画像4が選択される。ローリング歪が軽減された画像が得られる。 (もっと読む)


【課題】各走査期間において、共有画素部から複数の光電変換素子の画素信号を自由に出力可能にする。
【解決手段】固体撮像装置1は、行列状に配列され、同じ行に配列された複数個の光電変換素子34の画素信号を出力可能な複数の共通画素部21と、各行の一部の光電変換素子34を選択するための複数の行アドレス線VLと、複数の行アドレス線VLを順番に選択するアドレッシング処理により複数の光電変換素子34の画素信号を出力させる走査部12とを有し、アドレッシング処理において走査部12が各共通画素部21において同じ行に配列された複数個の光電変換素子34を個別に選択できるように、各共通画素部21において同じ行に配列された複数個の光電変換素子34に対して複数本の行アドレス線VLが接続されている。 (もっと読む)



【課題】転送ゲート直下のトラップに捕獲された正孔と電荷との再結合に起因する画質劣化を低減する固体撮像装置を提供する。
【解決手段】行走査部12は、第1の電位V1の転送パルスの供給によってフォトダイオードからフローティングディフュージョンへの信号電荷を転送させる転送動作の駆動前に、転送信号の電位を第2の電位V2から第3の電位V3に変化させ、第1の電位V1は、転送トランジスタをオン状態にするための正の電位であり、第2の電位V2は、転送トランジスタのゲート下で正孔がピンニングし、かつ、転送トランジスタをオフ状態にするための電位であり、第3の電位V3は、転送トランジスタのゲート下で正孔がピンニングせず、かつ、転送トランジスタをオフ状態にするための、第1の電位V1より低く第2の電位V2より高い電位である。 (もっと読む)


【課題】CMOSイメージセンサーを提供する。
【解決手段】CMOSイメージセンサーは、1水平周期の間に、多数の列のピクセルからデータをリードアウトすることができるので、高速フレームレートを具現することができ、少なくとも一つの基本ベイヤーパターンに対応する単位でピクセルデータをリードアウトすることができるので、ピクセルからリードアウトされたピクセルデータを一時的に保存するメモリを減少させることができる。この際、基本ベイヤーパターンに対応する単位でピクセルデータをリードアウトするために、最初の列を含む少なくとも一つの列のピクセルに対するピクセルデータリードアウトはスキップされうる。 (もっと読む)


【課題】十分なフォトダイオードの面積を確保しつつ、画素信号を高速に読み出せるようにする。
【解決手段】複数の画素が水平方向である行方向と垂直方向である列方向に2次元的に配列されたCMOS型の撮像素子であって、垂直方向に隣り合う2つの画素の間で画素アンプを共有する複数の画素セットと、垂直方向に並ぶ画素セットが交互に接続され、それぞれの列について2本ずつ配置された垂直出力線と、それぞれの列の2本の垂直出力線の一方に電気的に接続される少なくとも1本の水平出力線と、それぞれの列の2本の垂直出力線の他方に電気的に接続される少なくとも1本の水平出力線とを備える。 (もっと読む)


1 - 20 / 66