説明

Fターム[5J039DA03]の内容

パルスの操作 (9,993) | 比較要素 (410) | 電圧比較 (400) | BiTrによるもの (23) | 入力信号をトランジスタのベース又はエミッタに加え該トランジスタのエミッタ又はベースに接地電位とは異なる基準電圧を加えるもの (23)

Fターム[5J039DA03]の下位に属するFターム

Fターム[5J039DA03]に分類される特許

1 - 4 / 4


【課題】平均値検出方式を用いることによって外部リセット信号を不要なシステム構成とし、かつ、同符号連続やマーク率変動があっても差動入力信号のオフセットキャンセル量を一定に保つことが可能な差動増幅器および光受信器を得る。
【解決手段】差動形式の入力信号を増幅する差動増幅回路17と、入力信号のオフセット補償を行うオフセット補償部16と、を備えた差動増幅器において、差動増幅回路17は、正相入力信号VIPと逆相入力信号VINとからなる入力信号を増幅するトランジスタ対1、2と、1対の出力端にそれぞれ接続された負荷抵抗対3、4と、を有し、オフセット補償部16は、正相入力信号VIPおよび逆相入力信号VINの何れか一方の平均値と、他方の平均値を所定の基準電圧Vrefで反転して得られた平均値検出信号VaveN2との差電圧に応じた電流を、負荷抵抗対3、4に流れる電流より引き抜く。 (もっと読む)


【課題】回路規模を大幅に縮小することが可能なヒステリシスコンパレータを提供する。
【解決手段】強誘電体キャパシタCsと、入力電圧Vinが入力され、強誘電体キャパシタCsに出力する入力端子T1と、強誘電体キャパシタCsに直列接続されたリファレンスキャパシタCoと、強誘電体キャパシタCsとリファレンスキャパシタCoとの接続点に制御端子Tgが接続され、出力電圧Voutを出力するスイッチング回路SW1とを備えている。 (もっと読む)


【課題】回路規模を大きくすることなく簡素な構成により半導体集積回路の状態を設定する。
【解決手段】このモジュール回路1では、入力端子T3に印加される電圧の大きさに応じて、コンパレータ4a,4bから出力される状態信号の種別が変化し、結果として半導体集積回路2の設定状態が変化する。従って、電源電圧VDDの大きさが一定であるとすると、組立製造者やユーザは、分圧抵抗素子R1,R2の抵抗値を適宜設定することにより、コンパレータ4a,4bから出力される状態信号の種別を所望の種別に設定し、半導体集積回路2を所望の状態に設定することができる。 (もっと読む)


【課題】電源電圧が急低下することがあっても、入力電圧と基準電圧との高低関係に基づく正しい論理で判定信号を出力することができる比較回路を提供する。
【解決手段】定電流源DC26に接続された一対のトランジスタQ23、Q24を備え、入力電圧Vin1と基準電圧Vin2を比較する差動対2と、前記入力電圧Vin1と前記基準電圧Vin2の高低関係に従って駆動される前記差動対2から所定論理の判定信号Soを生成して出力する判定出力部3と、前記差動対2の電源電圧VBの動的変動時に前記判定信号Soの瞬時的な反転を阻止する論理レベル維持部4を備えて比較回路1を構成する。 (もっと読む)


1 - 4 / 4