説明

Fターム[5J056CC24]の内容

論理回路 (30,215) | 構成要素(回路) (5,601) | オープンコレクタ (3)

Fターム[5J056CC24]に分類される特許

1 - 3 / 3


【課題】プルアップ電流を増加することなく、オープンドレイン接続の信号ラインのスルーレートを向上させる。
【解決手段】オープンドレイン若しくはオープンコレクターの出力端子を駆動する出力回路と、前記出力回路を制御する制御回路と、を含み、前記制御回路は、前記出力回路が前記出力端子にローレベルを出力しない期間において、前記出力端子がローレベルからハイレベルに遷移する場合に前記出力回路が前記出力端子にハイレベルを出力する制御を行うことを特徴とする。 (もっと読む)


【課題】 外部機器の出力タイプに合わせてシンク型とソース型とに容易に切換えることができ、且つ製作コストを低減できる入力インタフェース回路を提供すること。
【解決手段】 入力インタフェース回路は、外部機器50に接続された端子A,Bと、ディップSW8,9と、端子Aに接続されたFET30を含むVCCバイパス回路22と端子Bに接続されたFET40を含むGNDバイパス回路23と、VCCバイパス回路22のFET30とGNDバイパス回路23のFET40を駆動する為のFET駆動回路21と、ディップSW8,9の設定信号に基づいてFET駆動回路21を制御する制御部3と、NPN入力対応モードのとき端子Aからの入力信号レベルを低く変換して制御部3へ出力するシンク用レベル変換回路24と、PNP入力対応モードのとき端子Bからの入力信号レベルを低く変換して制御部3へ出力するソース用レベル変換回路25とを設けた。 (もっと読む)


【課題】省スペースでも入出力端子を兼用することでユーザの設計の自由度を高めたオープンコレクタ型インターフェース回路を提供する。
【解決手段】制御部1によって第1のポートP1の出力レベルを切り換えることにより第1のスイッチング素子3をON/OFFさせて、第1の通電回路Aと第2の通電回路Bを切り換えて通電し同一のコネクタ端子2に入力端子と出力端子を兼用させる。 (もっと読む)


1 - 3 / 3