説明

Fターム[5B060GA16]の内容

メモリシステム (7,345) | 画像メモリシステム (159) | 画像データ処理のためのアドレス制御 (33)

Fターム[5B060GA16]の下位に属するFターム

Fターム[5B060GA16]に分類される特許

1 - 7 / 7


【課題】複数のメモリチャンネルに格納されている2次元配置のデータに水平アクセス、垂直アクセスした場合であっても、メモリに効率よくアクセスすることができるメモリアクセスシステムを提供することである。
【解決手段】本発明にかかるメモリアクセスシステムは、2次元に配置されたデータを、X方向にXa個のブロックをY方向にYa個のブロックを備える第1の格納単位で区切り、第1の格納単位のデータを、更に、X方向にXa個のブロックをY方向にYb個のブロックを備える第2の格納単位で区切り、第1の格納単位の第1のブロック群のデータを、2個のメモリチャンネルのそれぞれの第1のバンクに、第2の格納単位毎にそれぞれ格納し、第1の格納単位の第2のブロック群のデータを、2個のメモリチャンネルのそれぞれの第2のバンクに、第2の格納単位毎にそれぞれ格納する。 (もっと読む)


【課題】二次元配列データの矩形領域へのアクセスを効率的に行うことができる画像メモリ,画像メモリシステム,メモリコントローラを提供する。
【解決手段】メモリ装置は,アドレスにより選択される複数のメモリ単位領域を有するメモリセルアレイと,複数の入出力端子と,メモリセルアレイと複数の入出力端子との間に設けられる入出力ユニットとを有する。メモリ単位領域内には,前記複数の入出力端子に対応する複数のバイト又はビットのデータが記憶され,さらに,メモリセルアレイと入出力ユニットは,第1の動作コードに応答して,入力アドレスとバイト又はビットの組み合わせ情報とに基づいて,入力アドレスに対応する第1のメモリ単位領域とそれに隣接する第2のメモリ単位領域内の複数のバイト又はビットにアクセスし,アクセスした第1及び第2のメモリ単位領域の複数のバイト又はビットから,組み合わせ情報に基づく組み合わせの複数のバイト又はビットを,複数の入出力端子に対応付ける。 (もっと読む)


【課題】二次元配列データの矩形領域へのアクセスを効率的に行うことができる画像メモリ,画像メモリシステム,メモリコントローラを提供する。
【解決手段】メモリ装置は,アドレスにより選択される複数のメモリ単位領域を有するメモリセルアレイと,複数の入出力端子と,メモリセルアレイと複数の入出力端子との間に設けられる入出力ユニットとを有する。メモリ単位領域内には,前記複数の入出力端子に対応する複数のバイト又はビットのデータが記憶され,さらに,メモリセルアレイと入出力ユニットは,第1の動作コードに応答して,入力アドレスとバイト又はビットの組み合わせ情報とに基づいて,入力アドレスに対応する第1のメモリ単位領域とそれに隣接する第2のメモリ単位領域内の複数のバイト又はビットにアクセスし,アクセスした第1及び第2のメモリ単位領域の複数のバイト又はビットから,組み合わせ情報に基づく組み合わせの複数のバイト又はビットを,複数の入出力端子に対応付ける。 (もっと読む)


【課題】画像処理装置等のデータ処理装置の構成を簡略化する。
【解決手段】画像処理装置1は、動画像データに所定の処理を行うモジュール10として、第1符号化部11、第2符号化部12、動き探索部13及びDCT・量子化部14を備えるとともに、処理対象のデータを記憶するRAM15を備える。モジュール10は、RAM15へアクセスし、処理対象の動画像データをポートを経由して入出力する。メモリ制御部16は、RAM15の記憶領域を4個の実体S0〜S3に分解し、4個の実体S0〜S3の各々に対応するアドレス空間であるアドレス空間要素の複数を、RAM15へアクセスするモジュール10が入出力する動画像データのデータフォーマットに応じてそのアドレス順序を設定することにより、RAM15へアクセスするモジュール10が入出力する動画像データのデータフォーマットに適合するアドレス空間を生成する。 (もっと読む)


【課題】 マルチポートメモリを使用することによって読出し、または書込みされるデータの自由度を高め、並び替え後の画像データの配列によらず、1回の処理サイクルで任意のアドレスの組合せでデータを読出す、あるいは書込むことが可能なデータ処理装置を提供する。
【解決手段】 マルチポートメモリ105されている複数のデータに対し、1回のサイクルでアクセスすることが可能なデータ処理装置において、取得された第1アドレスと演算される第2アドレスを複数取得する書込レジスタ303、読出レジスタ305、複数の第2アドレスの各々と第1アドレスとを演算し、複数の第3アドレスを生成する加算器301を設ける。また、マルチポートメモリ105の第3アドレスの各々に同時にアクセスする書込アドレス制御部101及び読出アドレス制御部103を設ける。 (もっと読む)


【課題】データのパレット変換と透過処理による処理時間を高速化するデータ転送装置、表示装置、およびデータ転送方法を提供する。
【解決手段】基準データ記憶部203は、所定のアドレス空間に格納された画像データに対して他の表示データと同一の表示位置への表示指示を取得した場合に、表示データに上書きし画像データを表示させるか否かを判断するための基準データを記憶し、データ変換部202は、画像データを表示用画像データに変換し、透過判定部204は、表示用画像データの画素値と、基準データの画素値とが一致するか否かを判定し、データ転送部201は、表示用画像データの画素値と基準データの画素値とが一致すると判断された場合に、表示用画像データを表示用アドレス空間に転送する。 (もっと読む)


【課題】メモリの微小タイリングを提供する。
【解決手段】一実施形態によると、メモリコントローラが開示される。メモリコントローラは、割り当て論理とトランザクションアセンブラを含む。割り当て論理は、メモリチャネルへのアクセスリクエストを受信する。トランザクションアセンブラは、リクエストを1以上の更なるリクエストと結合してチャネル内の2以上の個別にアクセス可能なサブチャネルへとアクセスする。 (もっと読む)


1 - 7 / 7