説明

Fターム[5B061SS00]の内容

バス制御 (3,799) | その他 (116)

Fターム[5B061SS00]の下位に属するFターム

Fターム[5B061SS00]に分類される特許

1 - 4 / 4


【課題】ホットスワップに対応していないPCIバスシステムで、被制御ボード側のみの電源をオフして再投入した時に、コントローラを再起動せずに制御を再開することが可能なPCIバスシステムを実現する。
【解決手段】PCIバスを介してPCIバスマスタからコンフィギュレーションレジスタを設定されることでPCIバスマスタから制御可能となるPCIバススレーブを有するPCIバスシステムにおいて、PCIバススレーブは、コンフィギュレーションレジスタの設定内容を記憶する不揮発性のメモリと、PCIバスマスタからのコンフィギュレーション終了後にコンフィギュレーションレジスタの設定内容をメモリに記憶させ、PCIバススレーブ側の電源のみを再投入した場合にメモリからコンフィギュレーションレジスタの設定内容を読み出してコンフィギュレーションレジスタへ再設定する再コンフィギュレーション回路とを備える。 (もっと読む)


【課題】異なるトポロジーのPCI−Express通信モジュールを接続する場合に、同じターゲットに対する通過経路を判定できるようにする。
【解決手段】アドレス変換を行う際、経路毎に異なるアドレスを付与することにより、通過経路を確認することが可能になる。経路毎に異なるアドレスを付与する場合、ルートコンプレックス121に到達する最終アドレスが異なるため、同一空間に対するアクセスが別空間にマップされてしまう問題が生じるが、ルートコンプレックスの前段にアドレスフィルタ122を接続搭載することにより、同一アドレス空間への変換が可能となる。 (もっと読む)


【課題】複数種のマイクロプロセッサユニットボードと、複数種のスレーブボードとの組合毎にシステムLSIの変更を必要としないフレキシブルコントロールシステムを提供すること。
【解決手段】本発明は、マイクロプロセッサユニットを備えるマイクロプロセッサユニットボードと、入出力制御部などの固有仕様による回路構成が備わるスレーブボードとを有し、前記マイクロプロセッサユニットボードと前記スレーブボードとのバス仕様を含むデータの受け渡し仕様の整合を行う書き換え可能なるシステムLSIを前記マイクロプロセッサユニットボードに設け、前記システムLSIに書き込む複数のプログラム・論理が格納されるプログラマブルメモリを前記スレーブボードに設け、前記マイクロプロセッサユニットボードと前記スレーブボードとの組合わせに対応する前記プログラム・論理の選択により、前記整合を行うことを特徴とする。 (もっと読む)


【課題】 低速な同期信号を分配することによって、同期バスの動作周波数を高速に維持し、基板配線からの輻射ノイズへの対策を不要にする。
【解決手段】 各LSI2,3,4が備える内部クロック生成回路11,12,13は、内部クロックを発振する準備が完了すると、クロック同期信号生成回路14へ発振準備完了信号CLK_EN1,2,3を送信する。すると、クロック同期信号生成回路14は各LSI2,3,4へ低速のクロック同期信号SYNC_PULSEを送信する。これにより、各LSI2,3,4の内部クロック生成回路11,12,13は、クロック同期信号SYNC_PULSEに同期して、各水晶発振子8,9,10の信号を逓倍した高速のバスクロック信号CLK1,2,3を生成して共通の同期バス1へ送信する。従って、各LSI2,3,4が接続される同期バス1の動作周波数は高速のまま、信号線を流れるクロック同期信号SYNC_PULSEは低速となるので、基板からの輻射ノイズを低減することができる。 (もっと読む)


1 - 4 / 4