説明

Fターム[5C072FA03]の内容

FAXの走査装置 (93,330) | 固体走査の構成 (750) | 固体撮像素子の細部 (71) | 転送部 (29)

Fターム[5C072FA03]に分類される特許

21 - 29 / 29


【課題】市場で読み取りモジュールを交換した際に、特別な冶具を使用することなく読み取りモジュールに実装されているCCDイメージセンサの特性データを取得しデータの更新を行い、前半部と後半部のリニアリティ補正を正確に行うことができるようにする。
【解決手段】4系統(前半2系統:偶数画素及び奇数画素/後半2系統:偶数画素及び奇数画素)のアナログシフトレジスタを有するCCD特性データを取得する場合に、バーコードなどの情報記録媒体をコンタクトガラス1上に載置し(S101)、前記情報記録媒体から情報を取得する場合には(S102−Y)、情報記録媒体の読み取りを実行し(S103)、補正データ又は補正データ算出用CCD特性データを取得し(S104)、取得したデータをメモリ111に記憶する(S105)。 (もっと読む)


【課題】 高価なNDフィルタを用いなくとも、スミアの影響を抑制して精度よく行ない得るシェーディング補正方法及びシェーディング補正装置を提供する。
【解決手段】 光源からの光を受光して電荷を蓄積するアレイ状の感光部と、前記感光部で蓄積された信号電荷を外部回路に転送出力する転送部を備えて構成されるリニアCCDに対して、前記光源をパルス発光させたときの前記リニアCCDの出力信号に基づいて前記光源の光量または前記出力信号を補正するシェーディング補正方法であって、前記感光部に蓄積される電荷を前記転送部にシフトするシフトタイミングの前後に亘る所定時間に前記光源をパルス発光させる。
(もっと読む)


【課題】イメージセンサの光電変換素子が複数の素子群からなるチャネルに分割され、各チャネルから並列に出力された画像信号を、小容量の記憶手段で簡易に並び替える手段を提供する。
【解決手段】画像読取装置1は、光電変換素子が任意の素子群からなるチャネルに分割されたイメージセンサ24と、イメージセンサ24の各チャネルから並列に出力された画像信号をシリアル化して出力するアナログフロントエンド回路31と、シリアル化された画像信号をサンプリングし、画像信号が属するチャネルをチャネル情報として付加して出力するサンプリング回路32と、所定のアドレスに基づいて画像信号を格納する内部メモリ34と、チャネル情報に基づいて、各チャネル毎にイメージセンサ24の主走査方向の先頭から画像信号が並ぶように、内部メモリ34に対して書き込みと読み出しとを行うためのアドレスを生成する並び替え回路33とを具備する。 (もっと読む)


【課題】 システムの変更を最小限に抑えながら、スミアやブルーミングによる画質の劣化を防止する。
【解決手段】 有効画素から信号電荷の読取を行う有効画素転送期間に有効画素転送パルスを出力し、有効画素転送期間経過後であってダミー画素から信号電荷の読取を行うダミー画素転送期間に、有効画素転送パルスよりもクロック周波数が高いダミー画素転送パルスを出力する。このダミー画素転送期間が、ダミー画素転送パルスを有効画素読取パルスのクロック周波数にしたときのダミー画素数分のパルス数を出力するのに必要な期間と等しくなるように設定されている。 (もっと読む)


【課題】クロストーク現象による画像信号レベルの変動を画像処理によって補正し、読み取り画像の品質劣化の抑制を図ること。
【解決手段】画像データを読み取って、複数の画素列で画像信号転送機能を有する画像素子を用いた画像処理装置100において、画像データをディジタルデータへ変換するA/D変換部103と、変換された画像データをシェーディング処理するシェーディング処理部107と、シェーディング処理部107の前段に設けられ、画像データの注目画素と同一画素列の近隣画素の画素値に基づいて所定のパターンに分類し、分類されたパターンごとに、注目画素の画像信号値に関して異なる補正処理を行う画像信号補正部106と、を備える。 (もっと読む)


【課題】 撮像素子から転送された画像データの劣化を抑え、EMI対策が施されたアナログフロントエンド回路、及びこれを含む電子機器を提供すること。
【解決手段】 アナログフロントエンド回路24は、撮像素子22からアナログの画像信号APD1を受け、画像信号APD1に対して所与の処理を行い、出力するアナログ処理部400と、アナログ処理部400から出力される画像信号APD2をA/D変換するA/D変換器500と、A/D変換器500から出力されるデジタルの画像データDPDを受け、画像データDPDに基づいて差動信号QDを生成し、出力する送信回路100と、第1の基準クロックCLK1に基づいて、撮像素子22を駆動するための駆動クロックφ1、φ2を含む複数のクロックを生成するタイミングジェネレータ300と、を含み、送信回路100は、A/D変換器500から出力される画像データDPDに基づいて差動信号を生成する差動増幅回路RSDS−TXを含み、差動増幅回路RSDS−TXで生成された差動信号QDを出力する。 (もっと読む)


【課題】 両面スキャナの画像信号合成モジュール及び方法の提供。
【解決手段】 第1、第2感光装置及びアナログ加算器を提供し、該第1、第2感光装置の出力端をアナログ加算器の出力端に並列に接続し、アナログデジタル変換器を提供し、アナログ加算器の出力端をアナログデジタル変換器の入力端に接続し、スキャナコントローラを提供し、アナログデジタル変換器の出力端を該スキャナコントローラに接続する。スキャナコントローラが第1感光装置駆動信号と第2感光装置駆動信号を第1、第2感光装置に送り、第1感光装置駆動信号と第2感光装置駆動信号により第1、第2感光装置が交替してそれぞれが獲得した画像信号を出力する。並びにアナログ加算器、アナログデジタル変換器を通してスキャナコントローラに送る。 (もっと読む)


【課題】 イメージセンサからの画像データ劣化を抑え、EMI対策が施されたアナログフロントエンド回路、及びこれを含む電子機器を提供すること。
【解決手段】 撮像素子22からアナログの画像信号APD1を受け、画像信号APD1に対して所与の処理を行い、出力するアナログ処理部400と、アナログ処理部400から出力される画像信号APD2をA/D変換するA/D変換器500と、A/D変換器500から出力されるデジタルの画像データDPDを保持する保持回路100と、第1の基準クロックCLK1に基づいて、複数のクロックを生成してアナログ処理部400及びA/D変換器500の少なくとも一方に出力するタイミングジェネレータ300と、基準クロックCLK1に対してスペクトラム拡散変調を施し、スペクトラム拡散変調が施されたクロックを変調クロックMCLKとして保持回路100に出力するスペクトラム拡散変調回路200と、を含む。 (もっと読む)


【課題】 読み込むデータ量、インターフェイス種類、通信速度等によりバッファフルを検出するしきい値を変え、S/Sで停止している時間を一定に保つことで調光が不十分であったとしてもS/S濃度段差を出さない。
【解決手段】 光源、受光素子群、受光素子群と光源の移動手段、データ記憶手段、画像データ転送手段、データ記憶量が所定量1になったとき、移動手段の移動と読み取りを中止し、データ記憶量が所定量2になったら、再開する制御を行う制御手段と、読取パラメータ指定手段と有し、指定された読取パラメータにより上記所定量2を可変に設定する。 (もっと読む)


21 - 29 / 29