説明

Fターム[5F083ER21]の内容

半導体メモリ (164,393) | EPROM、EEPROMの書込、消去方法 (6,790) | キャリア制御 (6,786) | 電気的に消去するもの(EEPROM) (2,068)

Fターム[5F083ER21]の下位に属するFターム

Fターム[5F083ER21]に分類される特許

681 - 682 / 682


メモリは、チャネル領域(1725)を含む半導体構造(1105)の対向する側壁に隣接するゲート構造と、ゲート構造と対向する側壁との間にある複数の電荷蓄積場所(1713、1715、1709及び1711)とを有する。チャネル領域は、2つの電流端子領域間に配置され、それらの電流端子領域は一例ではソース/ドレイン領域としての役割を果たす。メモリセルは、メモリセルのアレイ(1801)内に実装することができ、一方のゲート構造が1つのワード線に結合され、他方のゲート構造が別のワード線に結合される。一例では、各セルは、それぞれが1ビットのデータを記憶する、4つの電荷蓄積場所を含む。
(もっと読む)


【課題】 ゲート絶縁膜の劣化を防止すると共に、浮遊ゲート内のキャリアの電荷量を正確に制御できるようにする。さらに、書き込み時の消費電力を不要にする。
【解決手段】 開示されている半導体記憶装置は、浮遊ゲート6に一部分が接すると共に他部分がP型シリコン基板1に接するようにモット絶縁体7を設け、このモット絶縁体7に金属−絶縁相転移を生じさせる。そして、浮遊ゲート6に対してキャリアである電子の注入又は放出を行う場合、ゲート酸化膜5を通じてではなく、モット絶縁体7の金属相を通じてキャリアの注入又は放出を行う。 (もっと読む)


681 - 682 / 682