説明

Fターム[5J039KK24]の内容

パルスの操作 (9,993) | 回路要素 (4,666) | カウンタ (299) | リングカウンタ (3)

Fターム[5J039KK24]に分類される特許

1 - 3 / 3


【課題】一層のノイズ低減を図ることができることはもとより、低周波ノイズの低減を図ることができる比較器、AD変換器、固体撮像装置、およびカメラシステムを提供する。
【解決手段】比較器500Aは、第1の入力サンプリング容量C511と、第2の入力サンプリング容量C512と、出力ノードdと、一方の入力端子に、第1の入力サンプリング容量を介して、信号レベルが傾きをもって変化するスロープ信号を受け、他方の入力端子に、第2の入力サンプリング容量を介して入力信号を受けて、スロープ信号と入力信号との比較動作を行う差動比較部としてのトランスコンダクタンス(Gm)アンプ511と、Gmアンプの出力部cと出力ノードdとの間に配置され、Gmアンプの出力部の電圧を一定に保持するアイソレータ530とを有する。 (もっと読む)


【課題】半導体集積回路に搭載されたデジタル制御発振装置が生成するクロック信号の品質を向上させる。
【解決手段】ICチップは周辺部を除く部位に位置する回路形成部位が、パルス遅延回路10からなる第1回路ブロック3と、時間/数値変換回路20及びデータ処理部30,デジタル制御発振回路40からなる第2回路ブロック5と、第1回路ブロック3及び第2回路ブロック5により形成されるデジタル制御発振装置1にて生成されたクロック信号CKOを利用した各種処理を実行するための周辺回路等からなる第3回路ブロック7とからなる。また、第1回路ブロック3は、電源パッドP1及び電源ラインL1を介して供給される第1の電源VDD1により駆動され、第2回路ブロック5及び第3回路ブロック7は、電源パッドP2及び電源ラインL2を介して供給される第2の電源VDD2により駆動されるように、レイアウトされている。 (もっと読む)


【課題】
本発明の課題は差動入力信号を受けるトランジスタの特性のばらつきに伴う比較誤差を制御することが可能な比較器を提供することである。
【解決手段】
第1信号を受ける第1トランジスタと、第2信号を受ける第2トランジスタとからなる入力部と、第1電流経路と、第2電流経路と、第1電流経路中の第1ノード及び第2電流経路中の第2ノード間の電位差を増幅するラッチ回路と、第1トランジスタへの高電位の供給又はグランド電位の供給、または供給の遮断を行う第1スイッチと、第2トランジスタへの高電位の供給又はグランド電位の供給、または供給の遮断を行う第2スイッチと、第1電流経路及び前記第2電流経路にグランド電位を供給又は供給の遮断を行う第3スイッチとを有する比較動作制御部と、第1スイッチ、第2スイッチ、第3スイッチの供給又は供給の遮断を独立して制御する比較動作設定部とを備えることを特徴とする比較回路が供給される。
(もっと読む)


1 - 3 / 3