説明

国際特許分類[H03K23/58]の内容

電気 (1,674,590) | 基本電子回路 (63,536) | パルス技術 (16,231) | 計数連鎖を包含するパルス計数器;計数連鎖を包含する周波数分割器 (291) | ゲートまたはクロック信号がすべての段には印加されないもの,すなわち,非同期形計数器 (4)

国際特許分類[H03K23/58]の下位に属する分類

電界効果トランジスタをもつもの
可逆的なもの

国際特許分類[H03K23/58]に分類される特許

1 - 4 / 4


【課題】遅延が積分されてレースが生じても、正しいカウント値を出力することができるカウンタ回路およびカウンタ回路のサンプリング補正方法の提供を図る。
【解決手段】カウンタクロックCK−DCOに従ってカウントしてカウント値Q0〜QN-1を算出するカウンタ部11と、前記カウント値を、少なくとも3つのサンプリングクロックRef−CK[0],[1],[2]で取り込むサンプリング部12と、前記少なくとも3つのサンプリングクロックで取り込まれた少なくとも3つのサンプリング値SA0〜SAN-1,SB0〜SBN-1,SC0〜SCN-1を、前記少なくとも3つのサンプリングクロックにおけるタイミングのずれにより判定する判定部13と、を有する。 (もっと読む)


【課題】 設計の手間が削減されるとともに回路規模の増大が抑えられたコード変換回路およびカウンタを提供する。
【解決手段】 数値0から数値13までの間の各数値を5ビットで表わした、隣り合う数値間および数値13と数値0との間のハミング距離が全て1の疑似グレイコードを、第1のコード変換回路12でバイナリコードに変換して加算回路13でカウントアップして、カウントアップしたバイナリコードに対応する疑似グレイコードに第2のコード変換回路14で変換して第1のレジスタ11に格納する。 (もっと読む)


【課題】容易に、効率良く複数の出力波を取得できる分周器を得る。
【解決手段】第1の入力端子2a、並びに第1及び第2の出力端子3a、3bを有し、第1及び第2の出力端子3a、3bからは逆相の出力が得られる分周数N(N:2以上の整数)の分周回路1と、第1及び第2の出力端子3a、3b間に接続される第1の伝送線路4aとを設け、第1又は第2の出力端子3a、3bの少なくともいずれか一つから入力波のN分周波を取り出すとともに、第1の伝送線路4aの中点から入力波のN/2分周波を取り出す。 (もっと読む)


【課題】カウント値を維持した後で出力するカウンタ及び該カウンタを備える位相固定ループを提供する。
【解決手段】選択部及びカウント部を備えるカウンタ。選択部は、所定の選択信号に応答して、クロック信号またはホールド信号を選択して出力する。カウント部は、クロック信号をカウントし、ホールド信号に応答してクロック信号をカウントしたクロック数を維持した後に、維持したクロック数を出力する。これにより、伝搬遅延時間に関係なく安定的にカウント値を出力しうる。 (もっと読む)


1 - 4 / 4