コネクターアセンブリ及びこれに用いられる補助カード
【課題】本発明は、コネクターアセンブリを提供する。
【解決手段】本発明のコネクターアセンブリは、ジャンパーボード及び第一、第二PCI Expressコネクターを備え、第一、第二PCI Expressコネクターの第一組ピンは、全てチップに接続されてチップからの信号を受信し、第一、第二PCI Expressコネクターの第二組ピンは互いに対応して接続され、ジャンパーボードの一端には、互いに対応して接続される第一組金メッキ端子及び第二組金メッキ端子が設置され、ジャンパーボードは第一PCI Expressコネクターに差し込まれ、ジャンパーボードの第一組金メッキ端子及び第二組金メッキ端子は、第一PCI Expressコネクターの第一組ピン及び第二組ピンに電気的に接続されて、第一PCI Expressコネクターの第一組ピンの信号は第一PCI Expressコネクターの第二組ピンに送信される。
【解決手段】本発明のコネクターアセンブリは、ジャンパーボード及び第一、第二PCI Expressコネクターを備え、第一、第二PCI Expressコネクターの第一組ピンは、全てチップに接続されてチップからの信号を受信し、第一、第二PCI Expressコネクターの第二組ピンは互いに対応して接続され、ジャンパーボードの一端には、互いに対応して接続される第一組金メッキ端子及び第二組金メッキ端子が設置され、ジャンパーボードは第一PCI Expressコネクターに差し込まれ、ジャンパーボードの第一組金メッキ端子及び第二組金メッキ端子は、第一PCI Expressコネクターの第一組ピン及び第二組ピンに電気的に接続されて、第一PCI Expressコネクターの第一組ピンの信号は第一PCI Expressコネクターの第二組ピンに送信される。
【発明の詳細な説明】
【技術分野】
【0001】
本発明は、コネクターに関するものであり、特にPCI Express(Peripheral Component Interconnect Express)コネクターアセンブリ及びこれに用いられる補助カードに関するものである。
【背景技術】
【0002】
パソコンのマザーボードには一般的にPCI Express×16コネクターが設置されるが、チップセット又はCPUに設けられるレーン数が限られているため、PCI Express×16コネクターにおいて、8レーンだけが送受信できる。例えば、マザーボードにチップセット、PCI Express×4コネクター、PCI Express×8コネクター及びPCI Express×16コネクターが設置され、前記チップセットに20レーンが設けられる場合、前記PCI Express×4コネクターが4レーンを占用し、前記PCI Express×8コネクターが8レーンを占用し、前記PCI Express×16コネクターは8レーンを占用する。PCI Express×16コネクターは、ビデオカードのようなPCI Express×16の外部接続カードを差し込むために用いられる。しかし、PCI Express×16のビデオカードがPCI Express×16コネクターに差し込まれる場合、PCI Express×16コネクターの帯域幅は、PCI Express×8コネクターの帯域幅と同じである。PCI Express×4コネクター及びPCI Express×8コネクターが使用されない場合、PCI Express×4コネクター及びPCI Express×8コネクターに接続されるレーンは浪費される。
【発明の概要】
【発明が解決しようとする課題】
【0003】
本発明の目的は、前記課題を解決し、PCI Expressコネクターの帯域幅を高め且つ各々のPCI Expressコネクターが占用するレーン数を可変的に割り当てることができるコネクターアセンブリ及びこれに用いられる補助カードを提供することである。
【課題を解決するための手段】
【0004】
本発明に係るコネクターアセンブリは、ジャンパーボードと、電気回路基板に設置される第一PCI Expressコネクター及び第二PCI Expressコネクターと、を備え、前記第一PCI Expressコネクターの第一組ピン及び前記第二PCI Expressコネクターの第一組ピンは、チップに接続されてチップからの信号を受信し、前記第一PCI Expressコネクターの第二組ピンは、前記第二PCI Expressコネクターの第二組ピンに対応して接続され、前記ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第一組金メッキ端子は、前記第二組金メッキ端子に対応して電気的に接続され、前記ジャンパーボードは前記第一PCI Expressコネクターに差し込まれ、前記ジャンパーボードの第一組金メッキ端子は、前記第一PCI Expressコネクターの第一組ピンに電気的に接続され、前記ジャンパーボードの第二組金メッキ端子は、前記第一PCI Expressコネクターの第二組ピンに電気的に接続されて、前記第一PCI Expressコネクターの第一組ピンの信号を前記第一PCI Expressコネクターの第二組ピンに送信して、前記第一PCI Expressコネクターの第二組ピンの信号を前記第二PCI Expressコネクターの第二組ピンに送信する。
【0005】
本発明に係るコネクターアセンブリは、第一PCI Expressコネクターと、第二PCI Expressコネクターと、第三PCI Expressコネクターと、ジャンパーボードと、拡張ボードと、を備え、前記第一PCI Expressコネクター及び前記第二PCI Expressコネクターは、全て電気回路基板に設置され、前記第一PCI Expressコネクターの第一組ピン及び前記第二PCI Expressコネクターの第一組ピンは、チップに接続されてチップからの信号を受信し、前記第一PCI Expressコネクターの第二組ピンは、前記第二PCI Expressコネクターの第二組ピンに対応して接続され、前記ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第一組金メッキ端子は、前記第二組金メッキ端子に対応して電気的に接続され、前記ジャンパーボードは前記第一PCI Expressコネクターに差し込まれ、前記ジャンパーボードの第一組金メッキ端子は、前記第一PCI Expressコネクターの第一組ピンに電気的に接続され、前記ジャンパーボードの第二組金メッキ端子は、前記第一PCI Expressコネクターの第二組ピンに電気的に接続されて、前記第一PCI Expressコネクターの第一組ピンの信号を前記第一PCI Expressコネクターの第二組ピンに送信して、従って前記第一PCI Expressコネクターの第二組ピンの信号を前記第二PCI Expressコネクターの第二組ピンに送信し、前記拡張ボードは電気回路基板を備え、その一端には複数の金メッキ端子が設置され、前記拡張ボードは前記第二PCI Expressコネクターに差し込まれ、前記拡張ボードの複数の金メッキ端子は、前記第二PCI Expressコネクターの第一組ピン及び第二組ピンに電気的に接続され、前記第三PCI Expressコネクターは、前記拡張ボードに設置され、前記第三PCI Expressコネクターのピンは、前記拡張ボードの金メッキ端子に対応して電気的に接続されて、前記第二PCI Expressコネクターの第一組ピン及び第二組ピンが受信したチップからの信号を受信する。
【0006】
本発明に係るコネクターアセンブリは、第一PCI Expressコネクターと、第二PCI Expressコネクターと、第三PCI Expressコネクターと、第四PCI Expressコネクターと、第五PCI Expressコネクターと、ジャンパーボードと、拡張ボードと、を備え、前記第一PCI Expressコネクター、前記第二PCI Expressコネクター及び前記第三PCI Expressコネクターは、全て電気回路基板に設置され、前記第四PCI Expressコネクター及び前記第五PCI Expressコネクターは、全て前記拡張ボードに設置され、前記第一PCI Expressコネクターの第一組ピン及び前記第二PCI Expressコネクターの第一組ピンは、チップに接続されてチップからの信号を受信し、前記第一PCI Expressコネクターの第一組ピンは、前記第三PCI Expressコネクターのピンに対応して接続されて、前記第一PCI Expressコネクターが受信したチップからの信号を前記第三PCI Expressコネクターに送信し、前記拡張ボードは前記第二PCI Expressコネクター及び前記第三PCI Expressコネクターに差し込まれて、前記第二PCI Expressコネクター及び前記第三PCI Expressコネクターが受信したチップからの信号を前記第四PCI Expressコネクター及び前記第五PCI Expressコネクターに送信し、前記ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第一組金メッキ端子は、前記第二組金メッキ端子に対応して電気的に接続され、前記ジャンパーボードは前記第四PCI Expressコネクターに差し込まれ、前記ジャンパーボードの第一組金メッキ端子は、前記第四PCI Expressコネクターの第一組ピンに電気的に接続され、前記ジャンパーボードの第二組金メッキ端子は、前記第四PCI Expressコネクターの第二組ピンに電気的に接続されて、前記第四PCI Expressコネクターの第一組ピンの信号を前記第四PCI Expressコネクターの第二組ピンに送信して、前記第四PCI Expressコネクターの第二組ピンの信号を前記第五PCI Expressコネクターの第二組ピンに送信する。
【0007】
本発明に係るコネクターアセンブリは、第一PCI Expressコネクターと、第二PCI Expressコネクターと、第三PCI Expressコネクターと、ジャンパーボードと、拡張ボードと、を備え、前記第一PCI Expressコネクターは電気回路基板に設置され、前記第一PCI Expressコネクターのピンは、チップに接続されてチップからの信号を受信し、前記拡張ボードは電気回路基板を備え、その一端には複数の金メッキ端子が設置され、前記拡張ボードは前記第一PCI Expressコネクターに差し込まれて、前記第一PCI Expressコネクターが受信したチップからの信号を前記拡張ボードに設置された前記第二PCI Expressコネクター及び前記第三PCI Expressコネクターの第一組ピンに送信し、前記ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第一組金メッキ端子は、前記第二組金メッキ端子に対応して電気的に接続され、前記ジャンパーボードは前記第二PCI Expressコネクターに差し込まれ、前記ジャンパーボードの第一組金メッキ端子は、前記第二PCI Expressコネクターの第一組ピンに電気的に接続され、前記ジャンパーボードの第二組金メッキ端子は、前記第二PCI Expressコネクターの第二組ピンに電気的に接続されて、前記第二PCI Expressコネクターの第一組ピンの信号を前記第二PCI Expressコネクターの第二組ピンに送信して、前記第二PCI Expressコネクターの第二組ピンの信号を前記第三PCI Expressコネクターの第二組ピンに送信する。
【0008】
本発明に係るコネクターアセンブリは、第一PCI Expressコネクターと、第二PCI Expressコネクターと、第三PCI Expressコネクターと、第一ジャンパーボードと、第二ジャンパーボードと、を備え、前記第一PCI Expressコネクター、前記第二PCI Expressコネクター及び前記第三PCI Expressコネクターは、全て電気回路基板に設置され、前記第一PCI Expressコネクターの第一組ピン、前記第二PCI Expressコネクターの第一組ピン及び前記第三PCI Expressコネクターの第一組ピンは、チップに接続されてチップからの信号を受信し、前記第一PCI Expressコネクターの第二組ピンは、前記第三PCI Expressコネクターの第二組ピンに接続され、前記第二PCI Expressコネクターの第二組ピンは、前記第三PCI Expressコネクターの第三組ピンに接続され、前記第一ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第一ジャンパーボードの第一組金メッキ端子は、前記第一ジャンパーボードの第二組金メッキ端子に対応して電気的に接続され、前記第二ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第二ジャンパーボードの第一組金メッキ端子は、前記第二ジャンパーボードの第二組金メッキ端子に対応して電気的に接続され、前記第一ジャンパーボードは、前記第一PCI Expressコネクターに差し込まれ、前記第一ジャンパーボードの第一組金メッキ端子は、前記第一PCI Expressコネクターの第一組ピンに電気的に接続され、前記第一ジャンパーボードの第二組金メッキ端子は、前記第一PCI Expressコネクターの第二組ピンに電気的に接続されて、前記第一PCI Expressコネクターの第一組ピンの信号を前記第一PCI Expressコネクターの第二組ピンに送信して、前記第一PCI Expressコネクターの第二組ピンの信号を前記第三PCI Expressコネクターの第二組ピンに送信し、前記第二ジャンパーボードは、前記第二PCI Expressコネクターに差し込まれ、前記第二ジャンパーボードの第一組金メッキ端子は、前記第二PCI Expressコネクターの第一組ピンに電気的に接続され、前記第二ジャンパーボードの第二組金メッキ端子は、前記第二PCI Expressコネクターの第二組ピンに電気的に接続されて、前記第二PCI Expressコネクターの第一組ピンの信号を前記第二PCI Expressコネクターの第二組ピンに送信して、前記第二PCI Expressコネクターの第二組ピンの信号を前記第三PCI Expressコネクターの第三組ピンに送信する。
【0009】
本発明に係るコネクターアセンブリは、第一PCI Expressコネクターと、第二PCI Expressコネクターと、第三PCI Expressコネクターと、第四PCI Expressコネクターと、第一ジャンパーボードと、第二ジャンパーボードと、拡張ボードと、を備え、前記第一PCI Expressコネクターは、電気回路基板に設置され、前記第一PCI Expressコネクターのピンは、チップに接続されてチップからの信号を受信し、前記拡張ボードは、前記第一PCI Expressコネクターに差し込まれて、前記拡張ボードの電気回路基板の一端に設置される第一組金メッキ端子、第二組金メッキ端子及び第三組金メッキ端子は、前記第一PCI Expressコネクターのピンに電気的に接続され、前記第二PCI Expressコネクター、前記第三PCI Expressコネクター及び前記第四PCI Expressコネクターは、全て拡張ボードに設置され、且つ前記第二PCI Expressコネクターの第一組ピンは、前記拡張ボードの第一組金メッキ端子に対応して電気的に接続され、前記第三PCI Expressコネクターの第一組ピンは、前記拡張ボードの第二組金メッキ端子に対応して電気的に接続され、前記第四PCI Expressコネクターの第一組ピンは、前記拡張ボードの第三組金メッキ端子に対応して電気的に接続され、前記第二PCI Expressコネクター、前記第三PCI Expressコネクター及び前記第四PCI Expressコネクターの第一組ピンは、前記第一PCI Expressコネクターが受信したチップセットからの信号を受信するために用いられ、前記第二PCI Expressコネクターの第二組ピンは、前記第四PCI Expressコネクターの第二組ピンに接続され、前記第三PCI Expressコネクターの第二組ピンは、前記第四PCI Expressコネクターの第三組ピンに接続され、前記第一ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第一ジャンパーボードの第一組金メッキ端子は、前記第一ジャンパーボードの第二組金メッキ端子に対応して電気的に接続され、前記第二ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第二ジャンパーボードの第一組金メッキ端子は、前記第二ジャンパーボードの第二組金メッキ端子に対応して電気的に接続され、前記第一ジャンパーボードは、前記第二PCI Expressコネクターに差し込まれ、前記第一ジャンパーボードの第一組金メッキ端子は、前記第二PCI Expressコネクターの第一組ピンに電気的に接続され、前記第一ジャンパーボードの第二組金メッキ端子は、前記第二PCI Expressコネクターの第二組ピンに電気的に接続されて、前記第二PCI Expressコネクターの第一組ピンの信号を前記第二PCI Expressコネクターの第二組ピンに送信して、前記第二PCI Expressコネクターの第二組ピンの信号を前記第四PCI Expressコネクターの第二組ピンに送信し、前記第二ジャンパーボードの第一組金メッキ端子は、前記第三PCI Expressコネクターの第一組ピンに電気的に接続され、前記第二ジャンパーボードの第二組金メッキ端子は、前記第三PCI Expressコネクターの第二組ピンに電気的に接続されて、前記第三PCI Expressコネクターの第一組ピンの信号を前記第三PCI Expressコネクターの第二組ピンに送信して、前記第三PCI Expressコネクターの第二組ピンの信号を前記第四PCI Expressコネクターの第三組ピンに送信する。
【0010】
本発明に係る補助カードの片側には、第一組金メッキ端子、第二組金メッキ端子及び第三組金メッキ端子が設置され、前記補助カードの第一組金メッキ端子、第二組金メッキ端子及び第三組金メッキ端子は、1つのPCI Expressコネクターに差し込まれ、前記補助カードの第一組金メッキ端子は、チップに接続されている前記PCI Expressコネクターの第一組ピンに電気的に接続され、前記補助カードの第二組金メッキ端子は第三組金メッキ端子に対応して接続され、且つ前記補助カードの第二組金メッキ端子は、前記PCI Expressコネクターの第二組ピンに電気的に接続され、前記補助カードの第三組金メッキ端子は、前記PCI Expressコネクターの第三組ピンに電気的に接続されて、前記PCI Expressコネクターの第二組ピンの信号を第三組ピンに送信する。
【発明の効果】
【0011】
本発明のコネクターアセンブリは、ジャンパーボード又は補助カードを、外部カードが接続されないPCI Expressコネクターに差し込んで、外部カードが接続されないPCI Expressコネクターがチップセットから受ける信号を他のPCI Expressコネクターに送信することにより、PCI Expressコネクターの帯域幅を高める。又、前記補助カードは、ジャンパーボード及び外部接続カードを同じ電気回路基板に統合したので、使用に便利であり、且つコストを下げる。
【図面の簡単な説明】
【0012】
【図1】本発明の第一実施形態に係るコネクターアセンブリを示す図である。
【図2】図1に示すコネクターアセンブリのジャンパーボードを示す図である。
【図3】図1に示すコネクターアセンブリの使用状態を示す図である。
【図4】本発明の第二実施形態に係るコネクターアセンブリを示す図である。
【図5】図4に示すコネクターアセンブリのジャンパーボードを示す図である。
【図6】図4に示すコネクターアセンブリの使用状態を示す図である。
【図7】図4に示すコネクターアセンブリのジャンパーボードの他の実施形態を示す図である。
【図8】図4に示すコネクターアセンブリのジャンパーボードの他の実施形態を示す図である。
【図9】図7に示すジャンパーボードの使用状態を示す図である。
【図10】本発明の第三実施形態に係るコネクターアセンブリの構造を示す図である。
【図11】本発明の第四実施形態に係るコネクターアセンブリの構造を示す図である。
【図12】本発明の第五実施形態に係るコネクターアセンブリの構造を示す図である。
【図13】本発明の実施形態に係る補助カードを示す図である。
【発明を実施するための形態】
【0013】
以下、図面を参照して、本発明の実施形態について説明する。
【0014】
図1を参照すると、本発明の第一実施形態に係るコネクターアセンブリは、デスクトップパソコンのマザーボード10に設置され、第一PCI Express×16コネクター30、第二PCI Express×16コネクター40及びジャンパーボード20を備える。前記マザーボード10に設置されるチップセット(図示せず)に16レーンが設けられると仮定する場合、前記第一PCI Express×16コネクター30及び前記第二PCI Express×16コネクター40は、別々に8レーンを占用する。
【0015】
PCI Express×16コネクターは、A面及びB面を有し、全部で164個のピンを備え、具体的に説明すると、A面はA1〜A82の82個のピンを備え、B面はB1〜B82の82個のピンを備える。A1〜A13及びB1〜B13のピンは、駆動信号ピンであり、電源信号、クロック信号などを送信するために用いられ、A14〜A18及びB14〜B18のピンは、1レーン内の信号を送信するために用いられ、即ちPCI Express×1コネクターは、A1〜A18及びB1〜B18のピンを備える。A19〜A32及びB19〜B32のピンは、3レーン内の信号を送信するために用いられ、即ちPCI Express×4コネクターは、A1〜A32及びB1〜B32のピンを備える。A33〜A49及びB33〜B49のピンは、4レーン内の信号を送信するために用いられ、即ちPCI Express×8コネクターは、A1〜A49及びB1〜B49のピンを備える。A50〜A82及びB50〜B82のピンは、8レーン内の信号を送信するために用いられ、即ちPCI Express×16コネクターは、A1〜A82及びB1〜B82のピンを備える。本実施形態において、前記チップセットには16レーンが設けられ、前記第一PCI Express×16コネクター30及び前記第二PCI Express×16コネクター40がそれぞれ8レーンを占用するので、前記第一PCI Express×16コネクター30及び前記第二PCI Express×16コネクター40のA1〜A49及びB1〜B49のピンは、別々に前記チップセットからの信号を受信し、前記第一PCI Express×16コネクター30及び前記第二PCI Express×16コネクター40のA50〜A82及びB50〜B82のピンは、チップセットからの信号を受信しない。従って、PCI Express×16コネクターにPCI Express×8の外部接続カードを差し込む場合、PCI Express×16コネクターのA1〜A49及びB1〜B49のピンが信号を送信し、他のA50〜A82及びB50〜B82のピンは信号を送信しない。
【0016】
図2を参照すると、前記ジャンパーボード20は、電気回路基板であり、その一端には複数の金メッキ端子が設置され、これらの金メッキ端子はC面及びD面における138個のピンを備え、C面はC14〜C82の69個のピンを備え(C面の第一番目のピンはC14である)、D面はD14〜D82の69個のピンを備える(図示せず)。
【0017】
表1は、前記ジャンパーボード20の各々のピンの接続関係を示す。
【0018】
【表1】
【0019】
表1において、奇数行の各々のピンは、次の偶数行の同じ列に位置するピンに接続され、例えば、C14のピンはC50のピンに接続され、C20のピンはC55のピンに接続される。表1において、「X」はピンがないことを示し、即ちこの位置に対応されるピンはピンと接続されていないことを示し、例えば、C17のピン及びC30のピンは全てピンと接続していない。前記第一PCI Express×16コネクター30のA1〜A13及びB1〜B13のピンによって送信される電源信号及びクロック信号は、前記第二PCI Express×16コネクター40に送信されなくてもよいので、前記ジャンパーボード20のピンの数は前記第一PCI Express×16コネクター30のピンの数より少ない。同じ道理で、表1における前記ジャンパーボード20のC17のピン及びD19のピンはピンと接続せず、これは、前記C17のピン及び前記D19のピンに対応して接続される前記第一PCI Express×16コネクター30のA17のピン及びB19のピンは信号を前記第二PCI Express×16コネクター40に送信されないことを意味する。
【0020】
前記第一PCI Express×16コネクター30及び前記第二PCI Express×16コネクター40は、別々にA列及びB列の全部で164個のピンを備え、A列はA1〜A82の82個のピンを備え、B列はB1〜B82の82個のピンを備える。
【0021】
前記第一PCI Express×16コネクター30及び前記第二PCI Express×16コネクター40のA1〜A49及びB1〜B49のピンは、全てマザーボードに設置されたチップセットに対応して接続され、PCI Express×8コネクターのピンがチップセットに接続される方法と同じである。前記第一PCI Express×16コネクター30のA50〜A82及びB50〜B82のピンは、前記第二PCI Express×16コネクター40のA50〜A82及びB50〜B82のピンに接続され、即ち前記第一PCI Express×16コネクター30のA50ピンは、前記第二PCI Express×16コネクター40のA50のピンに接続され、前記第一PCI Express×16コネクター30のB50ピンは、前記第二PCI Express×16コネクター40のB50のピンに接続され、このほかも同様に接続される。
【0022】
図3を参照すると、使用する場合、前記第一PCI Express×16コネクター30が使用されず、前記第二PCI Express×16コネクター40のみにPCI Express×16の外部接続カード50が差し込まれると、前記ジャンパーボード20を前記第一PCI Express×16コネクター30に差し込む。この時、前記ジャンパーボード20のC14〜C82及びD14〜D82のピンは、前記第一PCI Express×16コネクター30のA14〜A82及びB14〜B82のピンに対応して接続される。
【0023】
以下、前記第一PCI Express×16コネクター30の各々のピンと前記ジャンパーボード20の各々のピンとの間の信号送信関係に関して説明する。前記第一PCI Express×16コネクター30のA14のピンを例に挙げると、前記ジャンパーボード20の各々のピンと前記第一PCI Express×16コネクター30の各々のピンとの間の接続関係(例えばA14のピンはC14のピンに接続され、A50のピンはC50のピンに接続される関係)及び前記ジャンパーボード20の各々のピンの間の接続関係(例えばC14のピンはC50のピンに接続される関係)に基づいて、前記第一PCI Express×16コネクター30のA14のピンの信号は、先ず前記ジャンパーボード20のC14のピンに送信されてから、続いて前記ジャンパーボード20のC50のピンに送信され、最終的に前記第一PCI Express×16コネクター30のA50のピンに送信される。他のピンの信号送信関係は、前記ジャンパーボード20の各々のピンと前記第一PCI Express×16コネクター30の各々のピンとの間の接続関係及び前記ジャンパーボード20の各々のピンの間の接続関係から理解することができるので、詳しい説明を省略する。前記ジャンパーボード20によって、前記第一PCI Express×16コネクター30のA14〜A49及びB14〜B49のピンは、前記チップセットからの信号を受信してから、チップセットからの信号を受信しないA50〜A82及びB50〜B82のピンに送信する。
【0024】
前記第一PCI Express×16コネクター30の各々のピンと前記第二PCI Express×16コネクター40の各々のピンとの間の接続関係(例えば前記第一PCI Express×16コネクター30のA50のピンは、前記第二PCI Express×16コネクター40のA50のピンに接続される関係)に基づいて、前記第一PCI Express×16コネクター30のA50のピンの信号は、前記第二PCI Express×16コネクター40のA50のピンに送信され、他のピンの信号送信関係は、同様である。
【0025】
前記第二PCI Express×16コネクター40のA1〜A49及びB1〜B49のピンは、チップセットの8レーン内の信号を受信し、前記第一PCI Express×16コネクター30のA14〜A49及びB14〜B49のピンは、チップセットの8レーン内の信号を受信してから前記ジャンパーボード20によって前記第一PCI Express×16コネクター30のA50〜A82及びB50〜B82のピンに送信し、前記第二PCI Express×16コネクター40のA50〜A82及びB50〜B82のピンは、前記第一PCI Express×16コネクター30のA50〜A82及びB50〜B82のピンに接続されてチップセットからの信号を受信するので、前記第二PCI Express×16コネクター40に差し込まれるPCI Express×16外部接続カードは、16レーンによってチップセットと通信することができ、即ち前記第二PCI Express×16コネクター40の帯域幅を2倍に高める。前記第一PCI Express×16コネクター30及び前記第二PCI Express×16コネクター40を互いに替えることができ、即ち前記ジャンパーボード20を前記第二PCI Express×16コネクター40に差し込み、PCI Express×16外部接続カードを前記第一PCI Express×16コネクター30に差し込んでも、上述の目的を達成することができる。
【0026】
前記第一PCI Express×16コネクター30のピンの信号が前記前記第二PCI Express×16コネクター40の対応するピンに送信され、又は前記第二PCI Express×16コネクター40のピンの信号が前記第一PCI Express×16コネクター30の対応するピンに送信されると、前記ジャンパーボード20の各々のピンの間の接続関係は、表1の接続方法に限定されるものではない。
【0027】
もし前記第一PCI Express×16コネクター30及び前記第二PCI Express×16コネクター40にそれぞれ1つのPCI Express×16外部接続カードが差し込まれると、前記第一PCI Express×16コネクター30に差し込まれる前記PCI Express×16外部接続カードは、前記第一PCI Express×16コネクター30のA1〜A49及びB1〜B49のピンによってチップセットと通信し、前記第二PCI Express×16コネクター40に差し込まれる前記PCI Express×16外部接続カードは、前記第二PCI Express×16コネクター40のA1〜A49及びB1〜B49のピンによってチップセットと通信し、即ち2つの前記PCI Express×16外部接続カードが前記チップセットと通信する帯域幅は、PCI Express×8コネクターがもたらす帯域幅と同じである。
【0028】
図4を参照すると、本発明の第二実施形態に係るコネクターアセンブリは、第一PCI Express×16コネクター32、第二PCI Express×16コネクター42及びジャンパーボード22を備え、前記第一PCI Express×16コネクター32及び前記第二PCI Express×16コネクター42は、別々にチップセットの8レーンを占用する。
【0029】
図5を参照すると、前記ジャンパーボード22は、電気回路基板であり、その一端には複数の金メッキ端子が設置され、これらの金メッキ端子はE面及びF面における68個のピンを備え、E面はE33〜E49、E65及びE67〜E82の34個のピンを備え、F面はF33〜F49及びF66〜F82の34個のピンを備える(図示せず)。E33〜E49のピンは、第一組のピンであり、E65及びE67〜E82のピンは、第二組のピンであり、F33〜F49のピンは、第三組のピンであり、F66〜F82のピンは、第四組のピンである。
【0030】
表2は、前記ジャンパーボード22の各々のピンの接続関係を表示する。
【0031】
【表2】
【0032】
表2において、奇数行の各々のピンは、次の偶数行の同じ列に位置するピンに接続され、例えば、E33のピンはE65のピンに接続され、F34のピンはF67のピンに接続される。
【0033】
前記第一PCI Express×16コネクター32と前記第二PCI Express×16コネクター42との間の接続関係は、前記第一実施形態における前記第一PCI Express×16コネクター30と前記第二PCI Express×16コネクター40との間の接続関係と同じであり、即ち前記第一PCI Express×16コネクター32のA50〜A82のピンは、前記第二PCI Express×16コネクター42のA50〜A82のピンに対応して接続され、前記第一PCI Express×16コネクター32のB50〜B82のピンは、前記第二PCI Express×16コネクター42のB50〜B82のピンに対応して接続される。
【0034】
使用する場合、図6に示したように、前記ジャンパーボード22を前記第一PCI Express×16コネクター32に差し込み、前記ジャンパーボード22のE33〜E49、E65及びE67〜E82のピンは、前記第一PCI Express×16コネクター32のA33〜A49、A65及びA67〜A82のピンに対応して接続され、前記ジャンパーボード22のF33〜F49及びF66〜F82のピンは、前記第一PCI Express×16コネクター32のB33〜B49及びB66〜B82のピンに対応して接続される。
【0035】
以下、前記第一PCI Express×16コネクター32の各々のピンと前記ジャンパーボード22の各々のピンとの間の信号送信関係について説明する。前記第一PCI Express×16コネクター32のA33のピンを例に挙げると、前記ジャンパーボード22の各々のピンと前記第一PCI Express×16コネクター32の各々のピンとの間の接続関係(例えばA33のピンはE33のピンに接続され、A65のピンはE65のピンに接続される関係)及び前記ジャンパーボード22の各々のピンの間の接続関係(例えばE33のピンはE65のピンに接続される関係)に基づいて、前記第一PCI Express×16コネクター32のA33のピンの信号は、先ず前記ジャンパーボード22のE33のピンに送信されてから、続いて前記ジャンパーボード22のE65のピンに送信され、最終的に前記第一PCI Express×16コネクター32のA65のピンに送信される。他のピンの信号送信関係は、前記ジャンパーボード22の各々のピンと前記第一PCI Express×16コネクター32の各々のピンとの間の接続関係及び前記ジャンパーボード22の各々のピンの間の接続関係から理解することができるので、詳しい説明を省略する。前記ジャンパーボード22によって、前記第一PCI Express×16コネクター32のA33〜A49及びB33〜B49のピンは、前記チップセットからの信号を受信してから、チップセットからの信号を受信しないA65、A67〜A82及びB66〜B82のピンに送信する。
【0036】
前記第一PCI Express×16コネクター32の各々のピンと前記第二PCI Express×16コネクター42の各々のピンとの間の接続関係(例えば前記第一PCI Express×16コネクター32のA65のピンは、前記第二PCI Express×16コネクター42のA65のピンに接続される関係)に基づいて、前記第一PCI Express×16コネクター32のA65のピンの信号は、前記第二PCI Express×16コネクター42のA65のピンに送信され、他のピンの信号送信関係は、同様である。
【0037】
前記第二PCI Express×16コネクター42のA1〜A49及びB1〜B49のピンは、チップセットの8レーン内の信号を受信し、前記第一PCI Express×16コネクター32のA33〜A49及びB33〜B49のピンは、チップセットの4レーン内の信号を受信してから前記ジャンパーボード22によって前記第一PCI Express×16コネクター32のA65、A67〜A82及びB66〜B82のピンに送信し、前記第二PCI Express×16コネクター42のA65、A67〜A82及びB66〜B82のピンは、前記第一PCI Express×16コネクター30のA65、A67〜A82及びB66〜B82のピンに接続されてチップセットからの信号を受信するので、前記第二PCI Express×16コネクター42に差し込まれるPCI Express×16外部接続カード55は、12レーンによってチップセットと通信することができ、即ちその帯域幅を1.5倍に高める。前記第一PCI Express×16コネクター32のA1〜A32及びB1〜B32のピンは、依然として前記チップセットからの信号を正常に受信し、即ち前記第一PCI Express×16コネクター32にPCI Express×4外部接続カード52が差し込まれても、前記第一PCI Express×16コネクター32は依然として正常に作動する。
【0038】
前記第一PCI Express×16コネクター32のピンの信号が前記前記第二PCI Express×16コネクター42の対応するピンに送信されれば、前記ジャンパーボード22のピンの間の接続関係は、表2の接続方法に限定されるものではない。
【0039】
前記第一実施形態及び前記第二実施形態に基づいて、その発明の属する技術の分野における通常の知識を有する者は、他の実施形態において、前記第一PCI Express×16コネクター32がチップセットの7レーン内の信号を前記第二PCI Express×16コネクター42に受信する(前記第一PCI Express×16コネクター32のA19〜A49のピンの信号を前記第二PCI Express×16コネクター42のA19〜A49のピンに送信し、前記第一PCI Express×16コネクター32のB19〜B49のピンの信号を前記第二PCI Express×16コネクター42のB19〜B49のピンに送信する)ことができることを容易に想到することができ、このように前記第二PCI Express×16コネクター42に差し込まれたPCI Express×16外部接続カードは15レーンによってチップセットと通信することができ、即ちその帯域幅を約2倍に高める。この時、前記第一PCI Express×16コネクター32のA1〜A18及びB1〜B18のピンは、依然としてチップセットからの信号を正常に受信し、即ち前記第一PCI Express×16コネクター32にPCI Express×1外部接続カードを差し込んでも、前記第一PCI Express×16コネクター32は依然として正常に作動することができる。当然ながら、この時にジャンパーボードの構造も対応して改変されることを必要とする。
【0040】
図7及び図8を参照すると、前記ジャンパーボード22を便利に抜き出し、且つ前記ジャンパーボード22を前記第一PCI Express×16コネクター32に差し込む時に方向を間違えることを防止するために、前記ジャンパーボード22には、フールプルーフ装置及び抜取装置が設置される。
【0041】
前記フールプルーフ装置は、前記ジャンパーボード22の対向する両側に設置される第一フールプルーフ部材230及び第二フールプルーフ部材240を備え、前記第一フールプルーフ部材230の底部及び前記第二フールプルーフ部材240の底部から前記ジャンパーボード22の金メッキ端子が設置されている側辺までの距離は異なる。前記第一フールプルーフ部材230は、2つの挟持部2300、2302及び2つの前記挟持部2300、2302の上端部の一側を接続する接続部2305を備える。2つの前記挟持部2300、2302には、1つの円孔が同一の軸線を有するようにそれぞれに設けられ、1つの固定柱2306は2つの前記挟持部2300、2302の2つの円孔を貫通する。前記第二フールプルーフ部材240は、2つの挟持部2400、2402及び2つの前記挟持部2400、2402の下端部を接続する接続部2405を備える。2つの前記挟持部2400、2402には、2つの円孔がそれぞれに設けられ、2つの固定柱2406、2408は2つの前記挟持部2400、2402の4つの円孔を貫通する。
【0042】
前記ジャンパーボード22の長手方向端部である第一端には、円孔226及び切欠口が設けられ、前記ジャンパーボード22の長手方向端部である第二端には、2つの円孔223及び225が設けられる。前記ジャンパーボード22の金メッキ端子が設置されていない片側には、2つのスロット227及び228が互いに離間して且つ長手方向に延在して設けられる。
【0043】
前記抜取装置は、2つの抜取シート229を備える。2つの前記抜取シート229の一端は、それぞれ2つの前記スロット227及び228に挿入されてから中空の円柱体を形成するように曲げられており、2つの前記抜取シート229が前記ジャンパーボード22の2つの前記スロット227及び228に固定される。
【0044】
組み立てる場合、前記固定柱2306が前記第一フールプルーフ部材230の挟持部2300の円孔、前記ジャンパーボード22の第一端の円孔226及び前記第一フールプルーフ部材230の挟持部2302の円孔を順次に貫通して、前記第一フールプルーフ部材230を前記ジャンパーボード22の第一端に固定する。同じ方法によって前記第二フールプルーフ部材240を前記ジャンパーボード22の第二端に固定する。
【0045】
前記第一フールプルーフ部材230及び前記第二フールプルーフ部材240は異なる構造を有するので、前記第二フールプルーフ部材240が前記第一PCI Express×16コネクター32の長手方向端部に位置し、前記第一フールプルーフ部材230が前記第一PCI Express×16コネクター32の長手方向中間部に位置する場合、前記ジャンパーボード22を前記第一PCI Express×16コネクター32に差し込むことができ(図9を参照)、このようにフールプルーフの目的を達成する。前記ジャンパーボード22を抜き出す場合、2つの前記抜取シート229を上に向かって引っ張ると、前記ジャンパーボード22を抜き出すことができる。前記第一フールプルーフ部材230の挟持部2300と挟持部2302との間には隙間が形成されているので、前記ジャンパーボード22が前記第一PCI Express×16コネクター32に差し込まれても、依然として外部接続カードを前記第一PCI Express×16コネクター32に差し込むことができる。
【0046】
図10を参照すると、本発明の第三実施形態に係るコネクターアセンブリは、サーバーのマザーボードに使用され、前記コネクターアセンブリは、第一PCI Express×16コネクター35、第二PCI Express×16コネクター45、第三PCI Express×16コネクター46、第四PCI Express×16コネクター47、PCI Express×8コネクター49、拡張ボード25及びジャンパーボード26を備える。前記第一PCI Express×16コネクター35は、マザーボードに設置され、前記第二PCI Express×16コネクター45及び前記PCI Express×8コネクター49は、前記マザーボードにおいて前記第一PCI Express×16コネクター35に平行となるように1つの直線に設置され、前記第三PCI Express×16コネクター46及び第四PCI Express×16コネクター47は、前記拡張ボード25に設置される。
【0047】
本実施形態において、チップセットに設けられた最大レーン数が16であると、前記第一PCI Express×16コネクター35が8レーンを占用し、前記第二PCI Express×16コネクター45が8レーンを占用し、前記PCI Express×8コネクター49はレーンを占用しない。前記第一PCI Express×16コネクター35のA1〜A49及びB1〜B49のピンは、前記PCI Express×8コネクター49のA1〜A49及びB1〜B49のピンに対応して接続され、即ち前記PCI Express×8コネクター49のA1〜A49及びB1〜B49のピンは、前記第一PCI Express×16コネクター35のA1〜A49及びB1〜B49のピンが受信したチップセットからの信号を受信する。前記拡張ボード25は、前記マザーボードに差し込まれる外部接続カードの方向を前記マザーボードに垂直となる方向から前記マザーボードに平行となる方向に改変して、ホストコンピュータのケース内で使用する空間を低減する。使用する時、前記拡張ボード25の金メッキ端子は、前記第二PCI Express×16コネクター45及び前記PCI Express×8コネクター49に差し込まれ、即ち前記第二PCI Express×16コネクター45の8レーンの信号を前記拡張ボード25に設置された前記第三PCI Express×16コネクター46に送信し、前記PCI Express×8コネクター49の8レーンの信号を前記拡張ボード25に設置された前記第四PCI Express×16コネクター47に送信する。
【0048】
前記ジャンパーボード26は、電気回路基板であり、その構造は前記第一実施形態における前記ジャンパーボード20又は前記第二実施形態における前記ジャンパーボード22と同じである。前記ジャンパーボード26の構造が前記ジャンパーボード20の構造と同じである場合、前記第四PCI Express×16コネクター47と前記第三PCI Express×16コネクター46との接続関係は、前記第一実施形態における前記第一PCI Express×16コネクター30と前記第二PCI Express×16コネクター40との接続関係と同じである。この時、前記ジャンパーボード26は、前記第四PCI Express×16コネクター47に差し込まれ、前記第三PCI Express×16コネクター46が16レーンを占用するようにして、前記第三PCI Express×16コネクター46に差し込まれるPCI Express×16外部接続カードがチップセットと通信する際の帯域幅を高める。その原理は前記第一実施形態と完全に同じであるので、詳しい説明を省略する。
【0049】
前記ジャンパーボード26の構造が前記ジャンパーボード22の構造と同じである場合、前記第四PCI Express×16コネクター47と前記第三PCI Express×16コネクター46との接続関係は、前記第二実施形態における前記第一PCI Express×16コネクター32と前記第二PCI Express×16コネクター42との接続関係と類似する。この時、前記ジャンパーボード26は、前記第四PCI Express×16コネクター47に差し込まれ、前記第三PCI Express×16コネクター46が12レーンを占用するようにして、前記第三PCI Express×16コネクター46に差し込まれるPCI Express×16外部接続カードがチップセットと通信する際の帯域幅を高める。この時、前記第四PCI Express×16コネクター47に同時にPCI Express×4外部接続カードを差し込むことができる。その原理は前記第二実施形態と完全に同じであるので、詳しい説明を省略する。
【0050】
図11を参照すると、本発明の第四実施形態に係るコネクターアセンブリは、サーバーのマザーボードに使用され、前記コネクターアセンブリは、第一PCI Express×16コネクター300、第二PCI Express×16コネクター302、第三PCI Express×16コネクター305、ジャンパーボード252及び拡張ボード255を備える。前記第一PCI Express×16コネクター300及び前記第二PCI Express×16コネクター302は、マザーボードに設置される。前記第一PCI Express×16コネクター300及び前記第二PCI Express×16コネクター302は、それぞれチップセットの8レーンを占用する。
【0051】
前記第一PCI Express×16コネクター300と前記第二PCI Express×16コネクター302との接続関係は、前記第一実施形態における前記第一PCI Express×16コネクター30と前記第二PCI Express×16コネクター40との接続関係と同じである。前記ジャンパーボード252の構造及びその金メッキ端子の間の接続関係は、前記第一実施形態における前記ジャンパーボード20と同じである。
【0052】
前記第三PCI Express×16コネクター305は、前記拡張ボード255に設置される。前記ジャンパーボード252は、前記第一PCI Express×16コネクター300に差し込まれて、前記第一PCI Express×16コネクター300が受信したチップセットの8レーン内の信号を前記第二PCI Express×16コネクター302に送信して、前記第二PCI Express×16コネクター302がチップセットの16レーン内の信号を受信するようにする。前記拡張ボード255は、前記第二PCI Express×16コネクター302に差し込まれて、前記第二PCI Express×16コネクター302が受信するチップセットの16レーンの信号を前記第三PCI Express×16コネクター305に送信して、前記第三PCI Express×16コネクター305に差し込まれるPCI Express×16外部接続カードは、16レーンによってチップセットと通信することができる。
【0053】
前記ジャンパーボード252の構造及び金メッキ端子の間の接続関係は、前記第二実施形態における前記ジャンパーボード22と同じであることもできる。この時、前記ジャンパーボード252を前記第一PCI Express×16コネクター300に差し込み、前記拡張ボード255を前記第二PCI Express×16コネクター302に差し込むと、前記第三PCI Express×16コネクター305に差し込まれるPCI Express×16外部接続カードは、12レーンによってチップセットと通信することができ、前記第一PCI Express×16コネクター300にPCI Express×4外部接続カードを同時に差し込んでも、依然として正常に作動することができる。
【0054】
図12を参照すると、本発明の第五実施形態に係るコネクターアセンブリは、第一PCI Express×16コネクター(図示せず)、第二PCI Express×16コネクター420、第三PCI Express×16コネクター460、前記第一PCI Express×16コネクターに差し込まれる拡張ボード250及び前記第二PCI Express×16コネクター420に差し込まれるジャンパーボード260を備える。前記第一PCI Express×16コネクターは、マザーボードに設置され且つチップセットの16レーンを占用する。前記第二PCI Express×16コネクター420及び前記第三PCI Express×16コネクター460は、全て前記拡張ボード250に設置される。前記拡張ボード250は電気回路基板を備え、その一端には複数の金メッキ端子が設置され、前記拡張ボード250は、前記第一PCI Expressコネクターが受信したチップセットからの信号を前記第二PCI Express×16コネクター420の第一組ピン及び前記第三PCI Express×16コネクター460の第一組ピンに送信する。
【0055】
前記ジャンパーボード260の構造は、前記第一実施形態における前記ジャンパーボード20の構造又は前記第二実施形態における前記ジャンパーボード22の構造と同じであるので、詳しい説明を省略する。
【0056】
前記第一実施形態のように、前記ジャンパーボード260を前記第二PCI Express×16コネクター420に差し込む場合、前記第三PCI Express×16コネクター460に差し込まれるPCI Express×16外部接続カード462は、16レーンによってチップセットと通信することができ、即ちその帯域幅を2倍に高める。前記第二実施形態のように、前記ジャンパーボード260を前記第二PCI Express×16コネクター420に差し込む場合、前記第三PCI Express×16コネクター460に差し込まれるPCI Express×16外部接続カード462は、12レーンによってチップセットと通信することができ、即ちその帯域幅を1.5倍に高める。
【0057】
前記ジャンパーボード20、22、26又は260は、PCI Express×4、PCI Express×8又はPCI Express×16などの外部接続カードとともに同じ電気回路基板に統合して、補助カードを形成することができる。図13を参照すると、PCI Express×4外部接続カードと前記ジャンパーボード22とを統合した補助カード28において、符号P部分のピンは、PCI Express×4外部接続カードのピンと同じであり、符号Q部分のピンは、前記第二実施形態における前記ジャンパーボード22のピンと同じである。このように前記ジャンパーボード22を単独で使用することを減少し、使用に便利であり、且つ前記ジャンパーボード22を単独で製造することに比べて、前記ジャンパーボード22とPCI Express×4外部接続カードとを前記補助カード28に統合することにより、コストを下げることができる。前記ジャンパーボード20、26又は260と、外部接続カードと、を同じ電気回路基板に統合する原理は、前記ジャンパーボード22とPCI Express×4外部接続カードとを同じ補助カード28に統合する原理と同じであり、同様に前記ジャンパーボード20、22、26又は260と、PCI Express×8又はPCI Express×16と、などの外部接続カードを同じ補助カードに統合する原理とも同じであるので、詳しい説明を省略する。
【0058】
他の実施形態において、2つのジャンパーボードを別々に2つのPCI Express×8コネクターに差し込んで、2つの前記PCI Express×8コネクターは自分が受信するチップセットの4レーン内の信号を他のPCI Express×16コネクターにそれぞれ送信して、前記PCI Express×16コネクターがチップセットの16レーン内の信号を受信する(前記PCI Express×16コネクターは、チップセット8レーン内の信号を受信するとともに、2つの前記PCI Express×8コネクターからそれぞれ送信するチップセットの4レーン内の信号を受信する)ようにして、前記PCI Express×16コネクターに差し込まれるPCI Express×16外部接続カードは、16レーンによってチップセットと通信することができる。又、1つのジャンパーボードをPCI Express×16コネクターに差し込んで、前記PCI Express×16コネクターが受信するチップセットの8レーン内の信号を2つのPCI Express×8コネクターに送信して、2つの前記PCI Express×8コネクターはそれぞれチップセットの8レーン内の信号を受信することができる。
【0059】
上述したように、上述の実施形態は同様に拡張ボードを含む場合にも適用し、その原理は上述の実施形態と同じであり、即ち第一PCI Expressコネクター〜第四PCI Expressコネクター、第一ジャンパーボード〜第二ジャンパーボード及び拡張ボードを備える。前記第一PCI Expressコネクターは電気回路基板に設置され、前記第一PCI Expressコネクターは、チップセットに接続されてチップセットからの信号を受信する。前記拡張ボードは前記第一PCI Expressコネクターに差し込まれて、前記拡張ボードの電気回路基板の一端に設置される第一組金メッキ端子、第二組金メッキ端子及び第三組金メッキ端子は、前記第一PCI Expressコネクターのピンに電気的に接続される。前記第二PCI Expressコネクター、前記第三PCI Expressコネクター及び前記第四PCI Expressコネクターは、全て拡張ボードに設置され、且つ前記第二PCI Expressコネクターの第一組ピンは、前記拡張ボードの第一組金メッキ端子に対応して電気的に接続され、前記第三PCI Expressコネクターの第一組ピンは、前記拡張ボードの第二組金メッキ端子に対応して電気的に接続され、前記第四PCI Expressコネクターの第一組ピンは、前記拡張ボードの第三組金メッキ端子に対応して電気的に接続され、前記第二PCI Expressコネクター〜前記第四PCI Expressコネクターの第一組ピンは、前記第一PCI Expressコネクターが受信したチップセットからの信号を受信するために用いられ、前記第二PCI Expressコネクターの第二組ピンは、前記第四PCI Expressコネクターの第二組ピンに接続され、前記第三PCI Expressコネクターの第二組ピンは、前記第四PCI Expressコネクターの第三組ピンに接続される。前記第一ジャンパーボード及び前記第二ジャンパーボードの電気回路基板の一端には、全て第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第一組金メッキ端子は、前記第二組金メッキ端子に対応して電気的に接続される。前記第一ジャンパーボードは、前記第二PCI Expressコネクターに差し込まれ、前記第一ジャンパーボードの第一組金メッキ端子は、前記第二PCI Expressコネクターの第一組ピンに電気的に接続され、前記第一ジャンパーボードの第二組金メッキ端子は、前記第二PCI Expressコネクターの第二組ピンに電気的に接続される。前記第二ジャンパーボードの第一組金メッキ端子は、前記第三PCI Expressコネクターの第一組ピンに電気的に接続され、前記第二ジャンパーボードの第二組金メッキ端子は、前記第三PCI Expressコネクターの第二組ピンに電気的に接続される。前記第二PCI Expressコネクターの第一組ピンの信号は、前記第一ジャンパーボードによって前記第二PCI Expressコネクターの第二組ピンに送信されてから、前記第四PCI Expressコネクターの第二組ピンに送信される。前記第三PCI Expressコネクターの第一組ピンの信号は、前記第二ジャンパーボードによって前記第三PCI Expressコネクターの第二組ピンに送信されてから、前記第四PCI Expressコネクターの第三組ピンに送信される。
【0060】
以上、本発明を実施例に基づいて具体的に説明したが、本発明は、上述の実施例に限定されるものではなく、その要旨を逸脱しない範囲において、種々の変更が可能であることは勿論であって、本発明の技術的範囲は、以下の特許請求の範囲から決まる。
【符号の説明】
【0061】
10 マザーボード
20,22,26,252,260 ジャンパーボード
25,255,250 拡張ボード
28 補助カード
30,32,35,40,42,45,46,47,300,302,305,420,460 PCI Express×16コネクター
49 PCI Express×8コネクター
50,52,55,462 外部接続カード
223,225,226 円孔
227,228 スロット
229 抜取シート
230 第一フールプルーフ部材
240 第二フールプルーフ部材
2300,2302,2400,2402 挟持部
2305,2405 接続部
2306,2406,2408 固定柱
【技術分野】
【0001】
本発明は、コネクターに関するものであり、特にPCI Express(Peripheral Component Interconnect Express)コネクターアセンブリ及びこれに用いられる補助カードに関するものである。
【背景技術】
【0002】
パソコンのマザーボードには一般的にPCI Express×16コネクターが設置されるが、チップセット又はCPUに設けられるレーン数が限られているため、PCI Express×16コネクターにおいて、8レーンだけが送受信できる。例えば、マザーボードにチップセット、PCI Express×4コネクター、PCI Express×8コネクター及びPCI Express×16コネクターが設置され、前記チップセットに20レーンが設けられる場合、前記PCI Express×4コネクターが4レーンを占用し、前記PCI Express×8コネクターが8レーンを占用し、前記PCI Express×16コネクターは8レーンを占用する。PCI Express×16コネクターは、ビデオカードのようなPCI Express×16の外部接続カードを差し込むために用いられる。しかし、PCI Express×16のビデオカードがPCI Express×16コネクターに差し込まれる場合、PCI Express×16コネクターの帯域幅は、PCI Express×8コネクターの帯域幅と同じである。PCI Express×4コネクター及びPCI Express×8コネクターが使用されない場合、PCI Express×4コネクター及びPCI Express×8コネクターに接続されるレーンは浪費される。
【発明の概要】
【発明が解決しようとする課題】
【0003】
本発明の目的は、前記課題を解決し、PCI Expressコネクターの帯域幅を高め且つ各々のPCI Expressコネクターが占用するレーン数を可変的に割り当てることができるコネクターアセンブリ及びこれに用いられる補助カードを提供することである。
【課題を解決するための手段】
【0004】
本発明に係るコネクターアセンブリは、ジャンパーボードと、電気回路基板に設置される第一PCI Expressコネクター及び第二PCI Expressコネクターと、を備え、前記第一PCI Expressコネクターの第一組ピン及び前記第二PCI Expressコネクターの第一組ピンは、チップに接続されてチップからの信号を受信し、前記第一PCI Expressコネクターの第二組ピンは、前記第二PCI Expressコネクターの第二組ピンに対応して接続され、前記ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第一組金メッキ端子は、前記第二組金メッキ端子に対応して電気的に接続され、前記ジャンパーボードは前記第一PCI Expressコネクターに差し込まれ、前記ジャンパーボードの第一組金メッキ端子は、前記第一PCI Expressコネクターの第一組ピンに電気的に接続され、前記ジャンパーボードの第二組金メッキ端子は、前記第一PCI Expressコネクターの第二組ピンに電気的に接続されて、前記第一PCI Expressコネクターの第一組ピンの信号を前記第一PCI Expressコネクターの第二組ピンに送信して、前記第一PCI Expressコネクターの第二組ピンの信号を前記第二PCI Expressコネクターの第二組ピンに送信する。
【0005】
本発明に係るコネクターアセンブリは、第一PCI Expressコネクターと、第二PCI Expressコネクターと、第三PCI Expressコネクターと、ジャンパーボードと、拡張ボードと、を備え、前記第一PCI Expressコネクター及び前記第二PCI Expressコネクターは、全て電気回路基板に設置され、前記第一PCI Expressコネクターの第一組ピン及び前記第二PCI Expressコネクターの第一組ピンは、チップに接続されてチップからの信号を受信し、前記第一PCI Expressコネクターの第二組ピンは、前記第二PCI Expressコネクターの第二組ピンに対応して接続され、前記ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第一組金メッキ端子は、前記第二組金メッキ端子に対応して電気的に接続され、前記ジャンパーボードは前記第一PCI Expressコネクターに差し込まれ、前記ジャンパーボードの第一組金メッキ端子は、前記第一PCI Expressコネクターの第一組ピンに電気的に接続され、前記ジャンパーボードの第二組金メッキ端子は、前記第一PCI Expressコネクターの第二組ピンに電気的に接続されて、前記第一PCI Expressコネクターの第一組ピンの信号を前記第一PCI Expressコネクターの第二組ピンに送信して、従って前記第一PCI Expressコネクターの第二組ピンの信号を前記第二PCI Expressコネクターの第二組ピンに送信し、前記拡張ボードは電気回路基板を備え、その一端には複数の金メッキ端子が設置され、前記拡張ボードは前記第二PCI Expressコネクターに差し込まれ、前記拡張ボードの複数の金メッキ端子は、前記第二PCI Expressコネクターの第一組ピン及び第二組ピンに電気的に接続され、前記第三PCI Expressコネクターは、前記拡張ボードに設置され、前記第三PCI Expressコネクターのピンは、前記拡張ボードの金メッキ端子に対応して電気的に接続されて、前記第二PCI Expressコネクターの第一組ピン及び第二組ピンが受信したチップからの信号を受信する。
【0006】
本発明に係るコネクターアセンブリは、第一PCI Expressコネクターと、第二PCI Expressコネクターと、第三PCI Expressコネクターと、第四PCI Expressコネクターと、第五PCI Expressコネクターと、ジャンパーボードと、拡張ボードと、を備え、前記第一PCI Expressコネクター、前記第二PCI Expressコネクター及び前記第三PCI Expressコネクターは、全て電気回路基板に設置され、前記第四PCI Expressコネクター及び前記第五PCI Expressコネクターは、全て前記拡張ボードに設置され、前記第一PCI Expressコネクターの第一組ピン及び前記第二PCI Expressコネクターの第一組ピンは、チップに接続されてチップからの信号を受信し、前記第一PCI Expressコネクターの第一組ピンは、前記第三PCI Expressコネクターのピンに対応して接続されて、前記第一PCI Expressコネクターが受信したチップからの信号を前記第三PCI Expressコネクターに送信し、前記拡張ボードは前記第二PCI Expressコネクター及び前記第三PCI Expressコネクターに差し込まれて、前記第二PCI Expressコネクター及び前記第三PCI Expressコネクターが受信したチップからの信号を前記第四PCI Expressコネクター及び前記第五PCI Expressコネクターに送信し、前記ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第一組金メッキ端子は、前記第二組金メッキ端子に対応して電気的に接続され、前記ジャンパーボードは前記第四PCI Expressコネクターに差し込まれ、前記ジャンパーボードの第一組金メッキ端子は、前記第四PCI Expressコネクターの第一組ピンに電気的に接続され、前記ジャンパーボードの第二組金メッキ端子は、前記第四PCI Expressコネクターの第二組ピンに電気的に接続されて、前記第四PCI Expressコネクターの第一組ピンの信号を前記第四PCI Expressコネクターの第二組ピンに送信して、前記第四PCI Expressコネクターの第二組ピンの信号を前記第五PCI Expressコネクターの第二組ピンに送信する。
【0007】
本発明に係るコネクターアセンブリは、第一PCI Expressコネクターと、第二PCI Expressコネクターと、第三PCI Expressコネクターと、ジャンパーボードと、拡張ボードと、を備え、前記第一PCI Expressコネクターは電気回路基板に設置され、前記第一PCI Expressコネクターのピンは、チップに接続されてチップからの信号を受信し、前記拡張ボードは電気回路基板を備え、その一端には複数の金メッキ端子が設置され、前記拡張ボードは前記第一PCI Expressコネクターに差し込まれて、前記第一PCI Expressコネクターが受信したチップからの信号を前記拡張ボードに設置された前記第二PCI Expressコネクター及び前記第三PCI Expressコネクターの第一組ピンに送信し、前記ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第一組金メッキ端子は、前記第二組金メッキ端子に対応して電気的に接続され、前記ジャンパーボードは前記第二PCI Expressコネクターに差し込まれ、前記ジャンパーボードの第一組金メッキ端子は、前記第二PCI Expressコネクターの第一組ピンに電気的に接続され、前記ジャンパーボードの第二組金メッキ端子は、前記第二PCI Expressコネクターの第二組ピンに電気的に接続されて、前記第二PCI Expressコネクターの第一組ピンの信号を前記第二PCI Expressコネクターの第二組ピンに送信して、前記第二PCI Expressコネクターの第二組ピンの信号を前記第三PCI Expressコネクターの第二組ピンに送信する。
【0008】
本発明に係るコネクターアセンブリは、第一PCI Expressコネクターと、第二PCI Expressコネクターと、第三PCI Expressコネクターと、第一ジャンパーボードと、第二ジャンパーボードと、を備え、前記第一PCI Expressコネクター、前記第二PCI Expressコネクター及び前記第三PCI Expressコネクターは、全て電気回路基板に設置され、前記第一PCI Expressコネクターの第一組ピン、前記第二PCI Expressコネクターの第一組ピン及び前記第三PCI Expressコネクターの第一組ピンは、チップに接続されてチップからの信号を受信し、前記第一PCI Expressコネクターの第二組ピンは、前記第三PCI Expressコネクターの第二組ピンに接続され、前記第二PCI Expressコネクターの第二組ピンは、前記第三PCI Expressコネクターの第三組ピンに接続され、前記第一ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第一ジャンパーボードの第一組金メッキ端子は、前記第一ジャンパーボードの第二組金メッキ端子に対応して電気的に接続され、前記第二ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第二ジャンパーボードの第一組金メッキ端子は、前記第二ジャンパーボードの第二組金メッキ端子に対応して電気的に接続され、前記第一ジャンパーボードは、前記第一PCI Expressコネクターに差し込まれ、前記第一ジャンパーボードの第一組金メッキ端子は、前記第一PCI Expressコネクターの第一組ピンに電気的に接続され、前記第一ジャンパーボードの第二組金メッキ端子は、前記第一PCI Expressコネクターの第二組ピンに電気的に接続されて、前記第一PCI Expressコネクターの第一組ピンの信号を前記第一PCI Expressコネクターの第二組ピンに送信して、前記第一PCI Expressコネクターの第二組ピンの信号を前記第三PCI Expressコネクターの第二組ピンに送信し、前記第二ジャンパーボードは、前記第二PCI Expressコネクターに差し込まれ、前記第二ジャンパーボードの第一組金メッキ端子は、前記第二PCI Expressコネクターの第一組ピンに電気的に接続され、前記第二ジャンパーボードの第二組金メッキ端子は、前記第二PCI Expressコネクターの第二組ピンに電気的に接続されて、前記第二PCI Expressコネクターの第一組ピンの信号を前記第二PCI Expressコネクターの第二組ピンに送信して、前記第二PCI Expressコネクターの第二組ピンの信号を前記第三PCI Expressコネクターの第三組ピンに送信する。
【0009】
本発明に係るコネクターアセンブリは、第一PCI Expressコネクターと、第二PCI Expressコネクターと、第三PCI Expressコネクターと、第四PCI Expressコネクターと、第一ジャンパーボードと、第二ジャンパーボードと、拡張ボードと、を備え、前記第一PCI Expressコネクターは、電気回路基板に設置され、前記第一PCI Expressコネクターのピンは、チップに接続されてチップからの信号を受信し、前記拡張ボードは、前記第一PCI Expressコネクターに差し込まれて、前記拡張ボードの電気回路基板の一端に設置される第一組金メッキ端子、第二組金メッキ端子及び第三組金メッキ端子は、前記第一PCI Expressコネクターのピンに電気的に接続され、前記第二PCI Expressコネクター、前記第三PCI Expressコネクター及び前記第四PCI Expressコネクターは、全て拡張ボードに設置され、且つ前記第二PCI Expressコネクターの第一組ピンは、前記拡張ボードの第一組金メッキ端子に対応して電気的に接続され、前記第三PCI Expressコネクターの第一組ピンは、前記拡張ボードの第二組金メッキ端子に対応して電気的に接続され、前記第四PCI Expressコネクターの第一組ピンは、前記拡張ボードの第三組金メッキ端子に対応して電気的に接続され、前記第二PCI Expressコネクター、前記第三PCI Expressコネクター及び前記第四PCI Expressコネクターの第一組ピンは、前記第一PCI Expressコネクターが受信したチップセットからの信号を受信するために用いられ、前記第二PCI Expressコネクターの第二組ピンは、前記第四PCI Expressコネクターの第二組ピンに接続され、前記第三PCI Expressコネクターの第二組ピンは、前記第四PCI Expressコネクターの第三組ピンに接続され、前記第一ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第一ジャンパーボードの第一組金メッキ端子は、前記第一ジャンパーボードの第二組金メッキ端子に対応して電気的に接続され、前記第二ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第二ジャンパーボードの第一組金メッキ端子は、前記第二ジャンパーボードの第二組金メッキ端子に対応して電気的に接続され、前記第一ジャンパーボードは、前記第二PCI Expressコネクターに差し込まれ、前記第一ジャンパーボードの第一組金メッキ端子は、前記第二PCI Expressコネクターの第一組ピンに電気的に接続され、前記第一ジャンパーボードの第二組金メッキ端子は、前記第二PCI Expressコネクターの第二組ピンに電気的に接続されて、前記第二PCI Expressコネクターの第一組ピンの信号を前記第二PCI Expressコネクターの第二組ピンに送信して、前記第二PCI Expressコネクターの第二組ピンの信号を前記第四PCI Expressコネクターの第二組ピンに送信し、前記第二ジャンパーボードの第一組金メッキ端子は、前記第三PCI Expressコネクターの第一組ピンに電気的に接続され、前記第二ジャンパーボードの第二組金メッキ端子は、前記第三PCI Expressコネクターの第二組ピンに電気的に接続されて、前記第三PCI Expressコネクターの第一組ピンの信号を前記第三PCI Expressコネクターの第二組ピンに送信して、前記第三PCI Expressコネクターの第二組ピンの信号を前記第四PCI Expressコネクターの第三組ピンに送信する。
【0010】
本発明に係る補助カードの片側には、第一組金メッキ端子、第二組金メッキ端子及び第三組金メッキ端子が設置され、前記補助カードの第一組金メッキ端子、第二組金メッキ端子及び第三組金メッキ端子は、1つのPCI Expressコネクターに差し込まれ、前記補助カードの第一組金メッキ端子は、チップに接続されている前記PCI Expressコネクターの第一組ピンに電気的に接続され、前記補助カードの第二組金メッキ端子は第三組金メッキ端子に対応して接続され、且つ前記補助カードの第二組金メッキ端子は、前記PCI Expressコネクターの第二組ピンに電気的に接続され、前記補助カードの第三組金メッキ端子は、前記PCI Expressコネクターの第三組ピンに電気的に接続されて、前記PCI Expressコネクターの第二組ピンの信号を第三組ピンに送信する。
【発明の効果】
【0011】
本発明のコネクターアセンブリは、ジャンパーボード又は補助カードを、外部カードが接続されないPCI Expressコネクターに差し込んで、外部カードが接続されないPCI Expressコネクターがチップセットから受ける信号を他のPCI Expressコネクターに送信することにより、PCI Expressコネクターの帯域幅を高める。又、前記補助カードは、ジャンパーボード及び外部接続カードを同じ電気回路基板に統合したので、使用に便利であり、且つコストを下げる。
【図面の簡単な説明】
【0012】
【図1】本発明の第一実施形態に係るコネクターアセンブリを示す図である。
【図2】図1に示すコネクターアセンブリのジャンパーボードを示す図である。
【図3】図1に示すコネクターアセンブリの使用状態を示す図である。
【図4】本発明の第二実施形態に係るコネクターアセンブリを示す図である。
【図5】図4に示すコネクターアセンブリのジャンパーボードを示す図である。
【図6】図4に示すコネクターアセンブリの使用状態を示す図である。
【図7】図4に示すコネクターアセンブリのジャンパーボードの他の実施形態を示す図である。
【図8】図4に示すコネクターアセンブリのジャンパーボードの他の実施形態を示す図である。
【図9】図7に示すジャンパーボードの使用状態を示す図である。
【図10】本発明の第三実施形態に係るコネクターアセンブリの構造を示す図である。
【図11】本発明の第四実施形態に係るコネクターアセンブリの構造を示す図である。
【図12】本発明の第五実施形態に係るコネクターアセンブリの構造を示す図である。
【図13】本発明の実施形態に係る補助カードを示す図である。
【発明を実施するための形態】
【0013】
以下、図面を参照して、本発明の実施形態について説明する。
【0014】
図1を参照すると、本発明の第一実施形態に係るコネクターアセンブリは、デスクトップパソコンのマザーボード10に設置され、第一PCI Express×16コネクター30、第二PCI Express×16コネクター40及びジャンパーボード20を備える。前記マザーボード10に設置されるチップセット(図示せず)に16レーンが設けられると仮定する場合、前記第一PCI Express×16コネクター30及び前記第二PCI Express×16コネクター40は、別々に8レーンを占用する。
【0015】
PCI Express×16コネクターは、A面及びB面を有し、全部で164個のピンを備え、具体的に説明すると、A面はA1〜A82の82個のピンを備え、B面はB1〜B82の82個のピンを備える。A1〜A13及びB1〜B13のピンは、駆動信号ピンであり、電源信号、クロック信号などを送信するために用いられ、A14〜A18及びB14〜B18のピンは、1レーン内の信号を送信するために用いられ、即ちPCI Express×1コネクターは、A1〜A18及びB1〜B18のピンを備える。A19〜A32及びB19〜B32のピンは、3レーン内の信号を送信するために用いられ、即ちPCI Express×4コネクターは、A1〜A32及びB1〜B32のピンを備える。A33〜A49及びB33〜B49のピンは、4レーン内の信号を送信するために用いられ、即ちPCI Express×8コネクターは、A1〜A49及びB1〜B49のピンを備える。A50〜A82及びB50〜B82のピンは、8レーン内の信号を送信するために用いられ、即ちPCI Express×16コネクターは、A1〜A82及びB1〜B82のピンを備える。本実施形態において、前記チップセットには16レーンが設けられ、前記第一PCI Express×16コネクター30及び前記第二PCI Express×16コネクター40がそれぞれ8レーンを占用するので、前記第一PCI Express×16コネクター30及び前記第二PCI Express×16コネクター40のA1〜A49及びB1〜B49のピンは、別々に前記チップセットからの信号を受信し、前記第一PCI Express×16コネクター30及び前記第二PCI Express×16コネクター40のA50〜A82及びB50〜B82のピンは、チップセットからの信号を受信しない。従って、PCI Express×16コネクターにPCI Express×8の外部接続カードを差し込む場合、PCI Express×16コネクターのA1〜A49及びB1〜B49のピンが信号を送信し、他のA50〜A82及びB50〜B82のピンは信号を送信しない。
【0016】
図2を参照すると、前記ジャンパーボード20は、電気回路基板であり、その一端には複数の金メッキ端子が設置され、これらの金メッキ端子はC面及びD面における138個のピンを備え、C面はC14〜C82の69個のピンを備え(C面の第一番目のピンはC14である)、D面はD14〜D82の69個のピンを備える(図示せず)。
【0017】
表1は、前記ジャンパーボード20の各々のピンの接続関係を示す。
【0018】
【表1】
【0019】
表1において、奇数行の各々のピンは、次の偶数行の同じ列に位置するピンに接続され、例えば、C14のピンはC50のピンに接続され、C20のピンはC55のピンに接続される。表1において、「X」はピンがないことを示し、即ちこの位置に対応されるピンはピンと接続されていないことを示し、例えば、C17のピン及びC30のピンは全てピンと接続していない。前記第一PCI Express×16コネクター30のA1〜A13及びB1〜B13のピンによって送信される電源信号及びクロック信号は、前記第二PCI Express×16コネクター40に送信されなくてもよいので、前記ジャンパーボード20のピンの数は前記第一PCI Express×16コネクター30のピンの数より少ない。同じ道理で、表1における前記ジャンパーボード20のC17のピン及びD19のピンはピンと接続せず、これは、前記C17のピン及び前記D19のピンに対応して接続される前記第一PCI Express×16コネクター30のA17のピン及びB19のピンは信号を前記第二PCI Express×16コネクター40に送信されないことを意味する。
【0020】
前記第一PCI Express×16コネクター30及び前記第二PCI Express×16コネクター40は、別々にA列及びB列の全部で164個のピンを備え、A列はA1〜A82の82個のピンを備え、B列はB1〜B82の82個のピンを備える。
【0021】
前記第一PCI Express×16コネクター30及び前記第二PCI Express×16コネクター40のA1〜A49及びB1〜B49のピンは、全てマザーボードに設置されたチップセットに対応して接続され、PCI Express×8コネクターのピンがチップセットに接続される方法と同じである。前記第一PCI Express×16コネクター30のA50〜A82及びB50〜B82のピンは、前記第二PCI Express×16コネクター40のA50〜A82及びB50〜B82のピンに接続され、即ち前記第一PCI Express×16コネクター30のA50ピンは、前記第二PCI Express×16コネクター40のA50のピンに接続され、前記第一PCI Express×16コネクター30のB50ピンは、前記第二PCI Express×16コネクター40のB50のピンに接続され、このほかも同様に接続される。
【0022】
図3を参照すると、使用する場合、前記第一PCI Express×16コネクター30が使用されず、前記第二PCI Express×16コネクター40のみにPCI Express×16の外部接続カード50が差し込まれると、前記ジャンパーボード20を前記第一PCI Express×16コネクター30に差し込む。この時、前記ジャンパーボード20のC14〜C82及びD14〜D82のピンは、前記第一PCI Express×16コネクター30のA14〜A82及びB14〜B82のピンに対応して接続される。
【0023】
以下、前記第一PCI Express×16コネクター30の各々のピンと前記ジャンパーボード20の各々のピンとの間の信号送信関係に関して説明する。前記第一PCI Express×16コネクター30のA14のピンを例に挙げると、前記ジャンパーボード20の各々のピンと前記第一PCI Express×16コネクター30の各々のピンとの間の接続関係(例えばA14のピンはC14のピンに接続され、A50のピンはC50のピンに接続される関係)及び前記ジャンパーボード20の各々のピンの間の接続関係(例えばC14のピンはC50のピンに接続される関係)に基づいて、前記第一PCI Express×16コネクター30のA14のピンの信号は、先ず前記ジャンパーボード20のC14のピンに送信されてから、続いて前記ジャンパーボード20のC50のピンに送信され、最終的に前記第一PCI Express×16コネクター30のA50のピンに送信される。他のピンの信号送信関係は、前記ジャンパーボード20の各々のピンと前記第一PCI Express×16コネクター30の各々のピンとの間の接続関係及び前記ジャンパーボード20の各々のピンの間の接続関係から理解することができるので、詳しい説明を省略する。前記ジャンパーボード20によって、前記第一PCI Express×16コネクター30のA14〜A49及びB14〜B49のピンは、前記チップセットからの信号を受信してから、チップセットからの信号を受信しないA50〜A82及びB50〜B82のピンに送信する。
【0024】
前記第一PCI Express×16コネクター30の各々のピンと前記第二PCI Express×16コネクター40の各々のピンとの間の接続関係(例えば前記第一PCI Express×16コネクター30のA50のピンは、前記第二PCI Express×16コネクター40のA50のピンに接続される関係)に基づいて、前記第一PCI Express×16コネクター30のA50のピンの信号は、前記第二PCI Express×16コネクター40のA50のピンに送信され、他のピンの信号送信関係は、同様である。
【0025】
前記第二PCI Express×16コネクター40のA1〜A49及びB1〜B49のピンは、チップセットの8レーン内の信号を受信し、前記第一PCI Express×16コネクター30のA14〜A49及びB14〜B49のピンは、チップセットの8レーン内の信号を受信してから前記ジャンパーボード20によって前記第一PCI Express×16コネクター30のA50〜A82及びB50〜B82のピンに送信し、前記第二PCI Express×16コネクター40のA50〜A82及びB50〜B82のピンは、前記第一PCI Express×16コネクター30のA50〜A82及びB50〜B82のピンに接続されてチップセットからの信号を受信するので、前記第二PCI Express×16コネクター40に差し込まれるPCI Express×16外部接続カードは、16レーンによってチップセットと通信することができ、即ち前記第二PCI Express×16コネクター40の帯域幅を2倍に高める。前記第一PCI Express×16コネクター30及び前記第二PCI Express×16コネクター40を互いに替えることができ、即ち前記ジャンパーボード20を前記第二PCI Express×16コネクター40に差し込み、PCI Express×16外部接続カードを前記第一PCI Express×16コネクター30に差し込んでも、上述の目的を達成することができる。
【0026】
前記第一PCI Express×16コネクター30のピンの信号が前記前記第二PCI Express×16コネクター40の対応するピンに送信され、又は前記第二PCI Express×16コネクター40のピンの信号が前記第一PCI Express×16コネクター30の対応するピンに送信されると、前記ジャンパーボード20の各々のピンの間の接続関係は、表1の接続方法に限定されるものではない。
【0027】
もし前記第一PCI Express×16コネクター30及び前記第二PCI Express×16コネクター40にそれぞれ1つのPCI Express×16外部接続カードが差し込まれると、前記第一PCI Express×16コネクター30に差し込まれる前記PCI Express×16外部接続カードは、前記第一PCI Express×16コネクター30のA1〜A49及びB1〜B49のピンによってチップセットと通信し、前記第二PCI Express×16コネクター40に差し込まれる前記PCI Express×16外部接続カードは、前記第二PCI Express×16コネクター40のA1〜A49及びB1〜B49のピンによってチップセットと通信し、即ち2つの前記PCI Express×16外部接続カードが前記チップセットと通信する帯域幅は、PCI Express×8コネクターがもたらす帯域幅と同じである。
【0028】
図4を参照すると、本発明の第二実施形態に係るコネクターアセンブリは、第一PCI Express×16コネクター32、第二PCI Express×16コネクター42及びジャンパーボード22を備え、前記第一PCI Express×16コネクター32及び前記第二PCI Express×16コネクター42は、別々にチップセットの8レーンを占用する。
【0029】
図5を参照すると、前記ジャンパーボード22は、電気回路基板であり、その一端には複数の金メッキ端子が設置され、これらの金メッキ端子はE面及びF面における68個のピンを備え、E面はE33〜E49、E65及びE67〜E82の34個のピンを備え、F面はF33〜F49及びF66〜F82の34個のピンを備える(図示せず)。E33〜E49のピンは、第一組のピンであり、E65及びE67〜E82のピンは、第二組のピンであり、F33〜F49のピンは、第三組のピンであり、F66〜F82のピンは、第四組のピンである。
【0030】
表2は、前記ジャンパーボード22の各々のピンの接続関係を表示する。
【0031】
【表2】
【0032】
表2において、奇数行の各々のピンは、次の偶数行の同じ列に位置するピンに接続され、例えば、E33のピンはE65のピンに接続され、F34のピンはF67のピンに接続される。
【0033】
前記第一PCI Express×16コネクター32と前記第二PCI Express×16コネクター42との間の接続関係は、前記第一実施形態における前記第一PCI Express×16コネクター30と前記第二PCI Express×16コネクター40との間の接続関係と同じであり、即ち前記第一PCI Express×16コネクター32のA50〜A82のピンは、前記第二PCI Express×16コネクター42のA50〜A82のピンに対応して接続され、前記第一PCI Express×16コネクター32のB50〜B82のピンは、前記第二PCI Express×16コネクター42のB50〜B82のピンに対応して接続される。
【0034】
使用する場合、図6に示したように、前記ジャンパーボード22を前記第一PCI Express×16コネクター32に差し込み、前記ジャンパーボード22のE33〜E49、E65及びE67〜E82のピンは、前記第一PCI Express×16コネクター32のA33〜A49、A65及びA67〜A82のピンに対応して接続され、前記ジャンパーボード22のF33〜F49及びF66〜F82のピンは、前記第一PCI Express×16コネクター32のB33〜B49及びB66〜B82のピンに対応して接続される。
【0035】
以下、前記第一PCI Express×16コネクター32の各々のピンと前記ジャンパーボード22の各々のピンとの間の信号送信関係について説明する。前記第一PCI Express×16コネクター32のA33のピンを例に挙げると、前記ジャンパーボード22の各々のピンと前記第一PCI Express×16コネクター32の各々のピンとの間の接続関係(例えばA33のピンはE33のピンに接続され、A65のピンはE65のピンに接続される関係)及び前記ジャンパーボード22の各々のピンの間の接続関係(例えばE33のピンはE65のピンに接続される関係)に基づいて、前記第一PCI Express×16コネクター32のA33のピンの信号は、先ず前記ジャンパーボード22のE33のピンに送信されてから、続いて前記ジャンパーボード22のE65のピンに送信され、最終的に前記第一PCI Express×16コネクター32のA65のピンに送信される。他のピンの信号送信関係は、前記ジャンパーボード22の各々のピンと前記第一PCI Express×16コネクター32の各々のピンとの間の接続関係及び前記ジャンパーボード22の各々のピンの間の接続関係から理解することができるので、詳しい説明を省略する。前記ジャンパーボード22によって、前記第一PCI Express×16コネクター32のA33〜A49及びB33〜B49のピンは、前記チップセットからの信号を受信してから、チップセットからの信号を受信しないA65、A67〜A82及びB66〜B82のピンに送信する。
【0036】
前記第一PCI Express×16コネクター32の各々のピンと前記第二PCI Express×16コネクター42の各々のピンとの間の接続関係(例えば前記第一PCI Express×16コネクター32のA65のピンは、前記第二PCI Express×16コネクター42のA65のピンに接続される関係)に基づいて、前記第一PCI Express×16コネクター32のA65のピンの信号は、前記第二PCI Express×16コネクター42のA65のピンに送信され、他のピンの信号送信関係は、同様である。
【0037】
前記第二PCI Express×16コネクター42のA1〜A49及びB1〜B49のピンは、チップセットの8レーン内の信号を受信し、前記第一PCI Express×16コネクター32のA33〜A49及びB33〜B49のピンは、チップセットの4レーン内の信号を受信してから前記ジャンパーボード22によって前記第一PCI Express×16コネクター32のA65、A67〜A82及びB66〜B82のピンに送信し、前記第二PCI Express×16コネクター42のA65、A67〜A82及びB66〜B82のピンは、前記第一PCI Express×16コネクター30のA65、A67〜A82及びB66〜B82のピンに接続されてチップセットからの信号を受信するので、前記第二PCI Express×16コネクター42に差し込まれるPCI Express×16外部接続カード55は、12レーンによってチップセットと通信することができ、即ちその帯域幅を1.5倍に高める。前記第一PCI Express×16コネクター32のA1〜A32及びB1〜B32のピンは、依然として前記チップセットからの信号を正常に受信し、即ち前記第一PCI Express×16コネクター32にPCI Express×4外部接続カード52が差し込まれても、前記第一PCI Express×16コネクター32は依然として正常に作動する。
【0038】
前記第一PCI Express×16コネクター32のピンの信号が前記前記第二PCI Express×16コネクター42の対応するピンに送信されれば、前記ジャンパーボード22のピンの間の接続関係は、表2の接続方法に限定されるものではない。
【0039】
前記第一実施形態及び前記第二実施形態に基づいて、その発明の属する技術の分野における通常の知識を有する者は、他の実施形態において、前記第一PCI Express×16コネクター32がチップセットの7レーン内の信号を前記第二PCI Express×16コネクター42に受信する(前記第一PCI Express×16コネクター32のA19〜A49のピンの信号を前記第二PCI Express×16コネクター42のA19〜A49のピンに送信し、前記第一PCI Express×16コネクター32のB19〜B49のピンの信号を前記第二PCI Express×16コネクター42のB19〜B49のピンに送信する)ことができることを容易に想到することができ、このように前記第二PCI Express×16コネクター42に差し込まれたPCI Express×16外部接続カードは15レーンによってチップセットと通信することができ、即ちその帯域幅を約2倍に高める。この時、前記第一PCI Express×16コネクター32のA1〜A18及びB1〜B18のピンは、依然としてチップセットからの信号を正常に受信し、即ち前記第一PCI Express×16コネクター32にPCI Express×1外部接続カードを差し込んでも、前記第一PCI Express×16コネクター32は依然として正常に作動することができる。当然ながら、この時にジャンパーボードの構造も対応して改変されることを必要とする。
【0040】
図7及び図8を参照すると、前記ジャンパーボード22を便利に抜き出し、且つ前記ジャンパーボード22を前記第一PCI Express×16コネクター32に差し込む時に方向を間違えることを防止するために、前記ジャンパーボード22には、フールプルーフ装置及び抜取装置が設置される。
【0041】
前記フールプルーフ装置は、前記ジャンパーボード22の対向する両側に設置される第一フールプルーフ部材230及び第二フールプルーフ部材240を備え、前記第一フールプルーフ部材230の底部及び前記第二フールプルーフ部材240の底部から前記ジャンパーボード22の金メッキ端子が設置されている側辺までの距離は異なる。前記第一フールプルーフ部材230は、2つの挟持部2300、2302及び2つの前記挟持部2300、2302の上端部の一側を接続する接続部2305を備える。2つの前記挟持部2300、2302には、1つの円孔が同一の軸線を有するようにそれぞれに設けられ、1つの固定柱2306は2つの前記挟持部2300、2302の2つの円孔を貫通する。前記第二フールプルーフ部材240は、2つの挟持部2400、2402及び2つの前記挟持部2400、2402の下端部を接続する接続部2405を備える。2つの前記挟持部2400、2402には、2つの円孔がそれぞれに設けられ、2つの固定柱2406、2408は2つの前記挟持部2400、2402の4つの円孔を貫通する。
【0042】
前記ジャンパーボード22の長手方向端部である第一端には、円孔226及び切欠口が設けられ、前記ジャンパーボード22の長手方向端部である第二端には、2つの円孔223及び225が設けられる。前記ジャンパーボード22の金メッキ端子が設置されていない片側には、2つのスロット227及び228が互いに離間して且つ長手方向に延在して設けられる。
【0043】
前記抜取装置は、2つの抜取シート229を備える。2つの前記抜取シート229の一端は、それぞれ2つの前記スロット227及び228に挿入されてから中空の円柱体を形成するように曲げられており、2つの前記抜取シート229が前記ジャンパーボード22の2つの前記スロット227及び228に固定される。
【0044】
組み立てる場合、前記固定柱2306が前記第一フールプルーフ部材230の挟持部2300の円孔、前記ジャンパーボード22の第一端の円孔226及び前記第一フールプルーフ部材230の挟持部2302の円孔を順次に貫通して、前記第一フールプルーフ部材230を前記ジャンパーボード22の第一端に固定する。同じ方法によって前記第二フールプルーフ部材240を前記ジャンパーボード22の第二端に固定する。
【0045】
前記第一フールプルーフ部材230及び前記第二フールプルーフ部材240は異なる構造を有するので、前記第二フールプルーフ部材240が前記第一PCI Express×16コネクター32の長手方向端部に位置し、前記第一フールプルーフ部材230が前記第一PCI Express×16コネクター32の長手方向中間部に位置する場合、前記ジャンパーボード22を前記第一PCI Express×16コネクター32に差し込むことができ(図9を参照)、このようにフールプルーフの目的を達成する。前記ジャンパーボード22を抜き出す場合、2つの前記抜取シート229を上に向かって引っ張ると、前記ジャンパーボード22を抜き出すことができる。前記第一フールプルーフ部材230の挟持部2300と挟持部2302との間には隙間が形成されているので、前記ジャンパーボード22が前記第一PCI Express×16コネクター32に差し込まれても、依然として外部接続カードを前記第一PCI Express×16コネクター32に差し込むことができる。
【0046】
図10を参照すると、本発明の第三実施形態に係るコネクターアセンブリは、サーバーのマザーボードに使用され、前記コネクターアセンブリは、第一PCI Express×16コネクター35、第二PCI Express×16コネクター45、第三PCI Express×16コネクター46、第四PCI Express×16コネクター47、PCI Express×8コネクター49、拡張ボード25及びジャンパーボード26を備える。前記第一PCI Express×16コネクター35は、マザーボードに設置され、前記第二PCI Express×16コネクター45及び前記PCI Express×8コネクター49は、前記マザーボードにおいて前記第一PCI Express×16コネクター35に平行となるように1つの直線に設置され、前記第三PCI Express×16コネクター46及び第四PCI Express×16コネクター47は、前記拡張ボード25に設置される。
【0047】
本実施形態において、チップセットに設けられた最大レーン数が16であると、前記第一PCI Express×16コネクター35が8レーンを占用し、前記第二PCI Express×16コネクター45が8レーンを占用し、前記PCI Express×8コネクター49はレーンを占用しない。前記第一PCI Express×16コネクター35のA1〜A49及びB1〜B49のピンは、前記PCI Express×8コネクター49のA1〜A49及びB1〜B49のピンに対応して接続され、即ち前記PCI Express×8コネクター49のA1〜A49及びB1〜B49のピンは、前記第一PCI Express×16コネクター35のA1〜A49及びB1〜B49のピンが受信したチップセットからの信号を受信する。前記拡張ボード25は、前記マザーボードに差し込まれる外部接続カードの方向を前記マザーボードに垂直となる方向から前記マザーボードに平行となる方向に改変して、ホストコンピュータのケース内で使用する空間を低減する。使用する時、前記拡張ボード25の金メッキ端子は、前記第二PCI Express×16コネクター45及び前記PCI Express×8コネクター49に差し込まれ、即ち前記第二PCI Express×16コネクター45の8レーンの信号を前記拡張ボード25に設置された前記第三PCI Express×16コネクター46に送信し、前記PCI Express×8コネクター49の8レーンの信号を前記拡張ボード25に設置された前記第四PCI Express×16コネクター47に送信する。
【0048】
前記ジャンパーボード26は、電気回路基板であり、その構造は前記第一実施形態における前記ジャンパーボード20又は前記第二実施形態における前記ジャンパーボード22と同じである。前記ジャンパーボード26の構造が前記ジャンパーボード20の構造と同じである場合、前記第四PCI Express×16コネクター47と前記第三PCI Express×16コネクター46との接続関係は、前記第一実施形態における前記第一PCI Express×16コネクター30と前記第二PCI Express×16コネクター40との接続関係と同じである。この時、前記ジャンパーボード26は、前記第四PCI Express×16コネクター47に差し込まれ、前記第三PCI Express×16コネクター46が16レーンを占用するようにして、前記第三PCI Express×16コネクター46に差し込まれるPCI Express×16外部接続カードがチップセットと通信する際の帯域幅を高める。その原理は前記第一実施形態と完全に同じであるので、詳しい説明を省略する。
【0049】
前記ジャンパーボード26の構造が前記ジャンパーボード22の構造と同じである場合、前記第四PCI Express×16コネクター47と前記第三PCI Express×16コネクター46との接続関係は、前記第二実施形態における前記第一PCI Express×16コネクター32と前記第二PCI Express×16コネクター42との接続関係と類似する。この時、前記ジャンパーボード26は、前記第四PCI Express×16コネクター47に差し込まれ、前記第三PCI Express×16コネクター46が12レーンを占用するようにして、前記第三PCI Express×16コネクター46に差し込まれるPCI Express×16外部接続カードがチップセットと通信する際の帯域幅を高める。この時、前記第四PCI Express×16コネクター47に同時にPCI Express×4外部接続カードを差し込むことができる。その原理は前記第二実施形態と完全に同じであるので、詳しい説明を省略する。
【0050】
図11を参照すると、本発明の第四実施形態に係るコネクターアセンブリは、サーバーのマザーボードに使用され、前記コネクターアセンブリは、第一PCI Express×16コネクター300、第二PCI Express×16コネクター302、第三PCI Express×16コネクター305、ジャンパーボード252及び拡張ボード255を備える。前記第一PCI Express×16コネクター300及び前記第二PCI Express×16コネクター302は、マザーボードに設置される。前記第一PCI Express×16コネクター300及び前記第二PCI Express×16コネクター302は、それぞれチップセットの8レーンを占用する。
【0051】
前記第一PCI Express×16コネクター300と前記第二PCI Express×16コネクター302との接続関係は、前記第一実施形態における前記第一PCI Express×16コネクター30と前記第二PCI Express×16コネクター40との接続関係と同じである。前記ジャンパーボード252の構造及びその金メッキ端子の間の接続関係は、前記第一実施形態における前記ジャンパーボード20と同じである。
【0052】
前記第三PCI Express×16コネクター305は、前記拡張ボード255に設置される。前記ジャンパーボード252は、前記第一PCI Express×16コネクター300に差し込まれて、前記第一PCI Express×16コネクター300が受信したチップセットの8レーン内の信号を前記第二PCI Express×16コネクター302に送信して、前記第二PCI Express×16コネクター302がチップセットの16レーン内の信号を受信するようにする。前記拡張ボード255は、前記第二PCI Express×16コネクター302に差し込まれて、前記第二PCI Express×16コネクター302が受信するチップセットの16レーンの信号を前記第三PCI Express×16コネクター305に送信して、前記第三PCI Express×16コネクター305に差し込まれるPCI Express×16外部接続カードは、16レーンによってチップセットと通信することができる。
【0053】
前記ジャンパーボード252の構造及び金メッキ端子の間の接続関係は、前記第二実施形態における前記ジャンパーボード22と同じであることもできる。この時、前記ジャンパーボード252を前記第一PCI Express×16コネクター300に差し込み、前記拡張ボード255を前記第二PCI Express×16コネクター302に差し込むと、前記第三PCI Express×16コネクター305に差し込まれるPCI Express×16外部接続カードは、12レーンによってチップセットと通信することができ、前記第一PCI Express×16コネクター300にPCI Express×4外部接続カードを同時に差し込んでも、依然として正常に作動することができる。
【0054】
図12を参照すると、本発明の第五実施形態に係るコネクターアセンブリは、第一PCI Express×16コネクター(図示せず)、第二PCI Express×16コネクター420、第三PCI Express×16コネクター460、前記第一PCI Express×16コネクターに差し込まれる拡張ボード250及び前記第二PCI Express×16コネクター420に差し込まれるジャンパーボード260を備える。前記第一PCI Express×16コネクターは、マザーボードに設置され且つチップセットの16レーンを占用する。前記第二PCI Express×16コネクター420及び前記第三PCI Express×16コネクター460は、全て前記拡張ボード250に設置される。前記拡張ボード250は電気回路基板を備え、その一端には複数の金メッキ端子が設置され、前記拡張ボード250は、前記第一PCI Expressコネクターが受信したチップセットからの信号を前記第二PCI Express×16コネクター420の第一組ピン及び前記第三PCI Express×16コネクター460の第一組ピンに送信する。
【0055】
前記ジャンパーボード260の構造は、前記第一実施形態における前記ジャンパーボード20の構造又は前記第二実施形態における前記ジャンパーボード22の構造と同じであるので、詳しい説明を省略する。
【0056】
前記第一実施形態のように、前記ジャンパーボード260を前記第二PCI Express×16コネクター420に差し込む場合、前記第三PCI Express×16コネクター460に差し込まれるPCI Express×16外部接続カード462は、16レーンによってチップセットと通信することができ、即ちその帯域幅を2倍に高める。前記第二実施形態のように、前記ジャンパーボード260を前記第二PCI Express×16コネクター420に差し込む場合、前記第三PCI Express×16コネクター460に差し込まれるPCI Express×16外部接続カード462は、12レーンによってチップセットと通信することができ、即ちその帯域幅を1.5倍に高める。
【0057】
前記ジャンパーボード20、22、26又は260は、PCI Express×4、PCI Express×8又はPCI Express×16などの外部接続カードとともに同じ電気回路基板に統合して、補助カードを形成することができる。図13を参照すると、PCI Express×4外部接続カードと前記ジャンパーボード22とを統合した補助カード28において、符号P部分のピンは、PCI Express×4外部接続カードのピンと同じであり、符号Q部分のピンは、前記第二実施形態における前記ジャンパーボード22のピンと同じである。このように前記ジャンパーボード22を単独で使用することを減少し、使用に便利であり、且つ前記ジャンパーボード22を単独で製造することに比べて、前記ジャンパーボード22とPCI Express×4外部接続カードとを前記補助カード28に統合することにより、コストを下げることができる。前記ジャンパーボード20、26又は260と、外部接続カードと、を同じ電気回路基板に統合する原理は、前記ジャンパーボード22とPCI Express×4外部接続カードとを同じ補助カード28に統合する原理と同じであり、同様に前記ジャンパーボード20、22、26又は260と、PCI Express×8又はPCI Express×16と、などの外部接続カードを同じ補助カードに統合する原理とも同じであるので、詳しい説明を省略する。
【0058】
他の実施形態において、2つのジャンパーボードを別々に2つのPCI Express×8コネクターに差し込んで、2つの前記PCI Express×8コネクターは自分が受信するチップセットの4レーン内の信号を他のPCI Express×16コネクターにそれぞれ送信して、前記PCI Express×16コネクターがチップセットの16レーン内の信号を受信する(前記PCI Express×16コネクターは、チップセット8レーン内の信号を受信するとともに、2つの前記PCI Express×8コネクターからそれぞれ送信するチップセットの4レーン内の信号を受信する)ようにして、前記PCI Express×16コネクターに差し込まれるPCI Express×16外部接続カードは、16レーンによってチップセットと通信することができる。又、1つのジャンパーボードをPCI Express×16コネクターに差し込んで、前記PCI Express×16コネクターが受信するチップセットの8レーン内の信号を2つのPCI Express×8コネクターに送信して、2つの前記PCI Express×8コネクターはそれぞれチップセットの8レーン内の信号を受信することができる。
【0059】
上述したように、上述の実施形態は同様に拡張ボードを含む場合にも適用し、その原理は上述の実施形態と同じであり、即ち第一PCI Expressコネクター〜第四PCI Expressコネクター、第一ジャンパーボード〜第二ジャンパーボード及び拡張ボードを備える。前記第一PCI Expressコネクターは電気回路基板に設置され、前記第一PCI Expressコネクターは、チップセットに接続されてチップセットからの信号を受信する。前記拡張ボードは前記第一PCI Expressコネクターに差し込まれて、前記拡張ボードの電気回路基板の一端に設置される第一組金メッキ端子、第二組金メッキ端子及び第三組金メッキ端子は、前記第一PCI Expressコネクターのピンに電気的に接続される。前記第二PCI Expressコネクター、前記第三PCI Expressコネクター及び前記第四PCI Expressコネクターは、全て拡張ボードに設置され、且つ前記第二PCI Expressコネクターの第一組ピンは、前記拡張ボードの第一組金メッキ端子に対応して電気的に接続され、前記第三PCI Expressコネクターの第一組ピンは、前記拡張ボードの第二組金メッキ端子に対応して電気的に接続され、前記第四PCI Expressコネクターの第一組ピンは、前記拡張ボードの第三組金メッキ端子に対応して電気的に接続され、前記第二PCI Expressコネクター〜前記第四PCI Expressコネクターの第一組ピンは、前記第一PCI Expressコネクターが受信したチップセットからの信号を受信するために用いられ、前記第二PCI Expressコネクターの第二組ピンは、前記第四PCI Expressコネクターの第二組ピンに接続され、前記第三PCI Expressコネクターの第二組ピンは、前記第四PCI Expressコネクターの第三組ピンに接続される。前記第一ジャンパーボード及び前記第二ジャンパーボードの電気回路基板の一端には、全て第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第一組金メッキ端子は、前記第二組金メッキ端子に対応して電気的に接続される。前記第一ジャンパーボードは、前記第二PCI Expressコネクターに差し込まれ、前記第一ジャンパーボードの第一組金メッキ端子は、前記第二PCI Expressコネクターの第一組ピンに電気的に接続され、前記第一ジャンパーボードの第二組金メッキ端子は、前記第二PCI Expressコネクターの第二組ピンに電気的に接続される。前記第二ジャンパーボードの第一組金メッキ端子は、前記第三PCI Expressコネクターの第一組ピンに電気的に接続され、前記第二ジャンパーボードの第二組金メッキ端子は、前記第三PCI Expressコネクターの第二組ピンに電気的に接続される。前記第二PCI Expressコネクターの第一組ピンの信号は、前記第一ジャンパーボードによって前記第二PCI Expressコネクターの第二組ピンに送信されてから、前記第四PCI Expressコネクターの第二組ピンに送信される。前記第三PCI Expressコネクターの第一組ピンの信号は、前記第二ジャンパーボードによって前記第三PCI Expressコネクターの第二組ピンに送信されてから、前記第四PCI Expressコネクターの第三組ピンに送信される。
【0060】
以上、本発明を実施例に基づいて具体的に説明したが、本発明は、上述の実施例に限定されるものではなく、その要旨を逸脱しない範囲において、種々の変更が可能であることは勿論であって、本発明の技術的範囲は、以下の特許請求の範囲から決まる。
【符号の説明】
【0061】
10 マザーボード
20,22,26,252,260 ジャンパーボード
25,255,250 拡張ボード
28 補助カード
30,32,35,40,42,45,46,47,300,302,305,420,460 PCI Express×16コネクター
49 PCI Express×8コネクター
50,52,55,462 外部接続カード
223,225,226 円孔
227,228 スロット
229 抜取シート
230 第一フールプルーフ部材
240 第二フールプルーフ部材
2300,2302,2400,2402 挟持部
2305,2405 接続部
2306,2406,2408 固定柱
【特許請求の範囲】
【請求項1】
ジャンパーボードと、電気回路基板に設置される第一PCI Expressコネクター及び第二PCI Expressコネクターと、を備えてなるコネクターアセンブリであって、
前記第一PCI Expressコネクターの第一組ピン及び前記第二PCI Expressコネクターの第一組ピンは、チップに接続されて前記チップからの信号を受信し、前記第一PCI Expressコネクターの第二組ピンは、前記第二PCI Expressコネクターの第二組ピンに対応して接続され、
前記ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第一組金メッキ端子は、前記第二組金メッキ端子に対応して電気的に接続され、
前記ジャンパーボードは前記第一PCI Expressコネクターに差し込まれ、前記ジャンパーボードの前記第一組金メッキ端子は、前記第一PCI Expressコネクターの前記第一組ピンに電気的に接続され、前記ジャンパーボードの前記第二組金メッキ端子は、前記第一PCI Expressコネクターの前記第二組ピンに電気的に接続されて、前記第一PCI Expressコネクターの前記第一組ピンの信号を前記第一PCI Expressコネクターの前記第二組ピンに送信して、前記第一PCI Expressコネクターの前記第二組ピンの信号を前記第二PCI Expressコネクターの前記第二組ピンに送信するようにすることを特徴とするコネクターアセンブリ。
【請求項2】
前記第一PCI Expressコネクター及び前記第二PCI Expressコネクターは、全てPCI Express×16コネクターであり、
前記第一PCI Expressコネクターの前記第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第一PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記第二PCI Expressコネクターの前記第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第二PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は、第一面の第1〜第36のピン及び第二面の第1〜第36のピンを備え、前記ジャンパーボードの前記第二組金メッキ端子は、第一面の第37〜第69のピン及び第二面の第37〜第69のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は前記第二組金メッキ端子に対応して電気的に接続されて、前記ジャンパーボードを前記第一PCI Expressコネクターに差し込む場合、前記第一PCI Expressコネクターの前記第一組ピンに対応して接続される前記ジャンパーボードの前記第一組金メッキ端子の信号は、前記ジャンパーボードの前記第二組金メッキ端子に送信され、続いて前記ジャンパーボードの前記第二組金メッキ端子に接続される前記第一PCI Expressコネクターの前記第二組ピンに送信されることを特徴とする請求項1に記載のコネクターアセンブリ。
【請求項3】
前記第一PCI Expressコネクター及び前記第二PCI Expressコネクターは、全てPCI Express×16コネクターであり、
前記第一PCI Expressコネクターの前記第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第一PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記第二PCI Expressコネクターの前記第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第二PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は、第一面の第1〜第17のピン及び第二面の第1〜第17のピンを備え、前記ジャンパーボードの前記第二組金メッキ端子は、第一面の第18〜第34のピン及び第二面の第18〜第34のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は前記第二組金メッキ端子に対応して電気的に接続されて、前記ジャンパーボードを前記第一PCI Expressコネクターに差し込む場合、前記第一PCI Expressコネクターの前記第一組ピンに対応して接続される前記ジャンパーボードの前記第一組金メッキ端子の信号は、前記ジャンパーボードの前記第二組金メッキ端子に送信され、続いて前記ジャンパーボードの前記第二組金メッキ端子に接続される前記第一PCI Expressコネクターの前記第二組ピンに送信されることを特徴とする請求項1に記載のコネクターアセンブリ。
【請求項4】
前記ジャンパーボードには、フールプルーフ装置が設置され、前記フールプルーフ装置は、前記ジャンパーボードの対向する両側に設置される第一フールプルーフ部材及び第二フールプルーフ部材を備え、前記第一フールプルーフ部材の底部及び前記第二フールプルーフ部材の底部から前記ジャンパーボードの金メッキ端子が設置されている側辺までの距離は異なることを特徴とする請求項1から3のいずれか一項に記載のコネクターアセンブリ。
【請求項5】
第一PCI Expressコネクターと、第二PCI Expressコネクターと、第三PCI Expressコネクターと、ジャンパーボードと、拡張ボードと、を備えてなるコネクターアセンブリであって、
前記第一PCI Expressコネクター及び前記第二PCI Expressコネクターは、全て電気回路基板に設置され、前記第一PCI Expressコネクターの第一組ピン及び前記第二PCI Expressコネクターの第一組ピンは、チップに接続されて前記チップからの信号を受信し、前記第一PCI Expressコネクターの第二組ピンは、前記第二PCI Expressコネクターの第二組ピンに対応して接続され、
前記ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第一組金メッキ端子は、前記第二組金メッキ端子に対応して電気的に接続され、
前記ジャンパーボードは前記第一PCI Expressコネクターに差し込まれ、前記ジャンパーボードの前記第一組金メッキ端子は、前記第一PCI Expressコネクターの前記第一組ピンに電気的に接続され、前記ジャンパーボードの前記第二組金メッキ端子は、前記第一PCI Expressコネクターの前記第二組ピンに電気的に接続されて、前記第一PCI Expressコネクターの前記第一組ピンの信号を前記第一PCI Expressコネクターの前記第二組ピンに送信して、従って前記第一PCI Expressコネクターの前記第二組ピンの信号を前記第二PCI Expressコネクターの前記第二組ピンに送信し、
前記拡張ボードは電気回路基板を備え、その一端には複数の金メッキ端子が設置され、前記拡張ボードは前記第二PCI Expressコネクターに差し込まれ、前記拡張ボードの複数の前記金メッキ端子は、前記第二PCI Expressコネクターの前記第一組ピン及び前記第二組ピンに電気的に接続され、前記第三PCI Expressコネクターは、前記拡張ボードに設置され、前記第三PCI Expressコネクターのピンは、前記拡張ボードの金メッキ端子に対応して電気的に接続されて、前記第二PCI Expressコネクターの前記第一組ピン及び前記第二組ピンが受信した前記チップからの信号を受信することを特徴とするコネクターアセンブリ。
【請求項6】
前記第一PCI Expressコネクター、前記第二PCI Expressコネクター及び前記第三PCI Expressコネクターは、全てPCI Express×16コネクターであり、
前記第一PCI Expressコネクターの前記第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第一PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記第二PCI Expressコネクターの前記第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第二PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は、第一面の第1〜第36のピン及び第二面の第1〜第36のピンを備え、前記ジャンパーボードの前記第二組金メッキ端子は、第一面の第37〜第69のピン及び第二面の第37〜第69のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は前記第二組金メッキ端子に対応して電気的に接続されて、前記ジャンパーボードを前記第一PCI Expressコネクターに差し込む場合、前記第一PCI Expressコネクターの前記第一組ピンに対応して接続される前記ジャンパーボードの前記第一組金メッキ端子の信号は、前記ジャンパーボードの前記第二組金メッキ端子に送信され、続いて前記ジャンパーボードの前記第二組金メッキ端子に接続される前記第一PCI Expressコネクターの前記第二組ピンに送信されることを特徴とする請求項5に記載のコネクターアセンブリ。
【請求項7】
前記第一PCI Expressコネクター、前記第二PCI Expressコネクター及び前記第三PCI Expressコネクターは、全てPCI Express×16コネクターであり、
前記第一PCI Expressコネクターの前記第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第一PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記第二PCI Expressコネクターの前記第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第二PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は、第一面の第1〜第17のピン及び第二面の第1〜第17のピンを備え、前記ジャンパーボードの前記第二組金メッキ端子は、第一面の第18〜第34のピン及び第二面の第18〜第34のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は第二組金メッキ端子に対応して電気的に接続されて、前記ジャンパーボードを前記第一PCI Expressコネクターに差し込む場合、前記第一PCI Expressコネクターの前記第一組ピンに対応して接続される前記ジャンパーボードの前記第一組金メッキ端子の信号は、前記ジャンパーボードの前記第二組金メッキ端子に送信され、続いて前記ジャンパーボードの前記第二組金メッキ端子に接続される前記第一PCI Expressコネクターの前記第二組ピンに送信されることを特徴とする請求項5に記載のコネクターアセンブリ。
【請求項8】
第一PCI Expressコネクターと、第二PCI Expressコネクターと、第三PCI Expressコネクターと、第四PCI Expressコネクターと、第五PCI Expressコネクターと、ジャンパーボードと、拡張ボードと、を備えてなるコネクターアセンブリであって、
前記第一PCI Expressコネクター、前記第二PCI Expressコネクター及び前記第三PCI Expressコネクターは、全て電気回路基板に設置され、前記第四PCI Expressコネクター及び前記第五PCI Expressコネクターは、全て前記拡張ボードに設置され、前記第一PCI Expressコネクターの第一組ピン及び前記第二PCI Expressコネクターの第一組ピンは、チップに接続されて前記チップからの信号を受信し、前記第一PCI Expressコネクターの前記第一組ピンは、前記第三PCI Expressコネクターのピンに対応して接続されて、前記第一PCI Expressコネクターが受信した前記チップからの信号を前記第三PCI Expressコネクターに送信し、
前記拡張ボードは前記第二PCI Expressコネクター及び前記第三PCI Expressコネクターに差し込まれて、前記第二PCI Expressコネクター及び前記第三PCI Expressコネクターが受信した前記チップからの信号を前記第四PCI Expressコネクター及び前記第五PCI Expressコネクターに送信し、
前記ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第一組金メッキ端子は、前記第二組金メッキ端子に対応して電気的に接続され、前記ジャンパーボードは前記第四PCI Expressコネクターに差し込まれ、前記ジャンパーボードの前記第一組金メッキ端子は、前記第四PCI Expressコネクターの第一組ピンに電気的に接続され、前記ジャンパーボードの前記第二組金メッキ端子は、前記第四PCI Expressコネクターの第二組ピンに電気的に接続されて、前記第四PCI Expressコネクターの前記第一組ピンの信号を前記第四PCI Expressコネクターの前記第二組ピンに送信して、前記第四PCI Expressコネクターの前記第二組ピンの信号を前記第五PCI Expressコネクターの第二組ピンに送信することを特徴とするコネクターアセンブリ。
【請求項9】
前記第一PCI Expressコネクター、前記第二PCI Expressコネクター、前記第四PCI Expressコネクター及び前記第五PCI Expressコネクターは、全てPCI Express×16コネクターであり、前記第三PCI Expressコネクターは、PCI Express×8コネクターであり、
前記第四PCI Expressコネクターの前記第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第四PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記第五PCI Expressコネクターの第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第五PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は、第一面の第1〜第36のピン及び第二面の第1〜第36のピンを備え、前記ジャンパーボードの前記第二組金メッキ端子は、第一面の第37〜第69のピン及び第二面の第37〜第69のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は前記第二組金メッキ端子に対応して電気的に接続されて、前記ジャンパーボードを前記第四PCI Expressコネクターに差し込む場合、前記第四PCI Expressコネクターの前記第一組ピンに対応して接続される前記ジャンパーボードの前記第一組金メッキ端子の信号は、前記ジャンパーボードの前記第二組金メッキ端子に送信され、続いて前記ジャンパーボードの前記第二組金メッキ端子に接続される前記第四PCI Expressコネクターの前記第二組ピンに送信されることを特徴とする請求項8に記載のコネクターアセンブリ。
【請求項10】
前記第一PCI Expressコネクター、前記第二PCI Expressコネクター、前記第四PCI Expressコネクター及び前記第五PCI Expressコネクターは、全てPCI Express×16コネクターであり、前記第三PCI Expressコネクターは、PCI Express×8コネクターであり、
前記第四PCI Expressコネクターの前記第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第四PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記第五PCI Expressコネクターの第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第五PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は、第一面の第1〜第17のピン及び第二面の第1〜第17のピンを備え、前記ジャンパーボードの前記第二組金メッキ端子は、第一面の第18〜第34のピン及び第二面の第18〜第34のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は前記第二組金メッキ端子に対応して電気的に接続されて、前記ジャンパーボードを前記第四PCI Expressコネクターに差し込む場合、前記第四PCI Expressコネクターの前記第一組ピンに対応して接続される前記ジャンパーボードの前記第一組金メッキ端子の信号は、前記ジャンパーボードの前記第二組金メッキ端子に送信され、続いて前記ジャンパーボードの前記第二組金メッキ端子に接続される前記第四PCI Expressコネクターの前記第二組ピンに送信されることを特徴とする請求項8に記載のコネクターアセンブリ。
【請求項11】
第一PCI Expressコネクターと、第二PCI Expressコネクターと、第三PCI Expressコネクターと、ジャンパーボードと、拡張ボードと、を備えてなるコネクターアセンブリであって、
前記第一PCI Expressコネクターは電気回路基板に設置され、前記第一PCI Expressコネクターのピンは、チップに接続されて前記チップからの信号を受信し、
前記拡張ボードは電気回路基板を備え、その一端には複数の金メッキ端子が設置され、前記拡張ボードは前記第一PCI Expressコネクターに差し込まれて、前記第一PCI Expressコネクターが受信した前記チップからの信号を前記拡張ボードに設置された前記第二PCI Expressコネクター及び前記第三PCI Expressコネクターの第一組ピンに送信し、
前記ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第一組金メッキ端子は、前記第二組金メッキ端子に対応して電気的に接続され、
前記ジャンパーボードは前記第二PCI Expressコネクターに差し込まれ、前記ジャンパーボードの前記第一組金メッキ端子は、前記第二PCI Expressコネクターの第一組ピンに電気的に接続され、前記ジャンパーボードの前記第二組金メッキ端子は、前記第二PCI Expressコネクターの第二組ピンに電気的に接続されて、前記第二PCI Expressコネクターの前記第一組ピンの信号を前記第二PCI Expressコネクターの第二組ピンに送信して、前記第二PCI Expressコネクターの前記第二組ピンの信号を前記第三PCI Expressコネクターの第二組ピンに送信することを特徴とするコネクターアセンブリ。
【請求項12】
前記第一PCI Expressコネクター、前記第二PCI Expressコネクター及び前記第三PCI Expressコネクターは、全てPCI Express×16コネクターであり、
前記第二PCI Expressコネクターの前記第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第二PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記第三PCI Expressコネクターの第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第三PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は、第一面の第1〜第36のピン及び第二面の第1〜第36のピンを備え、前記ジャンパーボードの前記第二組金メッキ端子は、第一面の第37〜第69のピン及び第二面の第37〜第69のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は前記第二組金メッキ端子に対応して電気的に接続されて、前記ジャンパーボードを前記第二PCI Expressコネクターに差し込む場合、前記第二PCI Expressコネクターの前記第一組ピンに対応して接続される前記ジャンパーボードの前記第一組金メッキ端子の信号は、前記ジャンパーボードの前記第二組金メッキ端子に送信され、続いて前記ジャンパーボードの前記第二組金メッキ端子に接続される前記第二PCI Expressコネクターの前記第二組ピンに送信されることを特徴とする請求項11に記載のコネクターアセンブリ。
【請求項13】
前記第一PCI Expressコネクター、前記第二PCI Expressコネクター及び前記第三PCI Expressコネクターは、全てPCI Express×16コネクターであり、
前記第二PCI Expressコネクターの前記第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第二PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記第三PCI Expressコネクターの第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第三PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は、第一面の第1〜第17のピン及び第二面の第1〜第17のピンを備え、前記ジャンパーボードの前記第二組金メッキ端子は、第一面の第18〜第34のピン及び第二面の第18〜第34のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は前記第二組金メッキ端子に対応して電気的に接続されて、前記ジャンパーボードを前記第二PCI Expressコネクターに差し込む場合、前記第二PCI Expressコネクターの前記第一組ピンに対応して接続される前記ジャンパーボードの前記第一組金メッキ端子の信号は、前記ジャンパーボードの前記第二組金メッキ端子に送信され、続いて前記ジャンパーボードの前記第二組金メッキ端子に接続される前記第二PCI Expressコネクターの前記第二組ピンに送信されることを特徴とする請求項11に記載のコネクターアセンブリ。
【請求項14】
第一PCI Expressコネクターと、第二PCI Expressコネクターと、第三PCI Expressコネクターと、第一ジャンパーボードと、第二ジャンパーボードと、を備えてなるコネクターアセンブリであって、
前記第一PCI Expressコネクター、前記第二PCI Expressコネクター及び前記第三PCI Expressコネクターは、全て電気回路基板に設置され、前記第一PCI Expressコネクターの第一組ピン、前記第二PCI Expressコネクターの第一組ピン及び前記第三PCI Expressコネクターの第一組ピンは、チップに接続されて前記チップからの信号を受信し、前記第一PCI Expressコネクターの第二組ピンは、前記第三PCI Expressコネクターの第二組ピンに接続され、前記第二PCI Expressコネクターの第二組ピンは、前記第三PCI Expressコネクターの第三組ピンに接続され、
前記第一ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第一ジャンパーボードの前記第一組金メッキ端子は、前記第一ジャンパーボードの前記第二組金メッキ端子に対応して電気的に接続され、
前記第二ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第二ジャンパーボードの前記第一組金メッキ端子は、前記第二ジャンパーボードの前記第二組金メッキ端子に対応して電気的に接続され、
前記第一ジャンパーボードは、前記第一PCI Expressコネクターに差し込まれ、前記第一ジャンパーボードの前記第一組金メッキ端子は、前記第一PCI Expressコネクターの前記第一組ピンに電気的に接続され、前記第一ジャンパーボードの前記第二組金メッキ端子は、前記第一PCI Expressコネクターの前記第二組ピンに電気的に接続されて、前記第一PCI Expressコネクターの前記第一組ピンの信号を前記第一PCI Expressコネクターの前記第二組ピンに送信して、前記第一PCI Expressコネクターの前記第二組ピンの信号を前記第三PCI Expressコネクターの前記第二組ピンに送信し、
前記第二ジャンパーボードは、前記第二PCI Expressコネクターに差し込まれ、前記第二ジャンパーボードの前記第一組金メッキ端子は、前記第二PCI Expressコネクターの前記第一組ピンに電気的に接続され、前記第二ジャンパーボードの前記第二組金メッキ端子は、前記第二PCI Expressコネクターの前記第二組ピンに電気的に接続されて、前記第二PCI Expressコネクターの前記第一組ピンの信号を前記第二PCI Expressコネクターの前記第二組ピンに送信して、前記第二PCI Expressコネクターの前記第二組ピンの信号を前記第三PCI Expressコネクターの第三組ピンに送信することを特徴とするコネクターアセンブリ。
【請求項15】
第一PCI Expressコネクターと、第二PCI Expressコネクターと、第三PCI Expressコネクターと、第四PCI Expressコネクターと、第一ジャンパーボードと、第二ジャンパーボードと、拡張ボードと、を備えてなるコネクターアセンブリであって、
前記第一PCI Expressコネクターは、電気回路基板に設置され、前記第一PCI Expressコネクターのピンは、チップに接続されて前記チップからの信号を受信し、
前記拡張ボードは、前記第一PCI Expressコネクターに差し込まれて、前記拡張ボードの電気回路基板の一端に設置される第一組金メッキ端子、第二組金メッキ端子及び第三組金メッキ端子は、前記第一PCI Expressコネクターの前記ピンに電気的に接続され、
前記第二PCI Expressコネクター、前記第三PCI Expressコネクター及び前記第四PCI Expressコネクターは、全て拡張ボードに設置され、且つ前記第二PCI Expressコネクターの第一組ピンは、前記拡張ボードの前記第一組金メッキ端子に対応して電気的に接続され、前記第三PCI Expressコネクターの第一組ピンは、前記拡張ボードの前記第二組金メッキ端子に対応して電気的に接続され、前記第四PCI Expressコネクターの第一組ピンは、前記拡張ボードの前記第三組金メッキ端子に対応して電気的に接続され、前記第二PCI Expressコネクター、前記第三PCI Expressコネクター及び前記第四PCI Expressコネクターの第一組ピンは、前記第一PCI Expressコネクターが受信したチップセットからの信号を受信するために用いられ、前記第二PCI Expressコネクターの第二組ピンは、前記第四PCI Expressコネクターの第二組ピンに接続され、前記第三PCI Expressコネクターの第二組ピンは、前記第四PCI Expressコネクターの第三組ピンに接続され、
前記第一ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第一ジャンパーボードの前記第一組金メッキ端子は、前記第一ジャンパーボードの前記第二組金メッキ端子に対応して電気的に接続され、
前記第二ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第二ジャンパーボードの前記第一組金メッキ端子は、前記第二ジャンパーボードの前記第二組金メッキ端子に対応して電気的に接続され、
前記第一ジャンパーボードは、前記第二PCI Expressコネクターに差し込まれ、前記第一ジャンパーボードの前記第一組金メッキ端子は、前記第二PCI Expressコネクターの前記第一組ピンに電気的に接続され、前記第一ジャンパーボードの第二組金メッキ端子は、前記第二PCI Expressコネクターの前記第二組ピンに電気的に接続されて、前記第二PCI Expressコネクターの前記第一組ピンの信号を前記第二PCI Expressコネクターの前記第二組ピンに送信して、前記第二PCI Expressコネクターの前記第二組ピンの信号を前記第四PCI Expressコネクターの前記第二組ピンに送信し、
前記第二ジャンパーボードの前記第一組金メッキ端子は、前記第三PCI Expressコネクターの前記第一組ピンに電気的に接続され、前記第二ジャンパーボードの前記第二組金メッキ端子は、前記第三PCI Expressコネクターの前記第二組ピンに電気的に接続されて、前記第三PCI Expressコネクターの前記第一組ピンの信号を前記第三PCI Expressコネクターの前記第二組ピンに送信して、前記第三PCI Expressコネクターの前記第二組ピンの信号を前記第四PCI Expressコネクターの前記第三組ピンに送信することを特徴とするコネクターアセンブリ。
【請求項16】
片側に第一組金メッキ端子、第二組金メッキ端子及び第三組金メッキ端子が設置された補助カードであって、
前記補助カードの前記第一組金メッキ端子、前記第二組金メッキ端子及び前記第三組金メッキ端子は、1つのPCI Expressコネクターに差し込まれ、
前記補助カードの前記第一組金メッキ端子は、チップに接続されている前記PCI Expressコネクターの第一組ピンに電気的に接続され、
前記補助カードの前記第二組金メッキ端子は、前記第三組金メッキ端子に対応して接続され、且つ前記補助カードの前記第二組金メッキ端子は、前記PCI Expressコネクターの第二組ピンに電気的に接続され、前記補助カードの前記第三組金メッキ端子は、前記PCI Expressコネクターの第三組ピンに電気的に接続されて、前記PCI Expressコネクターの前記第二組ピンの信号を前記第三組ピンに送信することを特徴とする補助カード。
【請求項17】
前記補助カードの前記第一組金メッキ端子は、前記補助カードの第一面に位置する第1〜第32のピン及び前記補助カードの第二面に位置する第1〜第32のピンを備え、
前記補助カードの前記第二組金メッキ端子は、前記補助カードの第一面に位置する第33〜第49のピン及び前記補助カードの第二面に位置する第33〜第49のピンを備え、
前記補助カードの前記第三組金メッキ端子は、前記補助カードの第一面に位置する第50〜第66のピン及び前記補助カードの第二面に位置する第50〜第66のピンを備えることを特徴とする請求項16に記載の補助カード。
【請求項1】
ジャンパーボードと、電気回路基板に設置される第一PCI Expressコネクター及び第二PCI Expressコネクターと、を備えてなるコネクターアセンブリであって、
前記第一PCI Expressコネクターの第一組ピン及び前記第二PCI Expressコネクターの第一組ピンは、チップに接続されて前記チップからの信号を受信し、前記第一PCI Expressコネクターの第二組ピンは、前記第二PCI Expressコネクターの第二組ピンに対応して接続され、
前記ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第一組金メッキ端子は、前記第二組金メッキ端子に対応して電気的に接続され、
前記ジャンパーボードは前記第一PCI Expressコネクターに差し込まれ、前記ジャンパーボードの前記第一組金メッキ端子は、前記第一PCI Expressコネクターの前記第一組ピンに電気的に接続され、前記ジャンパーボードの前記第二組金メッキ端子は、前記第一PCI Expressコネクターの前記第二組ピンに電気的に接続されて、前記第一PCI Expressコネクターの前記第一組ピンの信号を前記第一PCI Expressコネクターの前記第二組ピンに送信して、前記第一PCI Expressコネクターの前記第二組ピンの信号を前記第二PCI Expressコネクターの前記第二組ピンに送信するようにすることを特徴とするコネクターアセンブリ。
【請求項2】
前記第一PCI Expressコネクター及び前記第二PCI Expressコネクターは、全てPCI Express×16コネクターであり、
前記第一PCI Expressコネクターの前記第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第一PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記第二PCI Expressコネクターの前記第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第二PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は、第一面の第1〜第36のピン及び第二面の第1〜第36のピンを備え、前記ジャンパーボードの前記第二組金メッキ端子は、第一面の第37〜第69のピン及び第二面の第37〜第69のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は前記第二組金メッキ端子に対応して電気的に接続されて、前記ジャンパーボードを前記第一PCI Expressコネクターに差し込む場合、前記第一PCI Expressコネクターの前記第一組ピンに対応して接続される前記ジャンパーボードの前記第一組金メッキ端子の信号は、前記ジャンパーボードの前記第二組金メッキ端子に送信され、続いて前記ジャンパーボードの前記第二組金メッキ端子に接続される前記第一PCI Expressコネクターの前記第二組ピンに送信されることを特徴とする請求項1に記載のコネクターアセンブリ。
【請求項3】
前記第一PCI Expressコネクター及び前記第二PCI Expressコネクターは、全てPCI Express×16コネクターであり、
前記第一PCI Expressコネクターの前記第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第一PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記第二PCI Expressコネクターの前記第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第二PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は、第一面の第1〜第17のピン及び第二面の第1〜第17のピンを備え、前記ジャンパーボードの前記第二組金メッキ端子は、第一面の第18〜第34のピン及び第二面の第18〜第34のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は前記第二組金メッキ端子に対応して電気的に接続されて、前記ジャンパーボードを前記第一PCI Expressコネクターに差し込む場合、前記第一PCI Expressコネクターの前記第一組ピンに対応して接続される前記ジャンパーボードの前記第一組金メッキ端子の信号は、前記ジャンパーボードの前記第二組金メッキ端子に送信され、続いて前記ジャンパーボードの前記第二組金メッキ端子に接続される前記第一PCI Expressコネクターの前記第二組ピンに送信されることを特徴とする請求項1に記載のコネクターアセンブリ。
【請求項4】
前記ジャンパーボードには、フールプルーフ装置が設置され、前記フールプルーフ装置は、前記ジャンパーボードの対向する両側に設置される第一フールプルーフ部材及び第二フールプルーフ部材を備え、前記第一フールプルーフ部材の底部及び前記第二フールプルーフ部材の底部から前記ジャンパーボードの金メッキ端子が設置されている側辺までの距離は異なることを特徴とする請求項1から3のいずれか一項に記載のコネクターアセンブリ。
【請求項5】
第一PCI Expressコネクターと、第二PCI Expressコネクターと、第三PCI Expressコネクターと、ジャンパーボードと、拡張ボードと、を備えてなるコネクターアセンブリであって、
前記第一PCI Expressコネクター及び前記第二PCI Expressコネクターは、全て電気回路基板に設置され、前記第一PCI Expressコネクターの第一組ピン及び前記第二PCI Expressコネクターの第一組ピンは、チップに接続されて前記チップからの信号を受信し、前記第一PCI Expressコネクターの第二組ピンは、前記第二PCI Expressコネクターの第二組ピンに対応して接続され、
前記ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第一組金メッキ端子は、前記第二組金メッキ端子に対応して電気的に接続され、
前記ジャンパーボードは前記第一PCI Expressコネクターに差し込まれ、前記ジャンパーボードの前記第一組金メッキ端子は、前記第一PCI Expressコネクターの前記第一組ピンに電気的に接続され、前記ジャンパーボードの前記第二組金メッキ端子は、前記第一PCI Expressコネクターの前記第二組ピンに電気的に接続されて、前記第一PCI Expressコネクターの前記第一組ピンの信号を前記第一PCI Expressコネクターの前記第二組ピンに送信して、従って前記第一PCI Expressコネクターの前記第二組ピンの信号を前記第二PCI Expressコネクターの前記第二組ピンに送信し、
前記拡張ボードは電気回路基板を備え、その一端には複数の金メッキ端子が設置され、前記拡張ボードは前記第二PCI Expressコネクターに差し込まれ、前記拡張ボードの複数の前記金メッキ端子は、前記第二PCI Expressコネクターの前記第一組ピン及び前記第二組ピンに電気的に接続され、前記第三PCI Expressコネクターは、前記拡張ボードに設置され、前記第三PCI Expressコネクターのピンは、前記拡張ボードの金メッキ端子に対応して電気的に接続されて、前記第二PCI Expressコネクターの前記第一組ピン及び前記第二組ピンが受信した前記チップからの信号を受信することを特徴とするコネクターアセンブリ。
【請求項6】
前記第一PCI Expressコネクター、前記第二PCI Expressコネクター及び前記第三PCI Expressコネクターは、全てPCI Express×16コネクターであり、
前記第一PCI Expressコネクターの前記第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第一PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記第二PCI Expressコネクターの前記第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第二PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は、第一面の第1〜第36のピン及び第二面の第1〜第36のピンを備え、前記ジャンパーボードの前記第二組金メッキ端子は、第一面の第37〜第69のピン及び第二面の第37〜第69のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は前記第二組金メッキ端子に対応して電気的に接続されて、前記ジャンパーボードを前記第一PCI Expressコネクターに差し込む場合、前記第一PCI Expressコネクターの前記第一組ピンに対応して接続される前記ジャンパーボードの前記第一組金メッキ端子の信号は、前記ジャンパーボードの前記第二組金メッキ端子に送信され、続いて前記ジャンパーボードの前記第二組金メッキ端子に接続される前記第一PCI Expressコネクターの前記第二組ピンに送信されることを特徴とする請求項5に記載のコネクターアセンブリ。
【請求項7】
前記第一PCI Expressコネクター、前記第二PCI Expressコネクター及び前記第三PCI Expressコネクターは、全てPCI Express×16コネクターであり、
前記第一PCI Expressコネクターの前記第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第一PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記第二PCI Expressコネクターの前記第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第二PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は、第一面の第1〜第17のピン及び第二面の第1〜第17のピンを備え、前記ジャンパーボードの前記第二組金メッキ端子は、第一面の第18〜第34のピン及び第二面の第18〜第34のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は第二組金メッキ端子に対応して電気的に接続されて、前記ジャンパーボードを前記第一PCI Expressコネクターに差し込む場合、前記第一PCI Expressコネクターの前記第一組ピンに対応して接続される前記ジャンパーボードの前記第一組金メッキ端子の信号は、前記ジャンパーボードの前記第二組金メッキ端子に送信され、続いて前記ジャンパーボードの前記第二組金メッキ端子に接続される前記第一PCI Expressコネクターの前記第二組ピンに送信されることを特徴とする請求項5に記載のコネクターアセンブリ。
【請求項8】
第一PCI Expressコネクターと、第二PCI Expressコネクターと、第三PCI Expressコネクターと、第四PCI Expressコネクターと、第五PCI Expressコネクターと、ジャンパーボードと、拡張ボードと、を備えてなるコネクターアセンブリであって、
前記第一PCI Expressコネクター、前記第二PCI Expressコネクター及び前記第三PCI Expressコネクターは、全て電気回路基板に設置され、前記第四PCI Expressコネクター及び前記第五PCI Expressコネクターは、全て前記拡張ボードに設置され、前記第一PCI Expressコネクターの第一組ピン及び前記第二PCI Expressコネクターの第一組ピンは、チップに接続されて前記チップからの信号を受信し、前記第一PCI Expressコネクターの前記第一組ピンは、前記第三PCI Expressコネクターのピンに対応して接続されて、前記第一PCI Expressコネクターが受信した前記チップからの信号を前記第三PCI Expressコネクターに送信し、
前記拡張ボードは前記第二PCI Expressコネクター及び前記第三PCI Expressコネクターに差し込まれて、前記第二PCI Expressコネクター及び前記第三PCI Expressコネクターが受信した前記チップからの信号を前記第四PCI Expressコネクター及び前記第五PCI Expressコネクターに送信し、
前記ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第一組金メッキ端子は、前記第二組金メッキ端子に対応して電気的に接続され、前記ジャンパーボードは前記第四PCI Expressコネクターに差し込まれ、前記ジャンパーボードの前記第一組金メッキ端子は、前記第四PCI Expressコネクターの第一組ピンに電気的に接続され、前記ジャンパーボードの前記第二組金メッキ端子は、前記第四PCI Expressコネクターの第二組ピンに電気的に接続されて、前記第四PCI Expressコネクターの前記第一組ピンの信号を前記第四PCI Expressコネクターの前記第二組ピンに送信して、前記第四PCI Expressコネクターの前記第二組ピンの信号を前記第五PCI Expressコネクターの第二組ピンに送信することを特徴とするコネクターアセンブリ。
【請求項9】
前記第一PCI Expressコネクター、前記第二PCI Expressコネクター、前記第四PCI Expressコネクター及び前記第五PCI Expressコネクターは、全てPCI Express×16コネクターであり、前記第三PCI Expressコネクターは、PCI Express×8コネクターであり、
前記第四PCI Expressコネクターの前記第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第四PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記第五PCI Expressコネクターの第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第五PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は、第一面の第1〜第36のピン及び第二面の第1〜第36のピンを備え、前記ジャンパーボードの前記第二組金メッキ端子は、第一面の第37〜第69のピン及び第二面の第37〜第69のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は前記第二組金メッキ端子に対応して電気的に接続されて、前記ジャンパーボードを前記第四PCI Expressコネクターに差し込む場合、前記第四PCI Expressコネクターの前記第一組ピンに対応して接続される前記ジャンパーボードの前記第一組金メッキ端子の信号は、前記ジャンパーボードの前記第二組金メッキ端子に送信され、続いて前記ジャンパーボードの前記第二組金メッキ端子に接続される前記第四PCI Expressコネクターの前記第二組ピンに送信されることを特徴とする請求項8に記載のコネクターアセンブリ。
【請求項10】
前記第一PCI Expressコネクター、前記第二PCI Expressコネクター、前記第四PCI Expressコネクター及び前記第五PCI Expressコネクターは、全てPCI Express×16コネクターであり、前記第三PCI Expressコネクターは、PCI Express×8コネクターであり、
前記第四PCI Expressコネクターの前記第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第四PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記第五PCI Expressコネクターの第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第五PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は、第一面の第1〜第17のピン及び第二面の第1〜第17のピンを備え、前記ジャンパーボードの前記第二組金メッキ端子は、第一面の第18〜第34のピン及び第二面の第18〜第34のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は前記第二組金メッキ端子に対応して電気的に接続されて、前記ジャンパーボードを前記第四PCI Expressコネクターに差し込む場合、前記第四PCI Expressコネクターの前記第一組ピンに対応して接続される前記ジャンパーボードの前記第一組金メッキ端子の信号は、前記ジャンパーボードの前記第二組金メッキ端子に送信され、続いて前記ジャンパーボードの前記第二組金メッキ端子に接続される前記第四PCI Expressコネクターの前記第二組ピンに送信されることを特徴とする請求項8に記載のコネクターアセンブリ。
【請求項11】
第一PCI Expressコネクターと、第二PCI Expressコネクターと、第三PCI Expressコネクターと、ジャンパーボードと、拡張ボードと、を備えてなるコネクターアセンブリであって、
前記第一PCI Expressコネクターは電気回路基板に設置され、前記第一PCI Expressコネクターのピンは、チップに接続されて前記チップからの信号を受信し、
前記拡張ボードは電気回路基板を備え、その一端には複数の金メッキ端子が設置され、前記拡張ボードは前記第一PCI Expressコネクターに差し込まれて、前記第一PCI Expressコネクターが受信した前記チップからの信号を前記拡張ボードに設置された前記第二PCI Expressコネクター及び前記第三PCI Expressコネクターの第一組ピンに送信し、
前記ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第一組金メッキ端子は、前記第二組金メッキ端子に対応して電気的に接続され、
前記ジャンパーボードは前記第二PCI Expressコネクターに差し込まれ、前記ジャンパーボードの前記第一組金メッキ端子は、前記第二PCI Expressコネクターの第一組ピンに電気的に接続され、前記ジャンパーボードの前記第二組金メッキ端子は、前記第二PCI Expressコネクターの第二組ピンに電気的に接続されて、前記第二PCI Expressコネクターの前記第一組ピンの信号を前記第二PCI Expressコネクターの第二組ピンに送信して、前記第二PCI Expressコネクターの前記第二組ピンの信号を前記第三PCI Expressコネクターの第二組ピンに送信することを特徴とするコネクターアセンブリ。
【請求項12】
前記第一PCI Expressコネクター、前記第二PCI Expressコネクター及び前記第三PCI Expressコネクターは、全てPCI Express×16コネクターであり、
前記第二PCI Expressコネクターの前記第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第二PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記第三PCI Expressコネクターの第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第三PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は、第一面の第1〜第36のピン及び第二面の第1〜第36のピンを備え、前記ジャンパーボードの前記第二組金メッキ端子は、第一面の第37〜第69のピン及び第二面の第37〜第69のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は前記第二組金メッキ端子に対応して電気的に接続されて、前記ジャンパーボードを前記第二PCI Expressコネクターに差し込む場合、前記第二PCI Expressコネクターの前記第一組ピンに対応して接続される前記ジャンパーボードの前記第一組金メッキ端子の信号は、前記ジャンパーボードの前記第二組金メッキ端子に送信され、続いて前記ジャンパーボードの前記第二組金メッキ端子に接続される前記第二PCI Expressコネクターの前記第二組ピンに送信されることを特徴とする請求項11に記載のコネクターアセンブリ。
【請求項13】
前記第一PCI Expressコネクター、前記第二PCI Expressコネクター及び前記第三PCI Expressコネクターは、全てPCI Express×16コネクターであり、
前記第二PCI Expressコネクターの前記第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第二PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記第三PCI Expressコネクターの第一組ピンは、第一面の第1〜第49のピン及び第二面の第1〜第49のピンを備え、前記第三PCI Expressコネクターの前記第二組ピンは、第一面の第50〜第82のピン及び第二面の第50〜第82のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は、第一面の第1〜第17のピン及び第二面の第1〜第17のピンを備え、前記ジャンパーボードの前記第二組金メッキ端子は、第一面の第18〜第34のピン及び第二面の第18〜第34のピンを備え、
前記ジャンパーボードの前記第一組金メッキ端子は前記第二組金メッキ端子に対応して電気的に接続されて、前記ジャンパーボードを前記第二PCI Expressコネクターに差し込む場合、前記第二PCI Expressコネクターの前記第一組ピンに対応して接続される前記ジャンパーボードの前記第一組金メッキ端子の信号は、前記ジャンパーボードの前記第二組金メッキ端子に送信され、続いて前記ジャンパーボードの前記第二組金メッキ端子に接続される前記第二PCI Expressコネクターの前記第二組ピンに送信されることを特徴とする請求項11に記載のコネクターアセンブリ。
【請求項14】
第一PCI Expressコネクターと、第二PCI Expressコネクターと、第三PCI Expressコネクターと、第一ジャンパーボードと、第二ジャンパーボードと、を備えてなるコネクターアセンブリであって、
前記第一PCI Expressコネクター、前記第二PCI Expressコネクター及び前記第三PCI Expressコネクターは、全て電気回路基板に設置され、前記第一PCI Expressコネクターの第一組ピン、前記第二PCI Expressコネクターの第一組ピン及び前記第三PCI Expressコネクターの第一組ピンは、チップに接続されて前記チップからの信号を受信し、前記第一PCI Expressコネクターの第二組ピンは、前記第三PCI Expressコネクターの第二組ピンに接続され、前記第二PCI Expressコネクターの第二組ピンは、前記第三PCI Expressコネクターの第三組ピンに接続され、
前記第一ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第一ジャンパーボードの前記第一組金メッキ端子は、前記第一ジャンパーボードの前記第二組金メッキ端子に対応して電気的に接続され、
前記第二ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第二ジャンパーボードの前記第一組金メッキ端子は、前記第二ジャンパーボードの前記第二組金メッキ端子に対応して電気的に接続され、
前記第一ジャンパーボードは、前記第一PCI Expressコネクターに差し込まれ、前記第一ジャンパーボードの前記第一組金メッキ端子は、前記第一PCI Expressコネクターの前記第一組ピンに電気的に接続され、前記第一ジャンパーボードの前記第二組金メッキ端子は、前記第一PCI Expressコネクターの前記第二組ピンに電気的に接続されて、前記第一PCI Expressコネクターの前記第一組ピンの信号を前記第一PCI Expressコネクターの前記第二組ピンに送信して、前記第一PCI Expressコネクターの前記第二組ピンの信号を前記第三PCI Expressコネクターの前記第二組ピンに送信し、
前記第二ジャンパーボードは、前記第二PCI Expressコネクターに差し込まれ、前記第二ジャンパーボードの前記第一組金メッキ端子は、前記第二PCI Expressコネクターの前記第一組ピンに電気的に接続され、前記第二ジャンパーボードの前記第二組金メッキ端子は、前記第二PCI Expressコネクターの前記第二組ピンに電気的に接続されて、前記第二PCI Expressコネクターの前記第一組ピンの信号を前記第二PCI Expressコネクターの前記第二組ピンに送信して、前記第二PCI Expressコネクターの前記第二組ピンの信号を前記第三PCI Expressコネクターの第三組ピンに送信することを特徴とするコネクターアセンブリ。
【請求項15】
第一PCI Expressコネクターと、第二PCI Expressコネクターと、第三PCI Expressコネクターと、第四PCI Expressコネクターと、第一ジャンパーボードと、第二ジャンパーボードと、拡張ボードと、を備えてなるコネクターアセンブリであって、
前記第一PCI Expressコネクターは、電気回路基板に設置され、前記第一PCI Expressコネクターのピンは、チップに接続されて前記チップからの信号を受信し、
前記拡張ボードは、前記第一PCI Expressコネクターに差し込まれて、前記拡張ボードの電気回路基板の一端に設置される第一組金メッキ端子、第二組金メッキ端子及び第三組金メッキ端子は、前記第一PCI Expressコネクターの前記ピンに電気的に接続され、
前記第二PCI Expressコネクター、前記第三PCI Expressコネクター及び前記第四PCI Expressコネクターは、全て拡張ボードに設置され、且つ前記第二PCI Expressコネクターの第一組ピンは、前記拡張ボードの前記第一組金メッキ端子に対応して電気的に接続され、前記第三PCI Expressコネクターの第一組ピンは、前記拡張ボードの前記第二組金メッキ端子に対応して電気的に接続され、前記第四PCI Expressコネクターの第一組ピンは、前記拡張ボードの前記第三組金メッキ端子に対応して電気的に接続され、前記第二PCI Expressコネクター、前記第三PCI Expressコネクター及び前記第四PCI Expressコネクターの第一組ピンは、前記第一PCI Expressコネクターが受信したチップセットからの信号を受信するために用いられ、前記第二PCI Expressコネクターの第二組ピンは、前記第四PCI Expressコネクターの第二組ピンに接続され、前記第三PCI Expressコネクターの第二組ピンは、前記第四PCI Expressコネクターの第三組ピンに接続され、
前記第一ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第一ジャンパーボードの前記第一組金メッキ端子は、前記第一ジャンパーボードの前記第二組金メッキ端子に対応して電気的に接続され、
前記第二ジャンパーボードは電気回路基板を備え、その一端には第一組金メッキ端子及び第二組金メッキ端子が設置され、前記第二ジャンパーボードの前記第一組金メッキ端子は、前記第二ジャンパーボードの前記第二組金メッキ端子に対応して電気的に接続され、
前記第一ジャンパーボードは、前記第二PCI Expressコネクターに差し込まれ、前記第一ジャンパーボードの前記第一組金メッキ端子は、前記第二PCI Expressコネクターの前記第一組ピンに電気的に接続され、前記第一ジャンパーボードの第二組金メッキ端子は、前記第二PCI Expressコネクターの前記第二組ピンに電気的に接続されて、前記第二PCI Expressコネクターの前記第一組ピンの信号を前記第二PCI Expressコネクターの前記第二組ピンに送信して、前記第二PCI Expressコネクターの前記第二組ピンの信号を前記第四PCI Expressコネクターの前記第二組ピンに送信し、
前記第二ジャンパーボードの前記第一組金メッキ端子は、前記第三PCI Expressコネクターの前記第一組ピンに電気的に接続され、前記第二ジャンパーボードの前記第二組金メッキ端子は、前記第三PCI Expressコネクターの前記第二組ピンに電気的に接続されて、前記第三PCI Expressコネクターの前記第一組ピンの信号を前記第三PCI Expressコネクターの前記第二組ピンに送信して、前記第三PCI Expressコネクターの前記第二組ピンの信号を前記第四PCI Expressコネクターの前記第三組ピンに送信することを特徴とするコネクターアセンブリ。
【請求項16】
片側に第一組金メッキ端子、第二組金メッキ端子及び第三組金メッキ端子が設置された補助カードであって、
前記補助カードの前記第一組金メッキ端子、前記第二組金メッキ端子及び前記第三組金メッキ端子は、1つのPCI Expressコネクターに差し込まれ、
前記補助カードの前記第一組金メッキ端子は、チップに接続されている前記PCI Expressコネクターの第一組ピンに電気的に接続され、
前記補助カードの前記第二組金メッキ端子は、前記第三組金メッキ端子に対応して接続され、且つ前記補助カードの前記第二組金メッキ端子は、前記PCI Expressコネクターの第二組ピンに電気的に接続され、前記補助カードの前記第三組金メッキ端子は、前記PCI Expressコネクターの第三組ピンに電気的に接続されて、前記PCI Expressコネクターの前記第二組ピンの信号を前記第三組ピンに送信することを特徴とする補助カード。
【請求項17】
前記補助カードの前記第一組金メッキ端子は、前記補助カードの第一面に位置する第1〜第32のピン及び前記補助カードの第二面に位置する第1〜第32のピンを備え、
前記補助カードの前記第二組金メッキ端子は、前記補助カードの第一面に位置する第33〜第49のピン及び前記補助カードの第二面に位置する第33〜第49のピンを備え、
前記補助カードの前記第三組金メッキ端子は、前記補助カードの第一面に位置する第50〜第66のピン及び前記補助カードの第二面に位置する第50〜第66のピンを備えることを特徴とする請求項16に記載の補助カード。
【図1】
【図2】
【図3】
【図4】
【図5】
【図6】
【図7】
【図8】
【図9】
【図10】
【図11】
【図12】
【図13】
【図2】
【図3】
【図4】
【図5】
【図6】
【図7】
【図8】
【図9】
【図10】
【図11】
【図12】
【図13】
【公開番号】特開2013−25796(P2013−25796A)
【公開日】平成25年2月4日(2013.2.4)
【国際特許分類】
【出願番号】特願2012−143913(P2012−143913)
【出願日】平成24年6月27日(2012.6.27)
【出願人】(500080546)鴻海精密工業股▲ふん▼有限公司 (1,018)
【Fターム(参考)】
【公開日】平成25年2月4日(2013.2.4)
【国際特許分類】
【出願日】平成24年6月27日(2012.6.27)
【出願人】(500080546)鴻海精密工業股▲ふん▼有限公司 (1,018)
【Fターム(参考)】
[ Back to top ]