説明

Fターム[5C080DD22]の内容

陰極線管以外の表示装置の制御 (251,852) | 目的、効果 (44,953) | システム規模縮小化 (5,096)

Fターム[5C080DD22]の下位に属するFターム

Fターム[5C080DD22]に分類される特許

1,801 - 1,820 / 2,985


【課題】表示装置用走査線駆動回路において、簡易な構成で効率的にMF駆動を行うことを第1の課題とし、品質の高い安定的な動作を行うMF駆動を実現することを第2の課題とする。
【解決手段】走査線駆動シフトレジスタを1段おきに動作させる場合に、動作対象の走査線駆動シフトレジスタ21a,21cの出力端子に接続された第1のスイッチ素子30a〜30dをオフに制御し、この出力端子に接続された第2のスイッチ素子31a,31cをオンに制御する。更に、信号線VOFFと動作対象外の走査線駆動シフトレジスタ21b,21dの出力端子とに接続された第3のスイッチ素子32a,32cを介して、信号線VOFFから伝送される所定の電気信号を動作対象外の走査線駆動シフトレジスタ21b,21dの入力端子に与える。 (もっと読む)


【課題】 回路構成や配線のレイアウトを複雑化させることなく、駆動TFTのしきい値電圧補償を実施すること、ならびに、クロストークによる駆動トランジスタのゲート電位の変動を効果的に防止すること。
【解決手段】 データ線プリチャージ回路(M1)のプリチャージ電流を利用して、TFT(M3,M4)を経由してカップリングコンデンサ(Cc)の両端をプリチャージ(初期化)し、ダイオード接続状態の駆動TFT(M6)の順方向電流によって、カップリングコンデンサ(Cc)の両端電位を、駆動TFT(M6)のしきい値電圧(Vth)を反映した電位に収束させる。データ線(DL1),TFT(M2),カップリングコンデンサ(Cc)を経由して交流的にデータを書込む。また、カップリングコンデンサ(Cc)の書込みトランジスタ(M2)側の端にも保持コンデンサ(Ch2)を接続する。 (もっと読む)


【課題】無効電力の消費を低減し、簡単な構造を有するプラズマディスプレイ装置を提供する。
【解決手段】第1スキャンモジュール150及び第2スキャンモジュール160は、アドレス期間中にスキャンバイアス電圧が供給され、サステイン期間中に第1電圧が供給される第1端子T1と、アドレス期間中にスキャン電圧が供給され、サステイン期間中に第1電圧より低い第2電圧が供給される第2端子T2と、サステイン期間中に漸進的に第1電圧まで立ち上がる電圧、または、漸進的に第1電圧から立ち下がる電圧が供給される一つ以上の第3端子T3とを含む。第1スキャンモジュール150は、第1スキャン電極Y1に接続された第4端子T4を含み、第2スキャンモジュール160は第2スキャン電極Y2に接続された第4端子T4を含む。 (もっと読む)


【課題】オーバードライブ信号生成回路専用のフレーム情報保持メモリが不要な映像信号処理システムを提供する。
【解決手段】映像信号処理システムは、入力映像信号の1フレーム遅延信号Aと2フレーム遅延信号Bを出力するフレーム情報保持メモリAと、中間フレーム信号を出力する中間フレーム信号生成回路と、中間フレーム補間後の出力映像信号を出力する第1セレクタAと、オーバードライブ用遅延信号Dを出力する第2セレクタBと、オーバードライブ後、出力映像信号を生成するオーバードライブ信号生成回路とを具備し、オーバードライブ信号生成回路の入力である遅延信号を生成する専用フレーム情報保持メモリを備えることなくオーバードライブに必要なフレーム遅延信号を生成する。 (もっと読む)


【課題】回路面積の縮小化を実現できる集積回路装置、電子機器を提供すること。
【解決手段】集積回路装置は、第1〜第Nの回路ブロックCB1〜CBNと、第1、第2のインターフェース領域12、14と、電源電圧を生成する第1の電源回路ブロックPB1を含む。第1〜第Nの回路ブロックCB1〜CBNは、データ線を駆動するための少なくとも1つのデータドライバブロックDB1〜DBIを含み、第1の電源回路ブロックPB1は、第1〜第Nの回路ブロックCB1〜CBNのデータドライバブロックDB1〜DBIと第2のインターフェース領域14との間にD1方向に沿って配置される。 (もっと読む)


この開示は、画像アップスケーリングのための適応性空間変量補間(SVI)技術について記述する。様々な実施例では、この開示に記述された補間技術は、増強されたシャープネス、より高いコントラストおよびより正確な補間を含む高画質を促進する一方で、複雑さの低い画像アップスケーリングをサポートする。この補間技術は、一般化された有限インパルス応答(FIR)フィルタを使用して適用される。いくつかの実施例では、補間技術は、シャープエッジに関連する顕著なアーティファクトを抑制する一方で、コンテンツ適応性で、より正確な補間を提供する。さらに、この補間技術は、例えば、YCbCr(輝度、青クロミナンス、赤クロミナンス)およびRGB(赤、緑、青)フォーマットの色像およびビデオの両方におけるアップスケーリングに容易に適用可能である。 (もっと読む)


【課題】画素回路の簡素化によりディスプレイの高精細化を可能にし且つトランジスタの移動度バラツキ補正機能を有するする表示装置を提供する。
【解決手段】サンプリング用トランジスタ3Aは、走査線WSL101から供給された制御信号に応じて導通し、信号線DTL101から供給された信号電位をサンプリングして保持容量3Cに保持する。駆動用トランジスタ3Bは、電源線DSL101から電流の供給を受け保持容量3cに保持された信号電位に応じて駆動電流を発光素子3Dに流す。スキャナ104は、信号線DTL101が信号電位にある時間帯にサンプリング用トランジスタ3Aを導通状態にするため、この時間帯よりパルス幅の短い制御信号を走査線WSL101に出力し、以って保持容量3Cに信号電位を保持する際駆動用トランジスタ3Bの移動度に対する補正を信号電位に加える。 (もっと読む)


【課題】検査パッドの数を減らすことのできる表示装置の駆動装置及びこれを有する表示装置を提供する。
【解決手段】スイッチング素子を各々含む複数の画素と、該画素に接続されるゲート線及びデータ線とを含む表示装置の駆動装置であって、ゲート信号を生成して前記ゲート線に印加するゲート駆動部と、データ信号を生成して前記データ線に印加するデータ駆動部と、前記データ線の各々に接続される伝送ゲートと、前記ゲート駆動部及び前記データ駆動部を制御する信号制御部と、走査開始信号と複数のクロック信号に基づいて複数の制御信号を生成し、前記ゲート駆動部及び伝送ゲートに印加する制御信号生成部とを有する。 (もっと読む)


【課題】簡易な構成で静止画のざらつき感を解消または低減することができる表示制御回路を提供する。
【解決手段】本表示装置の表示制御回路200において、マトリクス記憶部21に記憶される高域の空間周波数成分が大きい高周波マトリクスに対して、ボリューム部22が所定の値を乗算し、高周波付加部23が与えられる表示階調データに対して上記乗算された値を含む高周波マトリクスを加算し、このことにより補償された表示階調データが出力データ記憶部26に記憶され、タイミング制御部24の制御信号CTに応じてデジタル画像信号としてソースドライバに出力される。このソースドライバで駆動される表示部に表示される画像には高域の空間周波数成分が大きいので、局所的なざらつきが目に感じにくくなり、全体として表示画面のざらつき感を解消または低減することができる。 (もっと読む)


【課題】画素電極との間で容量を形成する共通電極に高電位と低電位を交互に供給するためのスイッチングトランジスタのL長を低減できる液晶装置を提供すること。
【解決手段】走査線Yと、データ線Xと、これらの交差に対応して設けられた画素電極55と、画素電極との間で容量を形成する共通電極56と、低電位の電圧VCOMLと高電位の電圧VCOMHとを交互に共通電極に供給する制御回路30と、走査線を選択する選択電圧を走査線に順次供給する走査線駆動回路10と、走査線が選択された際に正極性の画像信号と負極性の画像信号とを交互にデータ線に供給するデータ線駆動回路20と、を備え、制御回路30は、電圧VCOMLと電圧VCOMHと、を交互に共通電極に出力する選択回路Rと、選択回路Rに選択信号を出力するラッチ回路Qを備え、電圧VCOMLは、選択信号の低電位より高く、電圧VCOMHは、選択信号の高電位より低い。 (もっと読む)


【課題】高い変換精度を維持したままセレクトスイッチの数を簡単な構成で減らす。
【解決手段】上位レジスタストリングと、下位レジスタストリングと、演算増幅器(オペアンプOA)と、上位レジスタストリングで発生する複数の上位電圧値VR0〜VR(2N-1)から、上位ビットに対応する一の上位電圧値を選択しオペアンプOAの一方入力に出力する上位セレクタ44と、下位レジスタストリングで発生する複数の下位電圧値VRL0〜VRL(2-1)から、下位ビットに対応する一の下位電圧値を選択しオペアンプOAの他方入力に出力する下位セレクタ47と、オペアンプOAのサンプルホールド動作と出力加算動作を行うための上位キャパシタC、第1〜第3スイッチSW1〜SW3ならびにその制御回路(不図示)とを有する。 (もっと読む)


【課題】簡単な構成で、低コストで、多数個のICの温度が検出できる温度検出回路を備えたPDP装置の実現。
【解決手段】パネル100と、表示電極を駆動するためのN(自然数)個のドライバIC201,201-1,201-16と、ドライバICの各々に内蔵されたN個のダイオード回路D,D1,D16と、ダイオード回路に順方向電流を供給する電流供給回路202と、ダイオード回路の各々への順方向電流を導通または遮断制御するN個のスイッチ素子SW1,SW2と、Nより小さなビット数のデジタル信号に応じてN個のスイッチ素子うちから1個を選択してオンとする選択制御回路205と、電圧検出回路203と、を備え、選択制御回路205の選択により時分割で順方向電流を選択的に流す制御を順次行い、電圧検出回路によりダイオード回路の順方向電圧降下を順次検出することによりドライバICの温度を検出する。 (もっと読む)


【課題】画素間ディスクリネーションがある程度大きくなっても、視覚的に目立たせず、階調性を向上させることが可能な画像表示装置を提供する。
【解決手段】1フレームの画像を複数の階調で表示する画像表示装置において、各階調レベルにおいて1階調レベルを与えるサブフレームのオン・オフのパターンの組み合わせに関して異なるA及びBのグループを設定し、AグループとBグループとを、いわゆる市松模様状に各画素に付与し、各階調レベルのAグループのオン状態の表示期間とBグループのオン状態の表示時間差と、各階調レベルのAグループのオン状態の表示期間と隣接する階調レベルにおけるBグループのオン状態の表示時間差と、各階調レベルのBグループのオン状態の表示期間と隣接する階調レベルにおけるAグループのオン状態の表示時間差との相互間の差が最小となるように、各階調レベルのオン・オフのパターンを設定する。 (もっと読む)


【課題】トランジスタ専有面積を低減する。
【解決手段】3ビット選択信号のうちの相補的な上位1ビット選択信号D2及び*D2に応答して、2入力の一方を選択する4個の2入力選択回路50〜53と、相補的な下位2ビット選択信号D1、*D1、D0及び*D0に応答して選択する4入力選択回路24Aとを備えている。2入力選択回路50〜53の各々は、2個のスイッチングトランジスタの一端が共通に接続され、両スイッチングトランジスタが同一行かつ隣り合うように配置されている。4入力選択回路24Xは、同一行に配置された2個のスイッチングトランジスタが直列接続されたアナログスイッチ回路を4個有し、該アナログスイッチ回路が並置され、かつ、対応する2入力選択回路と同一行に配置されている。4入力選択回路は、ツリー状に配置された3個の2入力選択回路を備えてトーナメント方式により入力を選択するようにしてもよい。 (もっと読む)


【課題】より小型の表示パネルおよび表示装置を提供する。
【解決手段】本発明の液晶表示パネルP1は、複数の表示画素を含んでなる液晶構造体10と、表示画素の駆動を制御するための制御素子20と、一部が液晶構造体10と制御素子20との間に配設され、表示画素と制御素子20とを電気的に接続するための配線パターン123と、制御素子20を外部回路に対して電気的に接続するための外部接続用部材30と、を備える。外部接続用部材30の少なくとも一部は、表示画素と制御素子20との間に位置する配線パターン123の配設領域に配置されている。 (もっと読む)


【課題】データ駆動回路チップの個数を減らし、表示装置の駆動信号の遅延を防止して画質を改善する液晶表示装置を提供する。
【解決手段】本発明による液晶表示装置は、基板と、基板に形成される複数のゲート線と、ゲート線と交差する複数のデータ線と、ゲート線及びデータ線と接続される複数の薄膜トランジスタと、薄膜トランジスタと接続され、ゲート線に平行な第1辺及び前記第1辺より長さが短くて隣接する第2辺を有する複数の画素電極と、ゲート線のうちの一部と接続される少なくとも2つ以上のゲート駆動部と、を備え、ゲート駆動部は基板の両側にそれぞれ位置する第1ゲート駆動回路及び第2ゲート駆動回路を含む。 (もっと読む)


【課題】画素回路の簡素化によりディスプレイの高精細化を可能にした表示装置を提供する。
【解決手段】駆動用トランジスタ3Bは、第1電位にある電源線DSL101から電流の供給を受け保持容量3cに保持された信号電位に応じて駆動電流を発光素子3Dに流す。電源スキャナ105は、サンプリング用トランジスタ3Aが信号電位をサンプリングする前に、第1タイミングで電源線DSL101を第1電位から第2電位に切り換える。主スキャナ104は、第2タイミングでサンプリング用トランジスタ3Aを導通させて、信号線DTL101から基準電位を駆動用トランジスタ3Bのゲートgに印加するとともに、ソースsを第2電位にセットする。電源スキャナ105は、第3タイミングで、電源線DSL101を第2電位から第1電位に切り換えて、駆動用トランジスタ3Bの閾電圧に相当する電圧を保持容量3Cに保持しておく。 (もっと読む)


【課題】負電源回路を削除することが可能な液晶装置を提供すること。
【解決手段】画素(TFT51)、画素電極55、共通電極を有する素子基板60と、電圧VCOMLとVCOMHとを交互に共通電極に供給する制御回路30と、画素TFTをオン/オフする第1/第2の選択電圧を供給する走査線駆動回路10と、画素TFTがオンされた際にVCOMLよりも電位の高い正極性の画像信号と、VCOMHよりも電位の低い負極性の画像信号とを交互にデータ線に供給するデータ線駆動回路20とを備え、VCOMLを共通電極に供給した後に、第1の選択電圧を走査線に供給すると共に、正極性の画像信号をデータ線に供給し、第2の選択電圧を供給し、VCOMHを共通電極に供給した後に、第1の選択電圧を供給すると共に、負極性の画像信号をデータ線に供給し、第2の選択電圧を供給する液晶装置であって、第1/第2の選択電圧は0V以上である。 (もっと読む)


【課題】調節可能なインダクタンスフィルタ、フィルタが内蔵されたテープ配線基板及び、テープ配線基板を備えたディスプレイパネルアセンブリーを提供する。
【解決手段】第1端部及び第2端部を備え、第1線幅を持つフィルタ配線ラインと、フィルタ配線ラインの第1端部と第2端部との間に配列され、第2線幅を持つ少なくとも一つのリペアパターンと、リペアパターンと並列に連結される少なくとも一つの単位フィルタバンクと、を備える調節可能なインダクタンスフィルタ。 (もっと読む)


【課題】微小な信号電流から正確に環境光の光量を測定する。
【解決手段】フォトダイオード310は陰極が高電位側電源VHに接続され、陽極がノードQを介してキャパシタ320に接続される。キャパシタ320の他端はグランドGNDに接続され、これと並列にリセット信号RESETの周期でオン・オフするスイッチング素子330が設けられている。NAND回路340は、ノードQの電位と基準信号REFとの論理積の反転を演算し、演算結果をインバータ350、360、および370を介してパルス信号300aとして出力する。 (もっと読む)


1,801 - 1,820 / 2,985