説明

Fターム[5J043FF00]の内容

パルス発生器 (3,485) | ヒステリシス回路及びその発振回路の手段 (147)

Fターム[5J043FF00]の下位に属するFターム

Fターム[5J043FF00]に分類される特許

1 - 1 / 1


【課題】プロセス変動バラツキや外部環境の変化に影響されずに安定した発振周波数を出力する。
【解決手段】半導体集積回路装置30にはCR発振回路1及び基準電圧発生回路2が設けられる。CR発振回路1にはコンパレータCOMP1、コンデンサC1、インバータINV1、インバータINV2、及び抵抗R1が設けられる。コンデンサC1及び抵抗R1はCR発振手段として機能する。基準電圧発生回路2は電圧変動が少なく、且つ温度変化の少ない安定した基準電圧Vref1と基準電圧Vref1よりも高い基準電圧Vref2を生成し、CR発振回路1の発振出力信号が“High”レベルのときに基準電圧Vref2をコンパレータCOMP1の(+)の入力ポートに出力し、発振出力信号が“Low”レベルのときに基準電圧Vref1をコンパレータCOMP1の(+)の入力ポートに出力する。 (もっと読む)


1 - 1 / 1