説明

Fターム[5J106DD19]の内容

発信器の安定化、同期、周波数シンセサイザ (26,591) | 構成−副構成 (4,863) | 計数(カウンタ)回路 (442) | アップダウンカウンタ (62)

Fターム[5J106DD19]に分類される特許

61 - 62 / 62


【課題】小型で設計や調整が容易な発振周波数制御回路を提供すること。
【解決手段】入力されるアナログ制御電圧に応じた周波数の発振信号を生成する発振回路から出力される、発振信号の周波数を計数する周波数カウンタと、入力されるデジタル値に応じて前記アナログ制御電圧を生成する複数のD/Aコンバータと、入力される制御信号に応じたデジタル値を生成するデジタル値生成回路と、周波数カウンタにより計数される周波数を基準の周波数と比較して、比較の結果に応じて前記デジタル値生成回路に入力する制御信号を生成する演算回路とを備える発振周波数制御回路を提供する。 (もっと読む)


本発明に係るクロックリカバリ回路は、第1遅延量でデータ信号を順次遅延させる複数段の第1可変遅延素子と、第1遅延量より大きい第2遅延量で、クロック信号を順次遅延させる複数段の第2可変遅延素子と、複数段の第1可変遅延素子によって遅延された複数のデータ信号を、同一段の第2可変遅延素子によって遅延されたクロック信号によりサンプリングする複数のタイミングコンパレータと、連続する2つのタイミングコンパレータの2つのサンプリング結果を排他的論理和演算する複数のEOR回路と、複数のEOR回路の演算結果に基づいて、クロック信号を遅延させるリカバリ可変遅延回路とを有する。 (もっと読む)


61 - 62 / 62