説明

Fターム[5J500AK05]の内容

増幅器一般 (93,357) | 回路要素 (18,409) | 記号又は1本の抵抗の定電流源 (1,226)

Fターム[5J500AK05]に分類される特許

1,221 - 1,226 / 1,226


本発明は、対称的なバイポーラ電流信号の増幅用電子回路に関する。この電子回路は、1対の相補形電流ミラーを有する。バイポーラ電流信号の極性に応じて、電流ミラーのうちの一方は能動状態であり、他方の電流ミラーはオフ状態である。このように、バイアス電流を入力信号に加えることが避けられ、それにより雑音が大幅に低下する。

(もっと読む)


第1および第2の入力端子を有する差動入力ステージ(102)と、出力端子を有する出力ステージとを備える、マイクロフォン前置増幅器であって、マイクロフォン前置増幅器は、半導体基板上に組み込まれる。ローパス周波数伝達関数を有するフィードバック回路(103)が、出力端子と第1の入力端子の間に結合され、半導体基板上に組み込まれる。第2の入力端子は、マイクロフォン信号のための入力(105)を提供する。それによって、(半導体基板の消費面積に関して)非常にコンパクトで低雑音の前置増幅器が提供される。

(もっと読む)


入力段(1)と出力段(2)とを有する差動増幅装置(53)が提供される。入力段(1)は、少なくとも1つの制御可能な電流源(11)を有して差動増幅器(3,4)のバイアス信号を制御するオフセット補償段(10)が接続される差動増幅器(3,4)を有する。望ましくは計装用増幅器として使用可能な本発明の差動増幅装置により、非常に正確な入力オフセットの補償が実施可能である。
(もっと読む)


二つの入力端子上において逆位相で一対の入力信号Sp及びSnを受信し、四つの出力端子上において逆位相で二対の出力電流SIp及びSInをもたらすための信号処理回路が提供されている。各々の入力信号Sp及びSnは増幅ユニットLNAUp及びLNAUnで増幅され、その後、分割ユニットSPLUp及びSPLUnで分割される。本発明は、二つの分割ユニットSPLUp及びSPLUnの各々が、前記増幅ユニット、すなわちそれぞれLNAUp及びLNAUnと前記出力端子の一つとの間に接続される少なくとも二つの分岐部、すなわちそれぞれBIp及びBQp並びにBIn及びBQnを含むように構成され、四つの分岐部BIp及びBQp並びにBIn及びBQnは各々、少なくとも一つのインピダンス部、すなわちそれぞれ同じ特性を有するRIp、RQp、RIn、及びRQnを含む。ミキサ回路は当該信号処理回路で容易にスタックされ得る。
(もっと読む)


本発明は低消費電力型の電圧増幅器に関する。本増幅器は、トランジスタ(M1)、トランジスタ(M1)のドレインに電力を供給する第一の電流源(I1)、トランジスタ(M1)のソースを充電する第二の電流源(I0)を備え、第一の電流源(I1)の出力電流と第二の電流源(I0)の出力電流の値はほぼ同じである。更に、本増幅器は、トランジスタ(M1)のドレインに接続する第一のキャパシタ(C1)、及びトランジスタ(M1)のソースに接続する第二のキャパシタ(C0)を備える。電流源(I1)と第一の電界効果トランジスタ(M1)の間に、第一の電界効果トランジスタの形式と逆形式の追加的電界効果トランジスタ(M3)が挿入される。本発明は、X線又はγ線検出器の電圧増幅に特に適している。 (もっと読む)


【課題】 デュアルバンド送受信用半導体集積回路の低雑音増幅器と受信ミキサの周波数特性を劣化させない。
【解決手段】 低雑音増幅器のパッケージ外ピン先端からパッドまでの距離が最短となる位置に低雑音増幅器を配置する。接地ピン同士、及び高周波信号ピン同士が隣接しない配置とする。低雑音増幅器の接地ピンと、バイアス回路の接地を分ける。高周波信号線同志が交差しないピンレイアウトとする。 (もっと読む)


1,221 - 1,226 / 1,226