説明

Fターム[2H092JB61]の内容

Fターム[2H092JB61]の下位に属するFターム

位置 (1,154)
層構造 (357)
容量素子の接続 (1,973)

Fターム[2H092JB61]に分類される特許

321 - 322 / 322


電子デバイスは、第1アクティブマトリクスピクセルアレイデバイス(52)と、第2ピクセルアレイデバイス(54)とを有する。前記第1及び第2ピクセルアレイは、別体の基板(56,58)上に設けられ、前記第1アクティブマトリクスアレイデバイス(52)の一部(62)のアドレス指定又は処理回路は、前記第2ピクセルアレイの基板(58)上に設けられる。本発明は、2つのアレイデバイス(52,54)をもつデバイスにおける2つの基板(56,58)間の制御回路の配分を提供する。こうすることは、行及び列駆動回路の欠陥に関連するコストの最小化を可能にすることができる。
(もっと読む)


【課題】 本発明の目的は、液晶配向の不良を減少させ、開口率を高めることにある。
【解決手段】 第1絶縁基板と、第1絶縁基板上部に形成されており、ゲート電極を有するゲート線と、ゲート線を覆うゲート絶縁膜と、ゲート絶縁膜上部に形成されている半導体層と、半導体層上部に形成されているソース電極及びドレイン電極とソース電極に連結されており、ゲート線と交差するデータ線と、有機絶縁膜からなっており、ドレイン電極を露出する第1接触孔を有する保護膜と、第1接触孔を通じてドレイン電極と連結されている画素電極と、第1絶縁基板と対向する第2絶縁基板と、ゲート線またはデータ線と重なるブラックマトリックスと、第1絶縁基板と第2絶縁基板の間でブラックマトリックスと重なって位置し、写真エッチング工程で形成された基板スペーサとを含む液晶表示装置を提供する。 (もっと読む)


321 - 322 / 322