説明

Fターム[2H092MA25]の内容

液晶−電極、アクティブマトリックス (131,435) | 製造方法 (16,988) | 製法、工程 (14,676) | 処理方法 (2,214) | 酸化処理 (279) | 熱酸化 (126)

Fターム[2H092MA25]に分類される特許

121 - 126 / 126


【課題】 例えばTFT等の薄膜半導体装置において、耐電圧性を高め、オフリーク電流を低減する。
【解決手段】 チャネル領域、ソース領域及びドレイン領域を含むと共に島状の平面パターンを有する半導体膜と、この上又は下に積層されたゲート絶縁膜と、これを介してチャネル領域に対向配置されたゲート電極とを備える。ゲート絶縁膜は、半導体膜における島状の平面パターンの周辺領域とゲート電極との層間に挟持される第1部分において、局所的に厚く形成されている。 (もっと読む)


トランジスタ構造の少なくとも一部分が実質的に透明であるエンハンスメント・モード電界効果トランジスタである。該トランジスタの一変形形態は、ZnO、SnO及びInから選択された実質的に絶縁性で実質的に透明な材料から構成されるチャネル層を含む。実質的に透明な材料から構成されるゲート絶縁体層は、チャネル層/ゲート絶縁体層境界面を形成するようにチャネル層に隣接して配置される。該トランジスタの第2の変形形態は、アニーリングにより生成される実質的に絶縁性のZnO、SnO及びInから選択される実質的に透明な材料から構成されるチャネル層を含む。該トランジスタを含む装置、及び該トランジスタを作る方法も開示されている。
(もっと読む)


【課題】 高い開口率を得ながら十分な保持容量(Cs)を確保し、また同時に容量配線の負荷(画素書き込み電流)を時間的に分散させて実効的に低減する事により、高い表示品質をもつ液晶表示装置を提供する。
【解決手段】 ゲート電極106と異なる層に走査線102を形成し、容量配線107が信号線109と平行になるよう配置する。各画素はそれぞれ独立した容量配線107に誘電体を介して接続されているため隣接画素の書き込み電流による容量配線電位の変動を回避でき、良好な表示画像を得る事ができる。 (もっと読む)


本発明は、単結晶シリコン半導体を回路駆動部及び画素アレイの製造に用いる可撓性を有する高解像度液晶表示装置などの可撓性電気光学装置及びその製造方法に関する。本発明による可撓性電気光学装置は、可撓性単結晶層の上に電子素子が形成される素子層を備える可撓性下部基板部と、前記下部基板部に組み付けられた可撓性上部基板部と、前記下部基板部と前記上部基板部との間に配設された電気光学的物質層と、を備える。 (もっと読む)


【課題】 多結晶シリコン薄膜の表面に形成された突起を容易且つ確実に除去することができる多結晶シリコン薄膜の平坦化方法を提供することを目的とする。
【解決手段】 多結晶シリコン薄膜を炭素(C)とフッ素(F)と水素(H)とを少なくとも含有するガスのプラズマに曝すことにより突起を除去して多結晶シリコン薄膜の表面を容易且つ確実に平坦化することができる。 (もっと読む)


【課題】 付加容量の容量値のバラツキが小さく、表示品位の優れた液晶表示装置およびその製造方法を提供する。
【解決手段】 本発明の液晶表示装置の付加容量10は、絶縁性基板11上に形成された第1導電層12と、第1導電層12上に形成され、第1導電層12の一部を露出する開口部14を有する第1絶縁層13と、少なくとも開口部14内に位置する第1導電層12上に形成された第2導電層17aと、第2導電層17aを覆う第2絶縁層18と、少なくとも開口部14内に位置する第2絶縁層18を覆う、第3導電層19aとから形成されている。 (もっと読む)


121 - 126 / 126