説明

Fターム[5B060CB05]の内容

メモリシステム (7,345) | ロード/ストア制御 (453) | ロードとストア競合処理 (34)

Fターム[5B060CB05]の下位に属するFターム

Fターム[5B060CB05]に分類される特許

1 - 18 / 18


【課題】メモリに対して複数のアクセス手段からのアクセスが同時に行われる場合に、メモリへのアクセス効率を向上する。
【解決手段】データ転送制御装置は、データを格納するメモリと、同じアドレス順で前記メモリにアクセスする複数のアクセス部とを備える。データ転送制御装置は、複数のアクセス部による前記メモリのアクセスアドレスの差を検出し、検出されるアクセスアドレスの差を小さくするために、複数のアクセス部のうちのアクセスアドレスが先行しているアクセス部の前記メモリへのアクセスの実行頻度を減少させる。 (もっと読む)


【課題】単純な手法でバンクの競合を回避できる技術を提供する。
【解決手段】画像表示システムでは、フレームメモリ24が、連続する識別番号が割り振られた複数のバンクB1〜B4を有している。画像書込部41は、第1選択値V1に対応する識別番号のバンクにフレームを周期的に書き込む。一方で、画像読出部43は、第2選択値V2に対応する識別番号のバンクからフレームを周期的に読み出す。また、書込カウンタ42は、画像書込部41がフレームを書き込むごとに第1選択値V1を番号順に変更する。そして、読出設定部44が、この第1選択値V1に一定のオフセット値を加算した値を第2選択値V2に設定することで、バンクの競合を回避する。したがって、第1選択値V1に一定のオフセット値を加算するという単純な手法で、バンクの競合を回避できる。 (もっと読む)


【課題】データバイトをNORフラッシュメモリに書き込む方法を提供する。
【解決手段】
本発明が提供するデータバイトをNORフラッシュメモリに書き込む方法は、ソフトウェアスイッチを設け、消去停止/再開装置の動作を制御することに用い、組み込んだ書き込みデータバイトの大きさの閾値により、該書き込み前の消去プロセスを停止するかを判断することに用い、ジャーナリングファイルシステムデータを読み取るステップを優先的に行うことを許可し、又は、データバイトを書き込むプロセスの完了を待って、ジャーナリングファイルシステムデータの読み取りを再開する。 (もっと読む)


【課題】転送効率を向上させる。
【解決手段】メモリセルアレイおよびリードデータを一時記憶する読み出しバッファを備える第1メモリと、ホスト装置からのライトデータを一時記憶する第2メモリと、先に到着したコマンドにアクセス範囲が重複する後に到着したコマンドを除くコマンドをコマンドキューから取り出してリードキューまたはライトキューに記憶させるコマンド振り分け部と、リードキューが記憶しているリードコマンドにかかるリードデータをメモリセルアレイから読み出しバッファに読み出させる頭出し処理と、読み出させたリードデータをホスト装置に転送する第1データ転送と、を逐次実行し、ライトキューが記憶しているライトコマンドにかかるライトデータを受け付けて第2メモリに格納する第2データ転送を逐次実行し、頭出し処理と第2データ転送とを並行して実行するデータ転送系を備える。 (もっと読む)


【課題】迫力のあるグラフィックスを生成するためには競合リソース間におけるメインメモリへのアクセスを効率的に制御するすることが重要である。このために、CPUやグラフィックス関連リソースに対して高い優先順位を付与し、メインメモリへの高速アクセスを保証する。
【解決手段】メモリコントローラ152は、メインメモリ112へのアクセスをシークする様々な競合メモリ間の調停、メモリアクセス要求リソースのメモリ待ち時間および帯域幅必要条件の対処、バスターンアラウンドを減少させるためのバッファ書き込み、メインメモリのリフレッシュ、およびプログラム可能なレジスタを用いてのメインメモリの保護など、メモリ制御関連の様々な機能を果たす。メモリコントローラ152は、それぞれ異なる競合リソースからの書き込み要求をキューにいれる、「グローバル」書き込みキューを使用してメモリの読み出し/書き込みの切り替えを最小にする。 (もっと読む)


【課題】計算機間のライブマイグレーションなどを行うためのメモリコピーにおいて、I/Oデバイスからのメモリ書込みがあっても、メモリコピー元とメモリコピー先の内容の一貫性を保つ。
【解決手段】計算機とI/Oデバイスを接続するデータ転送装置において、計算機とI/Oデバイス間の接続を担うI/Oスイッチと、計算機間のメモリコピーを行うメモリコピー部を持つ。前記データ転送装置は、I/Oデバイスが行うメモリ書込みを監視する。メモリ書込みの対象アドレスと、メモリコピーの進捗状況を比較し、メモリコピー済の領域に対するメモリ書込みは、前記データ転送装置によってメモリコピー先の計算機にも書込む。メモリコピー中の領域に対するメモリ書込みは、前記データ転送装置によって、メモリコピーのためのメモリ書込みとマージする。 (もっと読む)


【課題】フラッシュメモリのアクセス時間とSDRAMのアクセス時間との整合を図り、大容量フラッシュメモリを含むメモリモジュールとコントローラを提供する。
【解決手段】フラッシュメモリと、SDRAMと、フラッシュメモリ及びSDRAMの夫々のアクセスを制御し、外部からのストア命令に従って、SDRAMに記憶されるデータをフラッシュメモリに転送するための制御回路とそれに結合された複数の入出力端子を含む。制御回路は、ストア命令に従ってSDRAMに記憶されるデータをフラッシュメモリに転送している間に、SDRAMからのデータ読出し命令が入力された場合において、そのデータ転送を中断し、読み出し命令に従ってSDRAMに記憶されるデータを外部に出力するよう制御する。 (もっと読む)


【課題】チャネルの転送速度を向上できるメモリコントローラの実現。
【解決手段】メモリ10が接続されるメモリインターフェース24と、リードコマンドを受け付け、リードデータを出力するリードチャネル5と、ライトコマンドを受け付け、ライトデータが入力されるライトチャネル6と、コマンド用FIFO21と、ライトデータ用FIFO23と、リードデータ用FIFO22と、を備え、独立してリードおよびライトコマンドを受け付けて順次実行するメモリコントローラ20であって、リードコマンドおよびライトコマンドの受付が同時であるかを判定し、同時でなければ受付順に実行し、同時であればリードおよびライトコマンドのアクセスするアドレス領域が重複しているかをさらに判定し、重複していればリードおよびライトコマンドの所定の一方を他方より先に実行するように制御する調停回路27を備える。 (もっと読む)


【課題】データを読み出す直前に書込処理が割り込んだ場合において、読み出そうとしたデータが書き換えられることを防止することを目的とする。
【解決手段】データ処理装置20は、環状バッファ5における最初のデータ読出位置のアドレスを決定する際に、次回書込位置レジスタ4に格納されている環状バッファ5上の次回書込位置の値に対し、余剰エリア51のメモリ数を加算した値を最初の演算データ読出位置とし、この最初の演算データ読出位置から演算データを順次読み出すことを特徴とする。 (もっと読む)


【課題】上位装置から発行されるメモリリクエストの数が少ない場合であっても、長期間バッファに格納されるメモリリクエストをなくし、装置のスループットを向上させる。
【解決手段】ロード用追い越しバッファ1に格納されるメモリリクエストの数が4以下となり(ワード04-Vビット104が“1”となり)、且つストア用追い越しバッファ2に格納されるメモリリクエストの数が4以下となると(ワード04-Vビット204が“1”となると)、バッファ優先制御部41は、共有追い越しバッファ3にリクエストの発行優先権を与える。共有追い越しバッファ3のビジーチェック回路33は、発行優先権が与えられると、ロード用追い越しバッファ1と共有しているバッファ群(ワード00〜03のバッファ)およびストア用追い越しバッファ2と共有しているバッファ群(ワード00〜03のバッファ)に格納されているメモリリクエストの内、発行先がビジーでないリクエストを所定の順序で発行する。 (もっと読む)


【課題】本発明は、伝送路の受信側の遊休期間を削減して利用効率を向上させてスループットを向上させる。
【解決手段】ASIC5は、メモリ4へのライトリクエストと、ライトされるデータと、メモリ4からのリードリクエストと、を送信側伝送路6aに送信する送信処理I/F14bと、メモリ4からのリードデータを、受信側伝送路6bから受信する受信処理I/F14cと、アービタ12からライトリクエスト、ライトされるデータ及びリードリクエストを受信する受信部22と、ライトリクエストを一時保管するライトリクエストバッファ21と、送信側伝送路6aによる送信処理中に、次のライトリクエストを受信した場合、該次のライトリクエストをライトリクエストバッファ21に保管し、後続のリードリクエストを受信すると、該リードリクエストを、該保管中のライトリクエストより先に送信処理I/F14bに受け渡す制御を行う制御部と、を備えた。 (もっと読む)


【課題】 プログラム等を記憶するRAMとして小規模なシングルポート構成のRAMが用いられており、かつ、RAM内のデータを利用した信号処理の実行と並行してRAM内のデータの書き換えが可能なDSPを提供する。
【解決手段】 プログラムメモリ2は、各エリアの2個の命令を各々記憶する。読み出し制御部6およびセレクタ9は、プログラムメモリ2から2個の命令を読み出す制御を繰り返す。プログラムメモリ2からの2個の命令は、レジスタ4、セレクタ5からなる部分を介して信号処理部3に順次供給される。書き込み制御部8およびセレクタ9は、命令読み出しが行われない期間を利用して、プログラムメモリ2へデータを書き込む制御を行う。 (もっと読む)


【課題】大容量不揮発性メモリとRAMとのアクセス時間との整合を図り、大容量不揮発のメモリを含むメモリモジュールを提供する。
【解決手段】コマンドレジスタにロード命令コードが書込まれた場合に、制御回路は、前記不揮発性メモリからデータを読出し、前記読み出されたデータを前記RAMに転送する。外部コマンド信号端子に書込み命令が入力され、外部アドレス信号に前記RAMにアクセスするためのアドレスが入力された場合に、前記RAMに前記外部データ端子を介して入力されたデータが書込まれ、前記外部コマンド信号端子に前記書込み命令が入力され、前記外部アドレス信号端子に前記コマンドレジスタにアクセスするためのアドレスが入力された場合に、前記コマンドレジスタに前記外部データ端子を介して入力された前記ロード命令コードが書込まれる。 (もっと読む)


【課題】内部のメモリ動作状態に拘わらずにライトアクセスの要求を受け付ける事が容易な半導体集積回路を提供する。
【解決手段】半導体集積回路(1)は、半導体チップ(1A)上に形成された複数のメモリバンク(BNK0〜BNK7)と、複数のライトバッファ(WB0〜WB3)と、外部入力回路(I/F1)と、制御回路(MCNT)とを有する。複数のメモリバンクは、データ入力部と格納されたデータのリフレッシュ動作が定期的に必要とされる複数のメモリセルとをそれぞれ有する。制御回路は、対応するメモリバンクのリフレッシュ動作と読み出し動作の期間に、外部入力回路に供給されたデータを対応するライトバッファに選択的に保持させる様に、対応するライトバッファを制御し、対応するメモリバンクのリフレッシュ動作と読み出し動作の完了後に、対応するメモリバンクにデータが対応するライトバッファに供給するよう制御する。 (もっと読む)


補助メモリを用いてメモリにアクセスする方法及びシステムを示す。この発明によれば、同一メモリ位置にアクセスする記憶命令及びそれに続く読込命令を識別し、時間差を求める。記憶命令は、記憶命令により記憶されるデータ要素が読込動作により初めて読み込まれるまでに経過する時間間隔の指標を含む。この指標に基づいて、記憶命令は、主メモリに直接アクセスし、又は補助メモリを介して主メモリに送られる。
(もっと読む)


【課題】メモリへの信号の書き込みと読み出しの追い越しを発生しにくくする。
【解決手段】内部同期信号生成部は、画像信号処理装置に入力される画像データとフレーム当たりの周波数が等しい内部での同期信号(内部垂直同期信号SVS、内部水平同期信号SHS、内部クロック信号SCLK)を生成する。入力された画像データを記憶する入力フレームメモリに対する信号の書き込みは、入力垂直同期信号IVSを書き込みタイミング規定信号として、入力フレームメモリからの信号の読み出しはSVSを読み出しタイミング規定信号として行われる。内部垂直同期信号生成部65では、スケーリング率情報等に従って決定される内部垂直タイミング調整部(1)63から出力される値に応じてSVSの発生するタイミングを変えることにより、IVSとSVSとの相対的な位相差を調整し、追い越しの発生を回避する。 (もっと読む)


【課題】1つの弱いメモリ順序モデルを有するプロセサにおける複数の順序付きメモリ操作の性能改善。
【解決手段】1つの第1メモリ操作に対応する操作順序キュー内の第1エントリに対応する1つの第1順序ベクトルを発生する工程と、第1メモリ操作が完了するまで、1つの後のメモリ操作を完了させないようにする工程とを含む。この方法では、操作順序キューを、例えば1つのロードキューまたは1つのストアキューとすることができる。同様に、1つの第1操作順序キューの1つのエントリに対する順序ベクトルを、1つの第2操作順序キュー内の複数のエントリに基づいて発生できる。更に、このような1つのエントリは、第2操作順序キュー内の1つのエントリを識別する1つの領域を含むことができる。1つの結合バッファを第1操作順序キューに結合でき、複数のあらゆる先の書き込みが視認可能になった時に結合バッファは1つの信号を発生できる。 (もっと読む)


メモリリードおよびライト要求が受信される。リードは、メモリリードがメモリライトを追い越すことができないトランザクションオーダリングルールを有する通信プロトコルに従って受信される。メモリリードおよびライト要求は、メモリリードがメモリライトを追い越しうるトランザクションオーダリングルールを有する他の通信プロトコルに従って、第1のデバイスに転送される。転送されたメモリリード要求は、受信されたリード要求内の緩和されたオーダリングフラグがアサートされている場合は常に、転送されたメモリライト要求を追い越すことを許可される。また、他の実施例が説明され、特許請求される。
(もっと読む)


1 - 18 / 18