説明

Fターム[5K047KK05]の内容

デジタル伝送方式における同期 (12,489) | 監視;試験 (340) | 監視、試験項目 (214) | 異常状態検出 (142) | クロック断(信号断)検出 (22)

Fターム[5K047KK05]に分類される特許

1 - 20 / 22


【課題】専用線ではない通信ケーブルで基地局と公衆網などを接続した場合であっても、周辺の基地局との同期ずれを抑制した基地局を提供する。
【解決手段】通信端末MSとの間で無線通信を行う無線通信部1と、公衆網NWとの間で有線通信を行う有線通信部6と、公衆網NWを介して上位装置100から送信される送信データに含まれる同期信号に基づいて同期処理を行う制御部9と、上位装置100からの同期信号よりも高精度の高精度同期信号に基づいた同期処理を行う同期部2とを備え、制御部9は、同期部2における同期処理が不可能な状態となった場合に、上位装置に対して送信データが公衆網を優先的に通過できるように優先度を高くして送信するように指示を出し、上位装置100からの同期信号に基づく第1のタイミングと、自機のクロックに基づく第2のタイミングとの差分が所定値を超えるか否かで、同期の調整の要否を判断する。 (もっと読む)


【課題】電源投入時や通常動作時でも、より確実にクロックの生成が停止した状態から回復することが可能となるクロック発生回路を提供する。
【解決手段】クロック発生回路1は、クロックとデータとが重畳されたエンベデッド信号から抽出クロックを抽出するクロック抽出回路10と、前記エンベデッド信号と前記抽出クロックとに基づき前記抽出クロックの停止を検出し、前記クロック抽出回路を初期状態にリセットするリセット信号を出力する停止検出回路30と、を備えるものである。 (もっと読む)


【課題】 クロック断における不要な警報通知を遮断する。
【解決手段】
クロック信号の入力を受け付けるためのクロック入力受付部と、クロック信号を出力するためのクロック出力部と、前記クロック入力受付部がクロックを受け付けない場合にクロック断を検出するクロック断検出部と、前記クロック入力受付部を介してAIS信号を受け付けた場合にAIS信号を検出するAIS信号検出部と、AIS信号を生成するAIS信号生成部と、前記クロック断検出部がクロック断を検出した場合に、前記AIS信号検出部がAIS信号を検出していなければ、所定の警報通知を出力するアラーム制御部と、前記クロック断検出部がクロック断を検出した場合に、前記AIS信号生成部が生成したAIS信号を前記クロック出力部に出力する出力信号選択部と、を備えることを特徴とする。 (もっと読む)


【課題】 異なる送信ビットレートのONUが混在するPONシステムにおいて,OLTが,ONUに特別な機能を必要とせずに高速なバースト信号を受信するための,マルチレート用バーストモード受信機を実現することが課題である。
【解決手段】 本発明のマルチレート用バーストモード受信機では,平均振幅を検出することにより信号の入力を判定する信号入力判定部と,高周波成分の包絡線検波を行い信号のビットレートを判定するビットレート判定部の判定結果により,受信ビットレートに対応した光信号受信部及びシリアル/パラレル変換部の設定切替を行う。 (もっと読む)


【課題】固定発振器を設置することなく、クロック信号の精度を保つ。
【解決手段】本願に開示する技術は、一つの様態によれば、対向装置から送信された多重化信号を用いて、対向装置のエラーを検出する。また、本願に開示する技術は、多重化信号を逆多重化して得られた複数の信号から、位相同期時に各信号の位相を補償した量を示すスタッフ信号を抽出し、対向装置のエラーが検出された場合には、抽出されたスタッフ信号を所定のスタッフ信号と入れ換える。そして、本願に開示する技術は、入れ換えられたスタッフ信号を用いて、各信号の位相を補正するデスタッフ処理を実行する。 (もっと読む)


【課題】ノード装置において、ネットワークの障害に対して強いクロック同期を取ることを目的とする。
【解決手段】ネットワークを構成するノード装置において、前記複数の伝送路から受信した時刻同期用の第1パケットからクロックを抽出する第1クロック抽出手段と、ネットワークの複数の伝送路に接続され、前記複数の伝送路から受信した信号からクロックを抽出する第2クロック抽出手段と、前記第1クロック抽出手段で抽出されたクロックと前記第2クロック抽出手段で抽出されたクロックのうちいずれか1つのクロックを選択するクロック選択手段と、を有し、前記クロック選択手段で選択したクロックに装置クロックを同期させる。 (もっと読む)


【課題】GPS衛星電波が受信出来ない時も正確に同期タイミング信号を出力する時刻同期装置およびその時刻同期補正方法を提供する。
【解決手段】内蔵発振器1は、GPS受信器Rからの1pps信号と出力するクロックと間の位相差信号を発振制御部3へ出力し、この位相差を無くす発振周波数制御信号が発振制御部3内蔵発振器1へ出力される。1pps信号が断となった場合、発振制御部3は、ログ部LGのドリフト記録部5と信号断時間記録部6から、予め測定記録していた単位時間あたりの内蔵発振器1の周波数のドリフト量からドリフトを補正する発振周波数制御信号を生成して内蔵発振器1へ出力し、タイミング信号発生部2は、内蔵発振器1からのクロックにより生成した同期タイミング信号を外部へ出力する。 (もっと読む)


【課題】受信回路と送信回路とで必要となるハードウェア信号を削減することを目的とする。
【解決手段】受信回路と送信回路とを有するシリアル通信装置であって、受信回路から前記送信回路へ送信されている位相合わせ用の基準クロックが停止したことを検知することでハードウェアフロー制御を行うことによって課題を解決する。 (もっと読む)


【課題】携帯端末用デバイスから出力されるデータに無信号期間が発生した場合でもクロックデータリカバリ回路の同期外れを生じさせないようにする。
【解決手段】期間判定手段30は、携帯端末用の被測定デバイス1からシリアルデータ信号Rdが所定のビットレートで出力されている有信号期間と、シリアルデータ信号が出力されていない無信号期間とを判別する。そして、有信号期間と判別されている間は、信号切替手段35を介して、被測定デバイスから出力されるシリアルデータ信号をCDR(クロックデータリカバリ回路)40に与え、無信号期間と判別されている間は、被測定デバイスから出力されるシリアルデータ信号に代わって、擬似データ信号発生手段33が生成する擬似データ信号RxをCDR40に与えて、CDR40の同期状態を維持する。 (もっと読む)


【課題】光入力断時におけるクロック切替に際し、クロックを安定させる。
【解決手段】第1および第2の光送受信部の間に接続され、光信号から変換された電気信号の処理を行う電気信号処理部と、前記第1の光送受信部から到来した信号のクロックに基づき、所定の比率の周波数で、かつ同期した前記第2の光送受信部の送信用クロックを生成する第1の送信クロック生成部と、前記第2の光送受信部から到来した信号のクロックに基づき、所定の比率の周波数で、かつ同期した前記第1の光送受信部の送信用クロックを生成する第2の送信クロック生成部と、前記第2の入出力端側からの光入力断時に、前記第1の送信クロック生成部の出力クロックを選択するセレクタ部と、当該セレクタ部の出力クロックを分周し、前記第2の送信クロック生成部にクロックを供給する分周部とを備える。 (もっと読む)


【課題】従来の受信回路は、接続検出回路に他の回路よりも高い耐圧の素子を利用しなければならず、回路規模が大きくなる問題があった。
【解決手段】本発明にかかる受信回路は、デジタル信号により映像データを含む送信データを受信する受信回路であって、受信側機器の固有IDの読み出しに用いられる読み出しクロックの有無を検出する第1のクロック検出回路10と、送信データの伝送クロックの有無を検出する第2のクロック検出回路12と、第1のクロック検出回路10及び第2のクロック検出回路12の検出結果が入力され、読み出しクロック及び伝送クロックの少なくとも一方に基づき送信側機器とのリンク状態を検出するリンク状態検出回路14と、を備えるものである。 (もっと読む)


【課題】40Gb/sの伝送速度の光通信技術において、伝送装置へ入力される光信号の断絶および光信号の入力復旧の際のPLL基準クロックの切り替え時間を短縮し、光信号のエラービット数を低減する。
【解決手段】OC768またはSTM−256の39.813Gb/sの伝送レートを有するSONET/SDHで伝送路が構成される端末装置側と、43.018Gb/sの伝送レートを有するOTU3で伝送路が構成されるWDM側とを接続する本発明の光伝送装置100aは、入力信号の断絶時または切り替え時に、PLL部106が、該PLL部106へ入力するために分周する以前の該入力信号のクロック信号の周波数に応じてOSC108が発振する所定の周波数のクロック信号を、PLL基準周波数を生成するためのクロック信号として切り替えて取得するように制御するセレクタ部109を有する。 (もっと読む)


【課題】トランジスタの経時変化による信頼性の劣化等を防止できる高速シリアルインターフェース回路及びこれを含む電子機器を提供すること。
【解決手段】高速シリアルインターフェース回路は、データレシーバ回路10、クロックレシーバ回路20、シリアル/パラレル変換回路40を少なくとも有するロジック回路ブロック30、自走クロック生成回路70、クロック検出回路80を含む。クロック検出回路80は、差動クロック信号線を介してクロックが転送されているか否かを検出する。クロックレシーバ回路20は、自走クロック生成回路70から自走クロックOSCKを受け、差動クロック信号線を介してクロックが転送されていないことが検出された場合には受信クロックCKINの代わりに自走クロックOSCKをロジック回路ブロック30に出力する。 (もっと読む)


【課題】
本発明は、処理回路に駆動クロックが供給されているかを監視し、その結監視果に応じて、処理回路へのアクセスの制御を行なうクロック監視装置を提供する。
【解決手段】
クロック監視装置は、駆動クロックに同期して処理を行なう集積回路101と、前記集積回路101を制御する制御回路104とから構成される。集積回路101は、処理回路107に駆動クロックが供給されているか否かを監視する監視回路106を備える。
監視回路106は、クロック制御回路103から処理回路107に駆動クロックが供給されているか否かを監視し、その結果を記憶する。制御回路104は、監視結果を読み出して、駆動クロックが供給されているときは集積回路101へアクセスし、駆動クロックが供給されていないときは集積回路101へアクセスしない。 (もっと読む)


【課題】クロック非転送時の不安定な動作を防止できる高速シリアルインターフェース回路及びこれを含む電子機器を提供すること。
【解決手段】高速シリアルインターフェース回路は、データレシーバ回路10、クロックレシーバ回路20、シリアル/パラレル変換回路40を少なくとも有するロジック回路ブロック30、自走クロック生成回路70、クロック検出回路80、出力マスク回路90を含む。クロック検出回路80は、クロックレシーバ回路20からの受信クロックCKINと自走クロック生成回路70からの自走クロックOSCKを比較し、差動クロック信号線を介してクロックが転送されているか否かを検出する。出力マスク回路90は、差動クロック信号線を介してクロックが転送されていないことが検出された場合に、ロジック回路ブロック30の出力信号RT、RCKを、後段の回路に伝達されないようにマスクする。 (もっと読む)


【課題】従属同期クロック信号生成装置に関し、従属同期用クロック信号の系切替え時に瞬断なくクロック信号を供給し、擾乱の無い装置供給用クロック信号を供給する。
【解決手段】外部から2系統の従属同期クロック信号を入力し、該従属同期クロック信号の1周期分の信号の開始部分を検出してハイレベル信号を出力し、該従属同期クロック信号の1周期未満のタイミングでローレベル信号を出力する2系統のクロック信号生成部(#0)1−1,(#1)1−2と、該クロック信号生成部から出力される信号の論理和信号をクロック信号としてPLO部6−7出力する論理和信号出力部1−3を備える。クロック信号生成部は、内部自走クロック源1−4のクロックをカウントして従属同期クロック信号の1周期未満のタイミングでローレベル信号をフリップフロップ回路1−12,1−22のリセット端子に入力して強制的にローレベル信号を出力させる。 (もっと読む)


【課題】 GPS信号等、基準となる基準クロックが不能になった場合においても、継続して、安定かつ精度よく同期クロックを維持することを目的とする。
【解決手段】 本発明による基地局110は、自局の同期クロックを生成するクロック発生器212と、基準クロックと同期クロックとを比較して、クロック発生器212の同期クロックを基準クロックに同期するように補正するクロック補正部214と、他の基地局の同期クロックを受信する同期クロック受信部216と、基準クロックと他の基地局の同期クロックとを比較し、その位相差を導出する位相差導出部220と、位相差を記憶する位相差記憶部222と、他の基地局の同期クロックを位相差だけ位相補正する位相補正部224と、基準クロックと位相差が補正された他の基地局の同期クロックとを切り替える切替スイッチ226と、を備えることを特徴としている。 (もっと読む)


【課題】GPS信号を用いた同期において、GPS信号を受信できなくなった場合でも同期を維持する。
【解決手段】GPS信号とクロック発生器10のフィードバック信号との差分に基づいてクロック発生器10を補正する信号同期装置であって、GPS信号の喪失状態を検出するGPS信号喪失検出部21と、クロック発生器10が設置された地点の環境情報を検出する環境情報検出部22と、前記環境情報と前記補正値とを関連付けて記憶する補正情報記憶部30と、GPS信号が喪失した場合に、検出した環境情報に対応する補正値をクロック発生器10の補正値として取得する補正値情報読出部24とを備える。 (もっと読む)


【課題】 クロック生成用の同期時間情報を含む受信パケットが欠落した場合にも、クロックの生成が可能なクロック生成方法及びクロック生成回路を提供する。
【解決手段】 順次受信されていくパケットに含まれるSYTを与えられて保持し出力していくSYTレジスタ11、今回受信すべきパケットのSYTの替わりに用いる補完SYTを生成するための補正値として、今回受信すべきパケットより前に受信されたパケットから今回受信すべきパケットを受信するまでの予想時間を与えられ、この補正値とSYTとを用いて、補完SYTと補完SYTとを与えられ、今回受信すべきパケットに含まれているSYTが欠落したことを通知されない場合はSYTを出力し欠落したことを通知された場合は補完SYTを出力するセレクタ13、SYT又は補完SYTとパケットを伝送するバスのサイクルタイムとを用いて、パケットを受信する際に用いる基準周波数を有するクロックを生成するSYT比較器15、PLLとを備えることを特徴とする。 (もっと読む)


【課題】基準クロックが断たれても、VCOのクロック周波数の経年変化特性を補正して高精度の自走クロックを実現出来る周波数補正機能付きクロック供給装置を提供する。
【解決手段】基準クロックが取得出来ている時、CPU106は位相比較器2より出力される位相誤差情報より、予め計時手段110で通知される周期毎にVCO104のクロック周波数の経年変化特性による位相誤差情報を予測して算出し、その位相誤差を補正する制御電圧値を自走DA設定メモリ109に記憶する。基準クロックが断たれると、CPU106は位相比較器102の出力である位相誤差情報を参照せず、代わりに計時手段110で通知される周期毎に、対応する位相誤差情報を補正する制御電圧値を自走DA設定メモリ109より読み出してDA変換器105に設定することで、VCO104のクロック周波数の経年変化特性を補正して高精度の自走クロックを実現する事が可能である。 (もっと読む)


1 - 20 / 22