説明

テクトロニクス・インコーポレイテッドにより出願された特許

71 - 80 / 234


【課題】従来の二重トリガオシロスコープは、トリガ判定基準である複数のイベントの関係で固定され、自由度がなかった。
【解決手段】入力端子110が信号を受け、取込み回路115が入力信号を取り込む。取り込まれた入力信号は、トリガ回路120に応じて、メモリ125に蓄積される。制御器135は、トリガ判定基準ダイナミックに変更して、トリガ回路120の設定を変える。新たなトリガ条件で入力信号をメモリ125に取り込む。トリガ判定基準には、繰り返し係数144も関係できる。 (もっと読む)


【課題】本発明は、1つ以上の同調可能レーザを用いて表示用の色を発生する。
【解決手段】結果としての表示は、1つ以上の静的レーザに関連するか、従来の静的色生成技術に関連した1つ以上の同調可能レーザを用いる。かかるシステムにおいて、入力ビデオ210から色を決定し、ルックアップ・テーブル212、214又は他の方法を用いて、入力色を用いる信号に変換して固定レーザ232及び同調可能レーザ234をドライブする。これら色生成要素を視覚用表示内に用いるスクリーン又は他のものに投影する。その結果の表示は、人間の目が知覚できる全て又はほぼ全ての色を生成できる。 (もっと読む)


【課題】パッケージ内に配置されたダイの信号を測定する。
【解決手段】絶縁基板16に少なくとも1つのダイ12,14と測定機器44を設け、ダイを測定機器に電気的に接続するための少なくとも1つの導電路と測定機器を絶縁基板の面上の電極に電気的に接続する他の導電路とを有する。絶縁基板の電極を回路基板18の電極20に電気的に接続して、測定機器が回路基板の電極に電気的に接続される。インタフェース・ポートが回路基板に設けられ、回路基板の電極に電気的に接続される。測定機器を介してダイ及びインタフェース・ポートの間で信号が伝送される。 (もっと読む)


【課題】ブランキング・プリミティブをマスクする回路を提供する。
【解決手段】ブランキング・プリミティブ・マスキング回路は、検出及び処理回路206を有し、ブランキング・プリミティブを含むデータを受ける。検出及び処理回路206は、ブランキング・プリミティブが検出されると、ダイナミック・ブランキング信号を生成する。比較器210は、メモ208リからの基準データ256、遅延データ222及びダイナミック・ブランキング信号260を受ける。比較器210は、基準データ256と遅延データ222を比較し、検出及び処理回路206からのダイナミック・ブランキング信号がないときには、基準データ256と遅延データ222の一致しないビットからビット・エラー出力信号を生成すると共に、遅延データ222中にブランキング・プリミティブが存在し、ダイナミック・ブランキング信号が存在するときには、ビット・エラー出力信号を生成しない。 (もっと読む)


【課題】長い取込みメモリに被測定信号のデジタル・データを取込み、被測定信号の波形を高いスループットで表示する。
【解決手段】ユーザの関心がある時間区間を設定すると共に、トリガ基準を設定する。ADC103は、被測定信号をデジタル・データに変換し、デジタル・データは取込みメモリ104に記憶される。トリガ・ユニットは、1つの取込み処理の間に、トリガに基づいてトリガ・イベントをトリガ・イベント情報として検出及び生成する。トリガ・イベント除去回路116は、ユーザが設定するプリ・トリガ及びポスト条件に基いて、トリガ・イベントをいくらか廃棄する。トリガ・イベントは、トリガ・リスト中にトリガ・イベント情報として記憶される。制御ユニット200は、トリガ・リスト中のトリガ・イベントに対応する取込みメモリ104中のデジタル・データを特定し、時間区間についてのトリガ・イベントに関する波形を表示デバイス上に表示する。 (もっと読む)


【課題】バイト、ワード又は他のマルチビット・フォーマットに既に変換されたデータにて正規表現マッチングを実行する。一方、直列ビット列をかかるマルチビット・フォーマットにグループ化しない。
【解決手段】直列ビット列を受け、正規表現を直列ビット列に適用し、正規表現の直列ビット列への適用に応答し、ユーザ・インタフェースを介して、取込みデータ又は他のデータを表すように制御器が構成される。 (もっと読む)


【課題】プローブ時に、被測定デバイスの負荷を減少させる。
【解決手段】信号取込みシステムには、抵抗性中心導体信号ケーブル202に結合されたプローブ・チップ回路206を有する信号取込みプローブ105がある。信号取込みプローブ105の抵抗性中心導体信号ケーブル202は、信号処理装置中の入力ノード及び入力回路を介して、信号処理装置中の補償システム232に結合される。信号取込みプローブ105及び信号処理装置は、入力ノード204においては時定数がミスマッチしているが、補償システム232がフィードバック・ループ回路245のある入力増幅回路234及び入力回路に結合されたシャント極−零点対を有し、信号取込みシステムの周波数帯域幅に渡ってフラットを維持するための極−零点対を提供する。 (もっと読む)


【課題】プローブ時に、被測定デバイスの負荷を減少させる。
【解決手段】信号取込みシステムには、抵抗性中心導体信号ケーブルに結合されたプローブ・チップ回路を有する信号取込みプローブがある。信号取込みプローブの抵抗性中心導体信号ケーブルは、信号処理装置中の入力ノード及び入力回路を介して、信号処理装置中の補償システムに結合される。信号取込みプローブ及び信号処理装置は、入力ノードにおいては時定数がミスマッチしているが、補償システムが信号取込みシステムの周波数帯域幅に渡ってフラットを維持するために、極−零点対を提供する。 (もっと読む)


【課題】プローブ時に、被測定デバイスの負荷を減少させる。
【解決手段】信号取込みシステムには、抵抗性中心導体信号ケーブル206に結合されたプローブ・チップ回路202を有する信号取込みプローブがあり、信号は入力ノード216を介して信号処理装置に結合される。入力ノード216は、入力回路222を介して入力電流増幅回路230に結合される。入力回路222は、抵抗性中心導体信号ケーブル206に抵抗性終端及び容量性終端の少なくとも1つを提供する。信号処理装置内における抵抗性中心導体信号ケーブル206の終端が信号取込みシステムに提供されるが、これによれば、プローブ・チップ回路の入力キャパシタンスを減少させることで、信号取込み周波数の帯域幅が増加する結果となり、これよって、高周波数における被測定デバイスへのキャパシタンスの負荷が低減される。 (もっと読む)


【課題】プローブ時に、被測定デバイスの負荷を減少させる。
【解決手段】信号取込みシステムには、抵抗性中心導体信号ケーブル202に結合されたプローブ・チップ回路206を有する信号取込みプローブ105がある。信号取込みプローブ105の抵抗性中心導体信号ケーブル202は、信号処理装置115中の入力ノード及び入力回路を介して、信号処理装置中の補償システム225に結合される。信号取込みプローブ105及び信号処理装置115は、入力ノード204においては時定数がミスマッチしているが、補償システム225がフィードバック・ループ回路240のある入力増幅回路232及び補償デジタル・フィルタ256を有し、信号取込みシステム115の周波数帯域幅に渡ってフラットを維持するための極−零点対を提供する。 (もっと読む)


71 - 80 / 234