説明

Fターム[5F048BB01]の内容

MOSIC、バイポーラ・MOSIC (97,815) | ゲート (19,021) | 形状 (2,378)

Fターム[5F048BB01]の下位に属するFターム

Fターム[5F048BB01]に分類される特許

1,321 - 1,325 / 1,325


基体平面に対して突出した半導体凸部と、この半導体凸部を跨ぐようにその上面から相対する両側面上に延在するゲート電極と、このゲート電極と前記半導体凸部の間に介在する絶縁膜と、ソース/ドレイン領域とを有するMIS型電界効果トランジスタを備えた半導体装置であって、1つのチップ内に、前記MIS型電界効果トランジスタとして、ゲート電極下の前記半導体凸部における基板平面に平行かつチャネル長方向に垂直な方向の幅Wが互いに異なる複数種のトランジスタを有する半導体装置。 (もっと読む)


【課題】ソース/ドレイン拡張とフロントゲート(front gate)に自己整合させたバックゲートを含む、FD型SOI−CMOSデバイスの製造方法に関する。
【解決手段】
SOI−CMOS技術は、ポリシリコン、即ちポリSiバックゲートは、フロントゲート・デバイスの閾値電圧を制御するために使用され、nMOS及びpMOSバックゲートは、互いに独立に、及びフロントゲートと独立に、スイッチされる。
特に、バックゲートが、デバイスのフロントゲート及びソース/ドレイン拡張に自己整合されたバックゲートFD型CMOSデバイスの製造方法を提供する。バックゲートFD型CMOSデバイスは、SIMOX又は結合SOI−ウエハ、ウエハボンディングと薄膜化、ポリSiエッチング、LP−CVD、機械化学研磨(CMP)を用いて製造される。 (もっと読む)


【課題】 従来の単一のFinFETのスペースに2またはそれ以上のFinFETを形成すること。
【解決手段】 相補的フィン型電界効果トランジスタ(FinFET)を用いる集積回路構造体のための方法および構造体を開示する。本発明は、第1フィン(100)を含む第1型FinFETと、第1フィン(100)に並列に延在する第2フィン(102)を含む第2型FinFETを含む。また、本発明は、第1型FinFETおよび第2型FinFETのソース/ドレイン領域(130)の間に配置される絶縁体フィンを含む。第1型FinFETと第2型FinFETとの間隔が1個のフィンの幅とほぼ等しくなるように、絶縁体フィンは、第1フィン(100)および第2フィン(102)とほぼ同じ寸法の幅にされる。また、本発明は、第1型FinFETおよび第2型FinFETのチャネル領域を覆うように形成された共通ゲート(106)を含む。ゲート(106)は、第1型FinFETに隣接する第1不純物ドーピング領域と、第2型FinFETに隣接する第2不純物ドーピング領域とを含む。第1不純物ドーピング領域と第2不純物ドーピング領域の差異が、ゲートに、第1型FinFETと第2型FinFETとの差異に関係した異なる仕事関数を与える。第1フィン(100)および第2フィン(102)はほぼ同じ幅である。 (もっと読む)


【課題】 チップ内に形成されるコンデンサの容量を小さくしてスイッチング速度を向上させた半導体装置を提供する。
【解決手段】 N型半導体基板22上に複数のMOSFET21を形成すると共に、形成されたMOSFET21のポリシリコンゲート電極28をチップ終端部分にまで引き伸ばしてゲート電極引き出し部35を設け、さらに該ゲート電極引き出し部35のポリシリコンゲート電極28の直下にフィールド酸化膜32を設けてなるもので、フィールド酸化膜32が、MOSFET21のゲート酸化膜27より厚い膜厚となっている。 (もっと読む)


【課題】僅かな開発期間延長で、エンベディッドアレイ中のトランジスタの不要領域を削除することにより消費電力を低減する。
【解決手段】(S1)基本セルが格子状に配列されたエンベッディッドアレイを備えた半導体集積回路を設計して製造し、(S2)製造された半導体集積回路の動作が要求仕様を満たすかどうかを試験し、(S4)該動作が要求仕様を満たす場合に、コンタクトホールのレイアウトデータに基づき基本セルの不使用領域を検出して削除することにより該エンベディッドアレイのレイアウトパターンデータを修正し、(S5)修正されたレイアウトパターンのマスクを作成し、(S6)該マスクを修正前のマスクと置き換えて、不使用領域が削除された半導体集積回路を製造する。 (もっと読む)


1,321 - 1,325 / 1,325