説明

Fターム[5J022AA01]の内容

アナログ←→デジタル変換 (13,545) | A/D変換器の型式 (1,573) | A/D非特定 (659)

Fターム[5J022AA01]に分類される特許

641 - 659 / 659


【課題】この発明は、A/D変換器に対するオフセット調整またはゲイン調整の効率化を図り、ひいては、高画質の映像表示を可能にし得る映像信号処理装置及び映像信号処理方法を提供することを目的としている。
【解決手段】アナログ映像信号をデジタル化するA/D変換器18と、デジタル化された映像信号を所定の積分範囲内で積分する積分回路19と、積分出力に基づいて映像表示を行なう映像表示器14と、A/D変換器18にオフセット調整用信号が入力された場合、積分回路19の積分値と予め設定された規定値との差分がなくなるようにオフセット値を修正し、修正されたオフセット値が、規定値に所定の誤差を付加した範囲内に含まれる回数に基づいて、オフセット調整の完了を判別する制御部20とを備える。 (もっと読む)


アナログ信号をデジタル信号に変換するデジタイザ構成であって、その構成は、アナログ信号の周波数より低い第1のサンプリング率でアナログ信号を第1のデジタル信号に変換する第1のA/D変換器と、高周波アナログ信号を前記アナログ信号より低い第2のサンプリング率で第2のデジタル信号に変換する第2のA/D変換器と、前記第1と第2のデジタル信号を組み合わせて、前記第1と第2のサンプリング率の少なくとも倍数である第3のサンプリング率で第3のデジタル信号を生成する手段を有する。
(もっと読む)


回路(200)は、マルチプレクサ(204)、アナログ・デジタル変換器(208)およびアナログ・デジタル変換器からのデジタル出力のシーケンス(DM)を、デジタル出力と対応する正常範囲のシーケンス(217)と比較し、デジタル出力の一つが正常範囲外にあるときにエラー出力(219)を供給するためのプロセッサ(216)を含む。
(もっと読む)


蓄積要素に集積される熱雑音を低減する方法および装置が開示される。本発明の一態様は、大気温度に晒されて、電荷を蓄積するためのサンプリングキャパシタを含む、サンプリング回路を目的とする。このサンプリング回路は、電荷をキャパシタにサンプリングするための回路配線を含み、このサンプリング回路においては、熱雑音もキャパシタにサンプリングされ、回路配線は、キャパシタにサンプリングされる熱雑音が、サンプリングキャパシタのキャパシタンスで除算された、大気温度とボルツマン定数の積よりも小さくなるように構築される。本発明の別の態様は、キャパシタにサンプリングされる熱雑音を制御する方法を目的とする。この方法は、熱雑音のスペクトル密度および/または熱雑音の帯域幅を独立に制御する行為を含む。 (もっと読む)


マッピングマトリックスブロックと、アナログ出力信号を組み合わせ形式で提供する信号を供給する複数の選択可能なソースユニットとを備えるデジタル・アナログ変換器(DAC)の誤差低減を改善する方法において、アナログ出力信号に変換されるべきデジタル入力信号から得られたマッピング入力信号はマッピングマトリックスブロックへ供給される。マッピングマトリックスブロックでは、マッピング出力信号が、上記マッピング入力信号と、複数の選択可能なソースユニットにおいて生じる誤差から導出されるマッピング制御信号とに応じて生成される。少なくとも1個のマッピング入力信号はある程度の個数のソースユニットのためのマッピング出力信号の実質的に同時的な生成のため適用される。
(もっと読む)


分割ゲート酸化物プロセスによって、標準サブミクロン5ボルトCMOSデバイスと同じシリコン基板上で、高電圧(±15ボルト)スイッチを使用することが可能となる、入力電圧レンジプログラム可能アナログ・ディジタイル変換器。このプロセスによって、先行減衰回路を必要とすることなく、1つまたは2つ以上のサンプリングキャパシタに直接、アナログ入力電圧をサンプリングすることができる。サンプリングキャパシタの所与の比においてのみサンプリングすることによって、後続のADCのダイナミックレンジに適合するようにアナログ入力をスケーリングまたは減衰させることができる。本発明のシステムにおいて、サンプリングキャパシタは、SAR ADC自体において使用される、実際の容量性再分布ディジタル・アナログ変換器(CapDAC)、または別個のキャパシタ配列とすることができる。CapDACまたは別個のサンプリング配列のいずれのビットにおいてサンプリングをするかを選択することによって、入力レンジをプログラムすることができる。アナログ入力信号が、SAR変換器の許容されるダイナミックレンジに一致するように減衰されると、従来型SAR技法を使用して、入力信号をディジタル語に変換することができる。シグマ・デルタおよびパイプラインなどの、その他の変換技法も、本発明のシステムと一緒に使用することができる。
(もっと読む)


【課題】
【解決手段】入力アナログ信号を補償されたデジタル信号に変換する方法は、入力アナログ信号を非補償デジタル信号に変換するステップと、補償されていないデジタル信号を歪みモデルに入力するステップと、補償されていないデジタル信号に基づいてモデル化歪み信号を生成するステップと、補償されたデジタル信号を生成するためにモデル化歪み信号を補償されていないデジタル信号から減算するステップと、を備える。歪み補償アナログデジタルコンバータ(ADC)は、入力アナログ信号を補償されていないデジタル信号に変換するように構成された非補償ADCと、非補償デジタル信号を受信し、補償されていないデジタル信号に基づいてモデル化された歪み信号を生成し、補償されたデジタル信号を生成するためにモデル化された歪み信号を補償されていないデジタル信号から減算するように構成された、非補償ADCに結合された補償モジュールとを備える。 (もっと読む)


オプトエレクトロニック送受信機の動作監視回路は、オプトエレクトロニック送受信機の一つまたは複数の動作状態を表わすアナログ入力信号を処理しディジタル信号結果を生成するための一連の相互接続された信号処理回路を含む。一連の信号処理回路は、アナログ入力信号を利得値により増幅または減衰してスケーリングされたアナログ信号を生成する利得回路、スケーリングされたアナログ信号を第1のディジタル信号に変換するアナログ・ディジタル変換器、および第1のディジタル信号をディジタル的に調整してディジタル信号結果を生成するディジタル調整回路を含む。ディジタル調整回路は、ディジタルシフト信号を生成するために、入力ディジタル信号をシフト値に従ってシフトするように構成されたシフト回路を含む。ディジタル信号結果は、ホストによりアクセス可能な所定の場所の記憶装置に格納される。

(もっと読む)


アナログデジタル変換シフトが原因によるエラーに対して、核医療カメラからのパルスのエネルギー値を訂正する方法が、そのパルスからのサンプルのセットから選択されたサンプルのサブセット間の関係を決定することを含む。その関係は、コードの形式で表現される。コードのリストと、対応する変換係数とを提供する変換テーブルがアクセスされる。パルスのエネルギー値を訂正するため、サンプルのそのサブセットにおけるものと最も近いコードに対する変換係数がそのテーブルから選択され、サンプルのセットの積分に適用される。
(もっと読む)


デルタシグマ・アナログデジタル変換器アセンブリにフィードバックを提供するためのシステムおよび方法を提供する。ノイズシェーパは、アナログフィードバック信号および関連の伝達関数に従って、アナログ入力信号を前処理する。量子化器は、前処理されたアナログ入力信号をデジタル出力信号に変換する。デルタシグマ変調器は、ノイズを、デジタル出力信号のサンプル内にシェーピングする。デジタルアナログ変換器は、そのシェーピングされたデジタル信号をアナログ信号に変換して、アナログフィードバック信号を提供する。
(もっと読む)


同調器(31)およびチャネル・デコーダ(32)を備える受信器(30)で使用するためのシステム(20、22)は、アナログ−デジタル変換器(5)を備え、アナログ−デジタル変換器(5)の前段に配置されたアナログ・フィルタ(1、2)を備える。アナログ・フィルタ(1、2)は、所望のアナログ信号および望ましくないアナログ信号を少なくとも部分的に抑圧する。補償器(3、4)は、所望のアナログ信号の少なくとも部分的な抑圧について、アナログ−デジタル変換器(5)のデジタル出力信号を補償する。その結果、所望のチャネルの所望のアナログ信号も部分的に抑圧するという犠牲を払って、隣接チャネルの望ましくないアナログ信号が以前よりよく抑圧され得る。補償器(3、4)は、所望の信号を復元する。
(もっと読む)


【解決手段】信号のダイナミックレンジを増加するための複数の信号利得を有するデータ信号増幅及び処理回路が与えられる。入力データ信号は複数の信号利得に従って処理される。生成された信号は複数の信号値を有し、所定の下側及び上側閾値と比較される。所望の出力信号は、最大値が所定の下側閾値を横切らない場合には最大サンプル信号値であり、複数のサンプル信号値の内の隣接する大きいものが所定の上側閾値を横切る場合には最小サンプル信号値であり、一対のサンプル信号値の大きい方が所定の上側閾値を横切りかつ小さい方の値が所定の下側閾値を横切らない場合には複数のサンプル信号値の内の相互に隣接する一対の小さい方であり、大きい方の値が所定の下側閾値を横切りかつ所定の上側閾値を横切らない場合には一対のサンプル信号値の小さい方と大きい方との組み合わせである。 (もっと読む)


本発明は特に高速のアナログ/デジタルコンバータの上流側に用いられるように意図されたサンプルホルダーに関する。
本サンプルホルダーは、各々がそれぞれの差動入力(E、E’)及びそれぞれの差動出力(S、S’)を有する、二つの主要な半サンプラーを備える。各々の主要半サンプラーには、他の主要サンプルホルダーの蓄積容量(C’、C)の端子から取り出された電圧により動作する補助トラッキング・トランジスタ(T1a、T1a’)と、この補助トラッキング・トランジスタの出力につながれた補助蓄積容量(Ca、Ca’)と、補助トラッキング・トランジスタにおいて電流の通過を許すか又は遮断するために、主サンプルホルダーの電流スイッチと同時に制御される補助電流スイッチ(T2a、T3a、SC1a;T2’a、T3’a、SC1a’)とを備えた、それぞれの補助半サンプルホルダーが関連付けられる。補助サンプラーはサンプリングされる信号が急速に変化する場合に、サンプリング動力学の改善に役立つ。 (もっと読む)


スイッチ(10)とキャパシタ(12)を備えるトラック/ホールド回路である。第1のブートストラップスイッチ(14a)は、その入力として、クロック信号clkin及び入力信号Vinを有する。第1のブートストラップスイッチ(14a)から出力されるクロック信号clkbootは、スイッチ(10)のゲートに印加される。第1のブートストラップスイッチ(14a)は、電流源(20)という形のレベルシフト手段及びバッファ手段(30)を介して、当該回路の入力Vinと出力Vsとの間に接続されている。第2のブートストラップスイッチ(14b)が設けられており、第2のブートストラップスイッチ(14b)は、その入力として、クロック信号clkin及び入力信号Vinを有する。第2のブートストラップスイッチ(14b)から出力される逆位相クロック信号clknbootは、スイッチ(10)のいずれかの側に接続されている2つのダミースイッチ(16)のゲートに印加される。
(もっと読む)


本発明は、マルチチャネル型アナログ−デジタル(A/D)変換方法に関する。第1または第2のチャネル提供区域の第1および第2のチャネルそれぞれにおいて、変換待ちの第1および第2のアナログ信号は、それぞれの第1および第2のS/H(サンプルおよびホールド)要素によってサンプリングされ、第1および第2のアナログ信号のそれぞれ記憶されたサンプル値は、選択が行なわれるようにアナログ・マルチプレクサの第1および第2の入力にチャネル・サンプルとして印加される。次いで、それぞれのチャネル・サンプルの処理は、アナログ−デジタル変換用のデジタル選択制御信号によってアナログ・マルチプレクサ内で選択され、アナログ・マルチプレクサの出力のところでアナログ選択信号として提供され、それぞれのチャネル提供区域の後でアナログ−デジタル変換器内で変換される前記チャネル・サンプルによる全てのチャネルの処理サイクル内で行なわれる。本発明による目的は、いくつかのアナログ信号のアナログ−デジタル変換が、個々のアナログ信号のアナログ−デジタル変換をこれらのアナログ信号の後続の信号処理の技術的な特徴に適応させることにより、チップの生産中のコストが節約され、チップの使用中のエネルギーが節約されるように、1つのチップ上で行なわれる方法を提供することであり、これは、チャネル・コントローラ内で計算されるか、満了コントローラによってハードウエアにより定義されるマルチチャネル型アナログ−デジタル変換の満了が、第1または第2のチャネル提供区域でのチャネル・サンプルの検出を含めて、それぞれのチャネル全体について有効であるという点で実現される。本発明による目的は、それぞれの第1または第2のチャネル提供区域で検出され、A/D変換提供区域内でアナログ選択信号によって提供され、次いで、A/D変換器によって変換されるチャネル・サンプルの処理順序が、チャネル・コントローラによって各々のチャネル・サンプルごとに個々に計算され決定される別の実施形態によっても実現される。
(もっと読む)


【解決手段】アナログデジタル変換器の出力歪みのための補正システムおよび補正方法であって、出力歪みを評価することと、評価歪みを供給することと、アナログデジタル変換器の出力と評価歪みとを合成して、出力歪みを補償することと、を備える、補正システムおよび補正方法が開示されている。アナログデジタル変換器の出力歪みを補正するための補償モジュールは、出力歪みを評価するよう構成されたキャリブレーションモジュールと、アナログデジタル変換器の出力と評価歪みとを合成して、出力歪みを補償するよう構成された合成器とを備える。 (もっと読む)


ノイズシェーピングフィルタリングを備えたシグマデルタ変調器(SD)を含むアナログディジタル変換器。信号伝達フィルタリングが、シグマデルタ変調器のフィードバックループ内に導入される。これは、例えば、フィードバックループのフォワードパスにおける信号伝達フィルタ(L)およびループのフィードバックパスにおける相補的信号伝達パス(H)によって、ノイズシェーピングフィルタリングに影響を及ぼすことなく実施されてもよい。アナログディジタル変換器は、通信受信機において、チャンネルフィルタリング、FM復調、および/または、映像排除に使用されてもよい。
(もっと読む)


本発明は、アナログ測定信号を用意するための少なくとも1つのセンサ装置とアナログ測定信号のデジタル化のための第1のアナログ/デジタル変換器を備えている信号検出装置とを備えている電子回路に関する。センサ装置および信号検出装置に給電する給電電圧の変動の差異は基本的に測定信号中の所望しない変動の形において現れる。
この作用効果を最小限にするまたは補償するために、本発明によれば、第1の給電電圧(VS1)の不正確さx1を表している電圧信号(U)に応答してデジタル化された測定信号を補正することが提案される。
(もっと読む)


【課題】補正変換を行った後の結果が本来必要としていたビット数で得られ、かつ指示値に数値の抜けがないように改善すること。
【解決手段】傾斜の緩やかな部分でも識別できるだけの分解能を持ったA/D変換素子10と、その出力分解能に対応したビット数のアドレスバスと本来必要としているビット数のデータバスを持ったメモリ11を備え、メモリ上の各アドレスには出力に対応したデータが書き込まれている。 (もっと読む)


641 - 659 / 659