説明

Fターム[5J500DN24]の内容

増幅器一般 (93,357) | 増幅部構成 (1,575) | エミッタ(ソース)回路構成 (671) | 定電流源を具備するもの (401) | 定電流源がカレントミラー構成 (85)

Fターム[5J500DN24]に分類される特許

81 - 85 / 85


【課題】 コンデンサの占有面積を縮小することができる位相補償回路を提供する。
【解決手段】 エラーアンプ1の出力側に接続する抵抗R1、コンデンサC及び容量増幅回路として機能するコンダクタンスアンプ18を有する位相補償回路であって、容量を前記コンダクタンスアンプ18により増幅して用いることでコンデンサCの容量を小さい容量としても全体として本来必要とされる容量を確保するようにした。 (もっと読む)


【課題】スルーレート改善のための差動増幅器回路及び方法を提供する。
【解決手段】本発明による演算増幅器は、第1供給電圧軌道部と、第2供給電圧軌道部と、第1入力端子及び第2入力端子で構成された、差動増幅器の入力段と、第1、第2、第3及び第4ノードを備え、前記差動増幅器の入力段の出力と連結されている折り畳みカスコード段と、前記折り畳みカスコード段の第1及び第2ノードにそれぞれ連結された第1及び第2出力トランジスタを備え、演算増幅器の出力ノードに駆動電流を発生させるための出力ドライバ段と、前記折り畳みカスコード段の第3及び第4ノードと前記演算増幅器回路の出力ノードとに連結された補償回路とを備え、前記出力ノードは、前記差動増幅器の入力段の第2入力端子に連結される。 (もっと読む)


【課題】 カスコード形態のクラスAB制御端を備える差動増幅回路を提供する。
【解決手段】 入力回路、出力回路及び制御回路を備える差動増幅回路である。入力回路は、入力信号の電圧差に応答して差動電流を発生させる。出力回路は、出力ノードで出力信号を発生させる。制御回路は、入力回路と出力回路との間に連結され、静止電流を利用して出力回路をバイアスする少なくとも二つのトランジスタのカスコード連結を有するフローティング電流源を備える。フローティング電流源は、入力信号間の電圧差が0である場合、静止電流を利用して出力回路をバイアスする。これにより、差動増幅回路は、従来の差動増幅回路に比べて、クラスAB動作を制御するフローティング電流源のトランジスタがカスコード構造を有することにより、差動増幅回路の直流利得が増加する。また、直流利得の増加により、差動増幅回路のオフセットが減少する。 (もっと読む)


この駆動回路(1)は、電源電位(VDD)のラインと出力ノード(N2)との間に接続された第1N型トランジスタ(10)と、電源電位(VDD)のラインと第1N型トランジスタ(10)のゲートとの間に接続されたP型トランジスタ(8)と、第1N型トランジスタ(10)のゲートと所定のノード(N9)との間にダイオード接続された第2N型トランジスタ(9)と、所定のノード(9)の電位(VM)が入力電位(VI)に一致するようにP型トランジスタ(8)のゲート電位を制御する差動増幅回路(2)とを備える。
(もっと読む)


入力信号を受信するための第1の差動入力を有するNMOSトランジスタ・ダブレットと入力信号を受信するための第2の差動入力を有するPMOSトランジスタ・ダブレットとを有する入力ステージ(61)を備える装置(80)。この装置(80)は、さらに、アナログ入力信号を受信し、アナログ入力信号を第1の差動入力または第2の差動入力に選択的に向けるための切換え手段を備える。この手段は、NMOSトランジスタ・ダブレットの相互コンダクタンスとPMOSトランジスタ・ダブレットの相互コンダクタンスとの比が一定に保たれるように、切換え信号(φ,φバー)によって制御される。
(もっと読む)


81 - 85 / 85