説明

静電気放電保護回路

【課題】本発明は、電圧変換チップのフィードバックピンの静電気を除去することができる静電気放電保護回路を提供することを目的とする。
【解決手段】本発明の静電気放電保護回路は、入力電圧を出力電圧に変換する電圧変換チップを備え、前記電圧変換チップは、フィードバック信号を受信するフィードバックピン及び前記出力電圧を出力する出力ピンを備え、前記フィードバックピンは、前記出力ピンに接続され、前記電圧変換チップは、前記フィードバック信号に基づいて前記出力電圧を調節して、前記出力電圧の安定を確保し、前記フィードバックピンとグラウンドとの間に静電気放電素子が接続され、前記静電気放電素子は、前記フィードバックピンの静電気を除去する。

【発明の詳細な説明】
【技術分野】
【0001】
本発明は、静電気放電保護回路に関するものである。
【背景技術】
【0002】
静電気放電によって、電子素子は損傷する、又は電子素子の性能が落ち、製品に予め故障が発生してしまう可能性がある。電圧変換チップを例に挙げると、電圧変換チップはフィードバックピンを有し、フィードバックピンは、電圧変換チップが生じる出力電圧に対してサンプリングを行い、フィードバック信号を発生させ、電圧変換チップは、フィードバック信号に基づいて出力電圧の大きさを調節して、出力電圧の安定を確保する。静電気放電によって、フィードバックピンは損傷する、又はフィードバックピンの性能が落ち、電圧変換チップが発生させる出力電圧が不安定になる可能性がある。
【発明の概要】
【発明が解決しようとする課題】
【0003】
本発明の目的は、前記課題を解決し、電圧変換チップのフィードバックピンの静電気を除去することができる静電気放電保護回路を提供することである。
【課題を解決するための手段】
【0004】
本発明に係る静電気放電保護回路は、入力電圧を出力電圧に変換する電圧変換チップを備え、前記電圧変換チップは、フィードバック信号を受信するフィードバックピン及び前記出力電圧を出力する出力ピンを備え、前記フィードバックピンは、前記出力ピンに接続され、前記電圧変換チップは、前記フィードバック信号に基づいて前記出力電圧を調節して、前記出力電圧の安定を確保し、前記フィードバックピンとグラウンドとの間に静電気放電素子が接続され、前記静電気放電素子は、前記フィードバックピンの静電気を除去する。
【発明の効果】
【0005】
本発明の静電気放電保護回路は、電圧変換チップのフィードバックピンとグラウンドとの間に静電気放電素子を設置することにより、前記フィードバックピンの静電気を効果的に除去することができる。
【図面の簡単な説明】
【0006】
【図1】本発明の実施形態に係る静電気放電保護回路の機能ブロック図である。
【図2】図1に示す静電気放電保護回路の静電気放電素子の第一実施形態の回路図である。
【図3】図1に示す静電気放電保護回路の静電気放電素子の第二実施形態の回路図である。
【発明を実施するための形態】
【0007】
以下、図面を参照して、本発明の実施形態について説明する。
【0008】
図1及び図2を参照すると、本発明の実施形態に係る静電気放電保護回路100は、電圧変換チップ10と、分圧回路20と、静電気放電素子30と、を備える。電圧変換チップ10は、入力ピン12、出力ピン14及びフィードバックピン16を備える。電圧変換チップ10は、入力ピン12が受ける入力電圧Viを出力電圧Voに変換し、且つ出力ピン14を介して出力電圧Voを出力する。本実施形態において、電圧変換チップ10は、直流/直流電圧変換チップである。他の実施形態において、電圧変換チップ10は、交流/直流電圧変換チップであってもよい。
【0009】
分圧回路20は、出力ピン14とフィードバックピン16との間に接続される。分圧回路20は、出力電圧Voに対して分圧してフィードバック信号を生じてフィードバックピン16に提供する。電圧変換チップ10は、フィードバック信号に基づいて出力電圧Voを調節し、出力電圧Voの安定を確保する。
【0010】
分圧回路20は、第一分圧レジスターR1及び第二分圧レジスターR2を備える。第一分圧レジスターR1の一端は、出力ピン14に接続され、第一分圧レジスターR1の他端は、第二分圧レジスターR2を介して接地される。フィードバックピン16は、第一分圧レジスターR1と第二分圧レジスターR2との間に接続される。他の実施形態において、静電気放電保護回路100は、分圧回路20を備えなくてもよく、この場合、フィードバックピン16は、出力ピン14に接続され、出力ピン14から出力する出力電圧Voはフィードバック信号としてフィードバックピン16に提供される。
【0011】
静電気放電素子30は、フィードバックピン16とグラウンドとの間に接続されて、フィードバックピン16の静電気を除去するために用いられる。図2を参照すると、第一実施形態において、静電気放電素子30はキャパシターC1を備え、キャパシターC1の一端は、フィードバックピン16に接続され、キャパシターC1の他端は接地される。キャパシターC1の電気容量値の範囲は、100pF〜1000pFであり、キャパシターC1の電気容量値が小さいので、高周波の信号を効果的に除去することができ、即ちフィードバックピン16の静電気を効果的に除去することができる。
【0012】
図3を参照すると、第二実施形態において、静電気放電素子30は、ツェナダイオードD1を備え、ツェナダイオードD1の陰極は、フィードバックピン16に接続され、ツェナダイオードD1の陽極は接地される。
【0013】
静電気放電保護回路100は、電圧変換チップ10のフィードバックピン16とグラウンドとの間に静電気放電素子30を設置することにより、フィードバックピン16の静電気を効果的に除去することができる。
【0014】
以上、本発明を実施形態に基づいて具体的に説明したが、本発明は、上述の実施形態に限定されるものではなく、その要旨を逸脱しない範囲において、種々の変更が可能であることは勿論であって、本発明の技術的範囲は、添付の特許請求の範囲から決まる。
【符号の説明】
【0015】
10 電圧変換チップ
12 入力ピン
14 出力ピン
16 フィードバックピン
20 分圧回路
30 静電気放電素子
100 静電気放電保護回路
R1 第一分圧レジスター
R2 第二分圧レジスター
C1 キャパシター
D1 ツエナダイオード

【特許請求の範囲】
【請求項1】
入力電圧を出力電圧に変換する電圧変換チップを備え、
前記電圧変換チップは、フィードバック信号を受信するフィードバックピン及び前記出力電圧を出力する出力ピンを備え、
前記フィードバックピンは、前記出力ピンに接続され、
前記電圧変換チップは、前記フィードバック信号に基づいて前記出力電圧を調節して、前記出力電圧の安定を確保する静電気放電保護回路であって、前記フィードバックピンとグラウンドとの間に接続される静電気放電素子をさらに備え、
前記静電気放電素子は、前記フィードバックピンの静電気を除去することを特徴とする静電気放電保護回路。
【請求項2】
前記静電気放電素子は、キャパシターを備え、前記キャパシターの一端は、前記フィードバックピンに接続され、前記キャパシターの他端は接地されることを特徴とする請求項1に記載の静電気放電保護回路。
【請求項3】
前記静電気放電素子は、ツェナダイオードを備え、前記ツェナダイオードの陰極は、前記フィードバックピンに接続され、前記ツェナダイオードの陽極は接地されることを特徴とする請求項1に記載の静電気放電保護回路。
【請求項4】
前記静電気放電保護回路は、前記出力ピンと前記フィードバックピンとの間に接続される分圧回路をさらに備え、
前記分圧回路は、前記出力電圧を分圧して前記フィードバック信号を発生させることを特徴とする請求項1に記載の静電気放電保護回路。
【請求項5】
前記分圧回路は、第一分圧レジスター及び第二分圧レジスターを備え、前記第一分圧レジスターの一端は、前記出力ピンに接続され、前記第一分圧レジスターの他端は、前記第二分圧レジスターを介して接地され、前記フィードバックピンは、前記第一分圧レジスターと前記第二分圧レジスターとの間に接続されることを特徴とする請求項4に記載の静電気放電保護回路。

【図1】
image rotate

【図2】
image rotate

【図3】
image rotate