説明

アーム・リミテッドにより出願された特許

11 - 20 / 134


【課題】データ処理装置の処理内容を推測することを困難にする。
【解決手段】データ処理装置は、データ処理命令に応答して少なくとも1つのデータ値に対してデータ処理動作を実行するように構成される。データ処理装置は、自身の経路上に遅延ユニットを備え、遅延ユニットは、経路上の信号の伝搬に遅延を適用するように構成される。信号の伝搬は、データ処理動作の一部を形成する。データ処理装置は、所定の時点においてデータ処理動作の結果を決定するように構成され、所定の時点は、データ処理動作の開始から所定の時間間隔だけ後であり、遅延ユニットは、データ処理動作を実行するための時間に遅延を加えたものが所定の時間間隔未満であるように構成される。さらに、遅延ユニットは、データ処理命令に応答して、適用される遅延を少なくとも1つのデータ値に対するデータ処理動作の以降の実行に対して変化させるように構成される。 (もっと読む)


【課題】処理時間が短く且つ高品質な符号化を生成する。
【解決手段】各画素ブロックは、基調色と基調色に対する輝度オフセットとを含む符号化された画像色の1組として符号化される。基調色および輝度オフセット値の所定の組は、所定の色空間における輝度線の1組を定義し、符号化された画素色は少なくとも1つの輝度線上に存在する。この方法は、各ブロックに対して実施される所定の色空間における画素ブロックの色の平均色を決定するステップと、色空間における1つの輝度線からの平均色のオフセットに基づいて、輝度線を選択するステップと、輝度線上に存在する基調色候補の1組を識別するステップと、基調色候補および輝度オフセット値の組を用いて、符号化された画素色の組を決定し、基調色と輝度オフセットの組とは、色空間における、符号化された画素色の組と、画素ブロックの色との距離総計を示す符号化エラーに基づいて選択される、ステップとを含む。 (もっと読む)


【課題】過度にシステムの中にスキューを増加させずに、増加した数の入力/出力デバイスを有するシステムを提供する。
【解決手段】論理回路を備えるコアと、処理コアからおよび処理コアへ信号を伝送するための、複数のインターフェースデバイスであって、2つのタイプのインターフェースデバイスを備える、複数のインターフェースデバイスと、コアに電力を送達するための、電力インターフェースデバイスである、1つのタイプと、コアと集積回路の外部のデバイスとの間で、データ信号を伝送するための信号インターフェースデバイスである、第2のタイプと、を備え、複数のインターフェースデバイスは、コアの外縁に向かう外側列、およびコアの中心により近い外側列の内側にある内側列の、2列に配設され、内側列は、2つのタイプのインターフェースデバイスのうちの一方を備え、外側列は、2つのタイプのインターフェースデバイスのうちの他方を備える、集積回路が開示される。 (もっと読む)


【課題】メモリ内のワード線電圧制御。
【解決手段】メモリ回路2は、ワード線20上のワード線電圧で読み出すために選択されたビットセル4を含む。ワード線電圧制御回路26は、2ステップワード線電圧信号を生成する。ワード線電圧は、ワード線トランジスタ12がビットセル4をビット線8に弱く結合する中間レベルまで最初に増加する。この中間レベルは第1の遅延期間にわたって維持される。第1の遅延期間後に、ワード線電圧は、フルレール値まで増加され、このフルレール値は、第2の遅延期間にわたって維持される。ワード線電圧は、次いで、読み出し動作の終わりに低レベルに戻される。この2ステップワード線電圧信号は、ビットセル4に対してより良好なアクセス妨害マージンを提供する。 (もっと読む)


【課題】本発明は、集積回路に渡ってクロック信号を分配する時に消費される、電力の量を減少するための技術に関する。
【解決手段】集積回路2は、動作クロック周波数を有する動作クロック信号に応じて作動するように配設される、機能回路4、6を備える。電力を節約するために、クロック信号は、動作クロック周波数よりも低い分配クロック周波数で、集積回路2に渡って分配される。クロック変換器10は、機能回路4、6の動作を制御するために、分配クロック信号を動作クロック信号に変換するように提供される。 (もっと読む)


【課題】トレースデータストリーム内のアドレスのより大きな圧縮を提供する。
【解決手段】トレース回路8は、対応する参照アドレスを格納する複数の参照アドレスレジスタ30−1を有する。処理回路4が、関連付けられたメモリアドレスに関連付けられた処理動作を実行すると、トレース回路8は、選択された参照アドレスレジスタとして参照アドレスレジスタ30−1のうちの1つを選択し、(i)参照アドレスレジスタ30−1のうちのどれが選択された参照アドレスレジスタであるか、および、(ii)存在する場合、関連付けられたメモリアドレスと選択された参照アドレスレジスタの参照アドレスとの差を示すトレースデータ要素を生成する。トレースストリームを分析するための診断装置20は、参照アドレスレジスタ30−2を使用して、トレースデータ要素から関連付けられたメモリアドレスを再構成する。 (もっと読む)


【課題】非セキュアドメインの中に表示される対象画像のためのセキュリティ対策を提供する。
【解決手段】データ処理デバイスには、ドメインの中で動作可能なプロセッサコアが提供される。本願発明においてメモリのセキュアドメイン内に格納されたデータは、プロセッサコアがセキュアドメインの中で実行時にのみアクセス可能である。表示される表示画像を格納するためのフレームバッファは、セキュア/非セキュアドメインに関わらず、プロセッサコア及びディスプレイコントローラ12によりアクセス可能な、メモリの非セキュア領域内に格納される。対象画像がフレームバッファに書き込まれると、対象画像のための検証データがセキュア領域内に格納される。ユーザ入力を受け取ると、対象画像が書き込まれた検証済表示領域に格納された表示データがリードバックされ、ユーザ入力が認証される前に、検証データと比較される照合データを生成するために使用される。 (もっと読む)


【課題】入力タイミング信号に依存して出力タイミング信号を発生するように、タイミング回路および対応する方法を提供する。
【解決手段】タイミング回路は、入力タイミング信号を受信し、その入力に依存して出力を発生するように構成される。各回路構成要素は、その入力レベルの遷移に応答してその出力レベルを切り替え、その出力レベルを切り替える際に遅延を呈し、該遅延は、その出力レベルの第1のスイッチングと第1の遅延と、第2のスイッチングと第2の遅延とを含む。第1のスイッチングは、第2のスイッチングに対して逆方向であり、第1および第2の遅延は、そのスイッチング動作を繰り返し実施するにつれて、大きさの変化を呈する。この大きさの変化は、それぞれ、第1の遅延および第2の遅延について逆方向であり、出力信号のタイミングに対するそれぞれの影響を互いに打ち消し合うように、該第1の遅延および該第2の遅延の両方に依存する。 (もっと読む)


【課題】画像データがストリームとして送信されている場合に、画面の異なるタイルからのデータが任意の順序で発生することのないデータ圧縮器および復元方法を提供する。
【解決手段】複数のデータ項目を備えるデータストリームを受信するデータ圧縮器は、該データストリームを受信するためのデータ入力部と、圧縮されたデルタ値を生成するためのデルタ値計算機であって、該データ入力部から受信されたデータ項目の関連データ項目が、該データストアに記憶されているかどうかを判定するために、該データストアにアクセスし、記憶されている該関連データ項目を該データストアから読み出し、該受信されたデータ項目および該関連データ項目からデルタ値を計算し、かつ該デルタ値を出力し、該データストアに記憶されていない該関連データ項目に応じて、該受信されたデータ項目および所定の値からデルタ値を計算し、該デルタ値を出力する。 (もっと読む)


【課題】順序が狂って生じるライトバックに対処するための相互接続回路を提供する。
【解決手段】相互接続回路50は、トランザクション要求を受信するための、複数の入力ポート40,42と、トランザクション要求を出力するための、出力ポート48と、複数の入力と少なくとも1つの出力との間でトランザクション要求を伝送するための、複数の経路と、データ処理装置5によって処理されるデータ項目のコヒーレンスを維持するために、同一データ記憶位置へのトランザクション要求のうちの少なくともいくつかが、相互接続回路50を通過する順序を維持するための、コヒーレンス制御回路55と、を備え、相互接続回路50は、コヒーレンス制御回路55を経由するトランザクション要求とは無関係に、ライトバックトランザクション要求が進行するように、コヒーレンス制御回路55でライトバックトランザクション要求を制御しないように構成される。 (もっと読む)


11 - 20 / 134