説明

Fターム[2H092JA35]の内容

液晶−電極、アクティブマトリックス (131,435) | 能動素子 (19,865) | 三端子素子 (19,408) | 構造 (10,751) | ゲート絶縁膜 (1,707) | 厚さ (297)

Fターム[2H092JA35]に分類される特許

281 - 297 / 297


【課題】均一な画質を有する薄膜トランジスタ表示板を提供する。
【解決手段】薄膜トランジスタ表示板は、基板と、基板上に形成され、ソース領域、ドレイン領域、及びチャンネル領域を有し、多結晶シリコンからなる複数の半導体と、半導体上に形成されているゲート絶縁膜と、ゲート絶縁膜上に形成され、チャンネル領域と重畳するゲート線と、ゲート絶縁膜上に形成され、ソース領域と接続されているデータ線と、ゲート絶縁膜上に形成され、ドレイン領域と接続されている画素電極とを備え、半導体の表面は複数の突起(P)を有し、半導体の長さ(X)が突起(S)間の距離の整数倍である。 (もっと読む)


【課題】 同一基板上に高速動作可能な周辺駆動回路と高耐圧な画素回路の双方を備えた電気光学装置を提供する。
【解決手段】 本発明の電気光学装置は、同一基板10上に画素回路と周辺駆動回路とを備えた電気光学装置であって、前記画素回路と前記周辺駆動回路はそれぞれ多結晶半導体層30s,32sを備えたトランジスタ30,32を含み、前記画素回路のトランジスタ30はトップゲート型の構造を有し、前記周辺駆動回路用のトランジスタ32はボトムゲート型の構造を有することを特徴とする。 (もっと読む)


【課題】回路性能に応じて適切な構造の薄膜トランジスタを配置し、保持容量の占有面積を小さくして高性能で画像の明るい半導体装置を提供する。
【解決手段】動作速度を重視する回路とゲート絶縁耐圧を重視する回路とでゲート絶縁膜の厚さを異ならせたり、ホットキャリア対策を重視する薄膜トランジスタとオフ電流対策を重視する薄膜トランジスタとでLDD領域の形成位置を異ならせる。これにより高性能な半導体装置を実現する。また、遮光膜とその酸化物を用いて保持容量を形成することで保持容量の面積を最小限に抑え、明るい画像表示の可能な半導体装置を実現する。 (もっと読む)


【課題】表示装置の画素用TFT、駆動回路用高耐圧TFTに適した特性の異なるTFTを有する半導体装置を提供する。
【解決手段】絶縁性基板10上の結晶粒径の比較的大きな第1、第2の島状多結晶シリコン(p−Si)層と、結晶粒径の比較的小さな第3の島状p−Si層と、第1のp−Si層上の第1の厚さを有する第1のゲート絶縁膜と、第2、第3のp−Si層上の第1の厚さ以上の第2、第3の厚さを有する第2、第3のゲート絶縁膜と、ゲート絶縁膜上に形成されたゲート電極と、チャネル領域の外側に高濃度にn型不純物を添加して形成された高濃度n型ソース/ドレイン領域と、第2、第3のp−Si層のチャネル領域と高濃度n型ソース/ドレイン領域の間に形成された第2、第3の低濃度n型ソース/ドレイン領域と、を有し、第3の低濃度n型ソース/ドレイン領域の不純物添加量は、第2の低濃度n型ソース/ドレイン領域の不純物添加量より高い。 (もっと読む)


【課題】 例えばTFT等の薄膜半導体装置において、耐電圧性を高め、オフリーク電流を低減する。
【解決手段】 チャネル領域、ソース領域及びドレイン領域を含むと共に島状の平面パターンを有する半導体膜と、この上又は下に積層されたゲート絶縁膜と、これを介してチャネル領域に対向配置されたゲート電極とを備える。ゲート絶縁膜は、半導体膜における島状の平面パターンの周辺領域とゲート電極との層間に挟持される第1部分において、局所的に厚く形成されている。 (もっと読む)


【課題】 製造工程を増やすことなく、容量素子の誘電体膜の膜厚をTFTのゲート絶縁膜の膜厚よりも薄くすることのできる薄膜半導体装置の製造方法、薄膜半導体装置、この電気光学装置、およびこの電子機器を提供すること。
【解決手段】 TFTアレイ基板10に蓄積容量70を構成する際、レジストマスク401の開口401aから半導体膜1aの延設部分1fに不純物を導入するとともに、このレジスマスク401の開口401aから誘電体膜2cの表面をエッチングする。このため、製造工程を増やすことなく、蓄積容量70の誘電体膜2cの膜厚をTFT30のゲート絶縁膜2aの膜厚よりも薄くすることができる。 (もっと読む)


【課題】 同一基板上に形成されたTFTと容量素子に対して、高い耐電圧を確保するとともに、容量素子の静電容量を向上可能な薄膜半導体装置、電気光学装置、および電子機器を提供すること。
【解決手段】 TFTアレイ基板10において、誘電体膜2cは、第1領域1cの外側領域には、第1領域201cよりも膜厚が厚い第2領域202cを備えているので、蓄積容量70の耐電圧が高い。従って、蓄積容量70では、高い耐電圧が得られるとともに、耐電圧を高くするために誘電体膜2cの膜厚を厚くしたことに起因する静電容量の低下を最小限に止めることができる。よって、同一基板上に形成されたTFT30と蓄積容量70に対して、高い耐電圧を確保するとともに、蓄積容量70の静電容量を向上することができる。 (もっと読む)


【課題】配線抵抗の増加やスイッチング素子の駆動能力の低下を伴うことなく、走査配線と信号配線との交差部に形成される容量を低減することが可能なアクティブマトリクス基板およびそれを備えた表示装置を提供する。
【解決手段】本発明によるアクティブマトリクス基板は、基板10と、基板10上に形成された信号配線11と、信号配線11に交差する走査配線13と、走査配線13に印加される信号に応答して動作するボトムゲート型の薄膜トランジスタ14と、薄膜トランジスタ14を介して信号配線11に電気的に接続され得る画素電極15とを備えている。信号配線11は、第1の層間絶縁膜12を介して走査配線13の下層に形成されており、第1の層間絶縁膜12に形成されたコンタクトホール12’を介して薄膜トランジスタ14のソース電極14Sに電気的に接続されている。 (もっと読む)


【課題】 アモルファスシリコン薄膜トランジスタとポリシリコン薄膜トランジスタとを備えた薄膜トランジスタパネルにおいて、より一層の小型化を図る。
【解決手段】 アモルファスシリコンからなる半導体薄膜41を有する光電気変換型の薄膜トランジスタ3は、ポリシリコンからなる半導体薄膜25、26を有する駆動回路用のCMOS薄膜トランジスタ21、22よりも上層側に設けられている。これにより、半導体薄膜41を半導体薄膜25、26と同一の層上に設ける場合と比較して、より一層の小型化を図ることができる。この場合、薄膜トランジスタ3のボトムゲート電極9、ソース・ドレイン電極10及びトップゲート電極8と薄膜トランジスタ21、22のソース・ドレイン電極を含む導電体層35、36とを接続する接続配線の一部である上層接続配線48、51、54は、トップゲート電極8が設けられたトップゲート絶縁膜39上に設けられている。 (もっと読む)


【課題】 アモルファスシリコン薄膜トランジスタとポリシリコン薄膜トランジスタとを備えた薄膜トランジスタパネルにおいて、より一層の小型化を図る。
【解決手段】 アモルファスシリコンからなる半導体薄膜42を有する光電気変換型の薄膜トランジスタ3は、ポリシリコンからなる半導体薄膜25、26を有する駆動回路用のCMOS薄膜トランジスタ21、22よりも上層側に設けられている。これにより、半導体薄膜42を半導体薄膜25、26と同一の層上に設ける場合と比較して、より一層の小型化を図ることができる。この場合、薄膜トランジスタ3のボトムゲート電極9、ソース・ドレイン電極10及びトップゲート電極8と薄膜トランジスタ21、22のソース・ドレイン電極に接続される導電体層35、36とを接続するための上層接続配線49、52、55、58は、トップゲート電極8を覆う層間絶縁膜40上に設けられている。 (もっと読む)


(課題)
本発明は、被剥離層に損傷を与えない剥離方法を提供し、小さな面積を有する被剥離層の剥離だけでなく、大きな面積を有する被剥離層を全面に渡って歩留まりよく剥離することを可能とすることを目的としている。また、本発明は、様々な基材に被剥離層を貼りつけ、軽量された半導体装置およびその作製方法を提供することを課題とする。特に、フレキシブルなフィルムにTFTを代表とする様々な素子(薄膜ダイオード、シリコンのPIN接合からなる光電変換素子やシリコン抵抗素子)を貼りつけ、軽量された半導体装置およびその作製方法を提供することを課題とする。
(解決方法)
基板上に金属層11を設け、さらに前記金属層11に接して酸化物層12を設け、さらに被剥離層13を形成し、前記金属層11をレーザー光で照射することで酸化を行い金属酸化物層16を形成させれば、物理的手段で金属酸化物層12の層内または金属酸化物層16と酸化物層12との界面において、きれいに分離することができる。
(もっと読む)


【課題】 長時間の駆動に対しても信頼性の高い表示装置用駆動回路を提供する。
【解決手段】 互いに接続され、順次に出力信号をそれぞれ生成する複数のステージを有する表示装置用駆動回路であって、前記各ステージは、複数のトランジスタを有し、前記各トランジスタは、制御電極と、前記制御電極上に形成される第1絶縁膜と、前記第1絶縁膜上に形成される半導体層と、前記半導体層上に少なくとも一部分が形成される入力電極と、前記半導体層上に少なくとも一部分が形成される出力電極と、前記入力電極及び出力電極上に形成される第2絶縁膜とを備え、前記半導体層と前記第1絶縁膜の厚さとの比が、0.3〜1.5である。 (もっと読む)


【課題】 ピクセル口径比(開口率)を増大し、静電容量性クロストークを減少させたTFTアレイ、およびそのTFTアレイを有するアクティブ・マトリックス方式の液晶ディスプレイ、および製造方法を提供すること。
【解決手段】 複数のコンタクト・バイアス35あるいは開口部を有するフォトイメージ形成型絶縁層をアドレス線5、7とピクセル電極3間に設け、両者を重複可能とする。この絶縁層により静電容量性クロストークを減少し、かつピクセル開口率を増加させる。望ましい一実施例では、クロストークを減少するために絶縁層の誘電率は約3.0未満である。 (もっと読む)


【課題】 薄膜トランジスタ特性を安定的に確保できる有機半導体薄膜トランジスタ表示板及びその製造方法を提供する。
【解決手段】 本発明の一特徴による薄膜トランジスタ表示板の製造方法は、基板上にゲート線を形成する段階、前記ゲート線上にゲート絶縁膜を形成する段階、前記ゲート絶縁膜上にデータ線及びドレイン電極を形成する段階、有機半導体を形成する段階、前記有機半導体を完全に覆う保護部材を形成する段階、前記保護部材、前記データ線、及び前記ドレイン電極の上に、前記ドレイン電極を少なくとも一部露出する接触孔を有する保護膜を形成する段階、並びに前記接触孔を通じて前記ドレイン電極と接続される画素電極を前記保護膜上に形成する段階を含む。 (もっと読む)


【課題】 本発明の目的は、液晶配向の不良を減少させ、開口率を高めることにある。
【解決手段】 第1絶縁基板と、第1絶縁基板上部に形成されており、ゲート電極を有するゲート線と、ゲート線を覆うゲート絶縁膜と、ゲート絶縁膜上部に形成されている半導体層と、半導体層上部に形成されているソース電極及びドレイン電極とソース電極に連結されており、ゲート線と交差するデータ線と、有機絶縁膜からなっており、ドレイン電極を露出する第1接触孔を有する保護膜と、第1接触孔を通じてドレイン電極と連結されている画素電極と、第1絶縁基板と対向する第2絶縁基板と、ゲート線またはデータ線と重なるブラックマトリックスと、第1絶縁基板と第2絶縁基板の間でブラックマトリックスと重なって位置し、写真エッチング工程で形成された基板スペーサとを含む液晶表示装置を提供する。 (もっと読む)


【課題】 本発明は薄膜トランジスタアレイ及びその製造方法と液晶表示装置及びその製造方法とエレクトロルミネッセンス表示装置及びその製造方法に関するものであり、均一性と性能に優れた薄膜トランジスタ及びその製造方法を生産性が高く低コストで提供することを目的とする。
【解決手段】 ゲート電極側面に側壁を形成することによって、自己整合的にLDDまたはオフセット領域を形成し、また、層間絶縁膜を複数の層で形成し、これら複数の層間絶縁膜上にソース・ドレイン電極とソースバス配線と画素電極を一括して形成する。 (もっと読む)


【課題】 付加容量の容量値のバラツキが小さく、表示品位の優れた液晶表示装置およびその製造方法を提供する。
【解決手段】 本発明の液晶表示装置の付加容量10は、絶縁性基板11上に形成された第1導電層12と、第1導電層12上に形成され、第1導電層12の一部を露出する開口部14を有する第1絶縁層13と、少なくとも開口部14内に位置する第1導電層12上に形成された第2導電層17aと、第2導電層17aを覆う第2絶縁層18と、少なくとも開口部14内に位置する第2絶縁層18を覆う、第3導電層19aとから形成されている。 (もっと読む)


281 - 297 / 297