説明

Fターム[2H093ND52]の内容

液晶−駆動 (68,669) | 目的 (17,199) | その他の目的 (5,638) | 高精細化 (142)

Fターム[2H093ND52]に分類される特許

81 - 100 / 142


【課題】ダブルカラム構造を有する液晶表示装置の駆動集積回路を提供する。
【解決手段】液晶表示装置の駆動集積回路は、第1シフトレジスタ部、第1データラッチ部、第1及び第2デコーダ、第1及び第2出力バッファを備える。第1データラッチ部は、第1シフトレジスタ部から生成されるクロック信号に応答して第1及び第2グループチャンネルデータを受信して保存する。第1及び第2デコーダは、それぞれ第1及び第2グループチャンネルデータを受信して、相答するガンマ電圧を出力する。第1及び第2出力バッファは、それぞれ集積回路チップの一つの長辺に沿って配され、ガンマ電圧をバッファリングして対応するチャンネルを駆動する。第1シフトレジスタ部及び第1データラッチ部は、上下ブロックによって共有されて第1及び第2グループチャンネルデータを共通で処理できる。 (もっと読む)


【課題】光の利用効率を高めることができ、画質の良好な画像を高解像度で表示できる画像表示装置を提供する。
【解決手段】光源1から出射された光を空間光変調デバイス3により映像信号に応じて空間変調して画像を形成し、この画像を画素シフト手段4により選択的にシフトして表示するようにした画像表示装置において、光源1からの光を、少なくとも画素シフト手段4の応答特性に応じて遮光する遮光手段2を設ける。 (もっと読む)


【課題】フリッカーを十分に抑制することが可能な、ウォブリング技術を用いた画像生成装置を提供する。
【解決手段】入力画像信号に基づいてウォブリングブロックのフリッカー情報を検出するフリッカー検出部137と、フリッカー情報に基づいてウォブリングブロックの画像信号の帯域を制限するフリッカー抑圧部(帯域制限部)138と、帯域制限された画像信号に応じて変調された変調光を生成する画像変調部と、変調光のシフト制御を行うウォブリング部とを備える。 (もっと読む)


【課題】補助容量ライン反転方式のアクティブマトリクス型液晶表示装置において、額縁が大きくなることを防止する。
【解決手段】ガラス基板100上に行列状に配置された複数の画素GS11,GS12,・・からなる表示領域10と、列方向に配列された各画素のスイッチングTFT11のドレインに共通接続されたドレインライン20−1,20−2,・・にビデオ信号を出力する水平駆動回路30と、行方向に配列された各画素のスイッチングTFT11のゲートに共通接続されたゲートライン40−1,40−2,・・にゲート信号を出力する垂直駆動回路50と、各行の画素に対応して行方向に延びる第1の補助容量ライン61−1及び第2の補助容量ライン62−1の電位が互いに逆相となるように駆動する補助容量ライン反転駆動回路70を備える。垂直駆動回路50と補助容量ライン反転駆動回路70は表示領域10を間に挟んで表示領域10の両側に夫々配置する。 (もっと読む)


【課題】 素子の特性変動を伴うことなくスリムな細長の集積回路装置等の提供。
【解決手段】 集積回路装置は、データ線と電気的に接続するためのパッドPDtと、画像データに対応した階調電圧に基づいてパッドPDtに接続されるデータ線を駆動する演算増幅器OPと、その接続ノードがパッドPDtと電気的に接続されプッシュプル接続される第1及び第2の出力用トランジスタpITr、nITrとを含む。第1及び第2の出力用トランジスタpITr、nITrが、画像データの最上位ビットのデータに基づいてゲート制御される。演算増幅器OP、第1及び第2の出力用トランジスタpITr、nITrのうち、第1及び第2の出力用トランジスタpITr、nITrの少なくとも1つの一部又は全部と重なるように、該第1及び第2の出力用トランジスタpITr、nITrの少なくとも1つの上層にパッドPDtが配置される。 (もっと読む)


【課題】 階調反転がなく、しかも色調が良く、発光効率の高い画像を得ることのできる液晶表示装置の駆動回路およびこれを有する液晶表示装置を提供する。
【解決手段】 液晶表示装置は、選択されたデータ線(D)を通じて階調に応じた電圧が供給されることにより所望の階調の表示を得る、赤緑青(RGB)の各色について設けられた液晶表示素子がマトリクス状に配設された液晶表示素子アレイ(10)と、3色分の全階調に応じたアナログ電圧を生成する階調電圧発生部(11、21、31)と、階調データ値と前記階調電圧発生部で発生された階調に応じた電圧との対応関係から、前記データ線の前記階調に応じた電圧を前記階調データ値に応じて前記データ線に送出する分配部(12,40)とを備える。 (もっと読む)


【課題】広視野角で高開口率、高精細化が可能な垂直配向方式の液晶表示装置を提供する。
【解決手段】垂直配向方式の液晶表示装置において、液晶に印加する電圧の極性を周期的に反転させる反転駆動方式としてドット反転駆動を行うことにより、隣の画素電位の影響を抑制し、画素電極間の距離を小さくして、広視野角で高開口率、高精細化が可能な垂直配向方式の液晶表示装置を提供することができる。 (もっと読む)


【課題】 簡単な構成により識別情報回路を備えた液晶ドライバを提供する。
【解決手段】 クロックに対応して時系列的に形成される選択信号を形成するシフトレジスタを備えた液晶ドライバに、第1回路と第2回路を設ける。上記第1回路は、上記選択信号により選択され、互いに同じ製造過程をもって同一の形態として形成された複数からなるMOSFETのゲート,ソース間電圧にそれぞれ依存した第1電圧として取り出す。上記第2回路は、上記シフトレジスタにより形成された選択信号を用いて上記複数の第1電圧の差分に対応した2値信号を順次に出力させる。 (もっと読む)


【課題】大画面、高解像度の表示装置を提供する。
【解決手段】絶縁表面を有する基板上に、複数の画素と、第1のソース線側ドライバと、第2のソース線側ドライバと、第1のラインメモリ及び第2のラインメモリを有する信号処理回路とを有するアクティブマトリクス型表示装置であって、第1のラインメモリ及び第2のラインメモリのそれぞれは、2m個の画像信号を記憶する第1乃至第2mのメモリを有し、第1乃至第2mのメモリに画像信号が順に記憶される第1の動作と、第1乃至第mのメモリに記憶された画像信号が第1のソース線側ドライバへ出力されると同時に、第(m+1)乃至第2mのメモリに記憶された画像信号が第2のソース線側ドライバへ出力される第2の動作とが行われ、第1のラインメモリ及び第2のラインメモリのいずれか一方で第1の動作が行われる間に、他方では第2の動作が行われる。 (もっと読む)


【課題】簡単な構成により表示パネルの解像度を認識可能なタイミングコントローラおよび画像表示装置を提供する。
【解決手段】画像信号線駆動装置101〜108は、カスケード接続した複数の駆動回路をそれぞれ集積している。またそれら画像信号線駆動装置101〜108も、カスケード接続している。タイミングコントローラ10は、水平スタートパルスSTHを画像信号線駆動装置101に送信し、画像信号線駆動装置101〜108に含まれる駆動回路を一巡して戻ってくる戻り水平スタートパルスSTHBを受信し、その送信から受信までの間隔に基づいて、液晶パネル301の水平方向の解像度(画素数)の数を判定する。 (もっと読む)


【課題】画素の充電率を向上させる。
【解決手段】行列状に配列される複数の画素50と、少なくとも2つ以上の行に配列された前記画素に同一のゲート信号を印加する複数のゲート線10と、前記ゲート線と交差し、前記同一のゲート信号の印加を受ける前記画素にそれぞれ連結されているデータ線20と、前記ゲート線と前記データ線との交点に備えられている薄膜トランジスタ30と、前記画素に三色光を供給し、前記三色光を1フレーム周期で順次に供給する光源部とを含む。 (もっと読む)


【課題】 マルチビュー表示装置の観察者が一方向にのみ存在しているとき、或いは、一方向の映像のみ必要とされる場合には、マルチビュー表示装置の有する画素数の解像度で視認することが可能なマルチビュー表示装置を提供する。
【解決手段】 複数のソース信号から編集された映像信号に基づいて、複数の視方向に異なる映像を同時に表示可能なマルチビュー表示装置340であって、各視方向に表示される映像のソース信号が同一であるときに、隣接する視方向の中間視方向から視認される映像品位を向上させるように、前記ソース信号から前記映像信号を生成する映像信号生成手段350を備える。
(もっと読む)


このマルチプロジェクションディスプレイは、LED光源からの光を画像情報に応じて変調して投写する複数のプロジェクタユニットと、これら複数のプロジェクタユニットのそれぞれに入力する単位画像情報を生成する単位画像情報生成部と、透過型スクリーンに投写された投写画像についての撮影結果に基づいて単位画像情報の補正を行う単位画像情報補正部とを有することを特徴としている。 このため、機構を複雑にするシャッターを不要にするとともに調整時間をさらに短縮することができる。
(もっと読む)


【課題】 単一導電型のトランジスタで構成されるシフトレジスタにおいて、回路の小型化及び低消費電力化を図る。
【解決手段】 第1の接点(ノードN1)の電圧が電源電圧よりも高くあるいは低くなることで出力に電源電圧の電圧を出力するブートストラップ回路を含んだシフトレジスタであって、前記第1の接点に2個以上直列接続されたトランジスタ(Tr1、Tr2)と、前期トランジスタのドレイン・ソース間電圧が電源電圧以下となるように前記トランジスタ間の第2の接点(ノードN2)に電圧を供給する手段と、前記第1の接点に接続されゲート電極が第1の入力端子に接続された第1の入力トランジスタ(Tr3)と、出力端子とクロック信号に接続されかつゲート電極に前記第1の接点が接続された出力トランジスタ(Tr7)を有し、出力トランジスタのゲート電極はブートストラップする期間以外、開放状態にならない。 (もっと読む)


【課題】 大容量の負荷を安定して駆動することができるデータラッチ回路およびそれを用いた液晶表示装置を実現する。
【解決手段】 本発明のデータラッチ回路およびそれを用いた液晶表示装置は、第1および第2の信号レベルの間を交互に周期的に遷移する第1のクロック信号CKと、CKと略相補的な第2のクロック信号BCKと、CK/BCKの信号レベルに基づいて、入力されるデータ信号INの取り込みと保持および出力を行うデータラッチ23と、CKおよびBCKが同時に第1または第2の信号レベルにある期間は、INの取り込みを行わないようデータラッチ23を制御する制御回路24を有する。 (もっと読む)


【課題】 画像信号線171に供給されるデータ信号Vidをサンプリングする期間を短縮する。
【解決手段】 走査線112とデータ線114とに対応して設けられた画素110と、走査線112を所定の順番で選択する走査線駆動回路130と、選択された走査線112に対応する画素の階調に応じた電圧のデータ信号Vidが供給される画像信号線171と、所定の順番で順次排他的にサンプリング信号を出力するサンプリング信号出力回路140と、データ信号Vidを、サンプリング信号にしたがってサンプリングするサンプリング回路152と、サンプリング回路152によりサンプリングされたデータ信号の電圧を保持するとともに、保持した電圧を、所定の電位を基準とした増幅率で増幅してデータ線114に供給する増幅回路156とを備える。 (もっと読む)


【課題】 画像の解像度向上のための画素サイズの縮小はプロセス上の制約がある。
【解決手段】表示装置10において、画像データ取得部12が読み込んだ入力フレームデータは、画像展開部14において、各画素の色情報を色ごとに分けて生成した3つの出力フレームデータに展開され、一時記憶部18に格納される。アクチュエータ20は画像を表示する画像表示部22の画素基板を画素幅に対応した所定の微小距離だけ変位させる。同期化部16はアクチュエータ20を介して画像表示部22の画素基板の位置を制御するとともに、各位置において3つの出力フレームデータを画像表示部22に適宜出力するようにアクチュエータ20の制御信号と画像出力信号の同期をとる。 (もっと読む)


【課題】 表示内容に依存した表示ムラを解消する。
【解決手段】 画素116は、走査線311とデータ線211との交差に対応してそれぞ
れ設けられる。各画素116は、画素毎に個別の画素電極231と、画素電極231に対
向するとともに、各画素共通の共通電極111と、対応する走査線311が選択されたと
き、データ線211と画素電極231との間にて導通状態となる第1TFT241と、対
応する走査線311の1行前の走査線311が選択されたときに、画素電極231と共通
電極111との間にて導通状態となる第2TFT42とを備え、画素電極231と共通電
極111との間で保持された電圧に応じた階調となる。 (もっと読む)


【課題】現在主流であるQVGAの解像度を超える高解像度表示装置に、QVGAを拡大表示させる表示装置及びその駆動方法
【解決手段】データドライバ回路100の出力ポート106からのデータ信号を、時分割的に選択して、データ線107−1〜107−6に分配するデマルチプレクサ回路103によって、高解像度表示では、データ線に対応するデータ信号を順次分配し、低解像度表示では、データ線に同じデータ信号又はデータ線の一部に同じデータ信号を分配する。また、ゲートドライバ回路104,105も高解像度表示では、走査線をそれぞれが順次駆動し、低解像度表示では、走査線を同時又は一時的に同時に駆動する。 (もっと読む)


【課題】面積を抑えたDACを有する半導体装置を作成する。
【解決手段】n個の抵抗A、A、…、An−1と、n個の抵抗B、B、…、Bn−1と、
互いに異なる電位に保たれた2つの電源電圧線L及び電源電圧線Hと、n個のスイッチSWa、SWa、…、SWan−1と、n個のスイッチSWb、SWb、…、SWbn−1と、出力線と、セレクタ回路を有する半導体装置であって、
外部から入力されるnビットのデジタル信号によって制御され、かつn個のスイッチSWa、SWa、…、SWan−1に入力されるnビットのデジタル信号の反転信号が、それぞれn個のスイッチSWb、SWb、…、SWbn−1に入力され、出力線からアナログ階調電圧信号が出力され、出力線から出力された信号は、セレクタ回路に入力され、当該セレクタ回路によって選択されるソース信号線に順次供給される。 (もっと読む)


81 - 100 / 142