説明

Fターム[5J065AD14]の内容

符号誤り検出・訂正 (6,928) | エラー検出・訂正符号 (1,838) | チェックサム (14)

Fターム[5J065AD14]に分類される特許

1 - 14 / 14


【課題】メモリからデータを検索するためのシステム、方法、およびコンピュータ・プログラムを提供する。
【解決手段】メモリからデータを検索するためのシステムを含むNANDフラッシュ・メモリにおけるエラー訂正。このシステムは、メモリと通信するデコーダを含む。デコーダは、メモリにおけるページ上に記憶されたコードワードを受信することを含む方法を実行するためのものであり、コードワードは、データおよびこのデータに応じて発生された第1の層のチェック・シンボルを含む。この方法は更に、コードワードが第1の層のチェック・シンボルを用いて訂正することができないエラーを含むと判定することを含み、これに応じて、第2の層のチェック・シンボルを受信する。第2の層のチェック・シンボルは、データの受信に応じて、更にコードワードを含むページよりも前に書き込まれたメモリにおける他のページの内容に応じて発生させる。第2の層のチェック・シンボルに応じてコードワードを訂正する。訂正したコードワードを出力する。 (もっと読む)


【課題】無線通信システムにおけるチェックサム・エラーが消失状態かDTX状態のいずれによって引き起こされているかを評価する検出方法を提供する。
【解決手段】本発明は、ソフト・シンボルまたはソフト・シンボルの関数を正規化係数で除算し、ソフト・シンボルを計算するのに用いるチャネル推定量の全ての大きさの影響を大幅に減らし、受信されたシンボル・エネルギーに比例する値を回復し、正規化されていない値ではなくこの値を評価する。実際のシンボル・エネルギーに比例する距離を得るのにソフト・シンボルを正規化することで、DTX検出に対する全体のチャネルレベルが及ぼす影響が大幅に減り、DTX事例と消失事例を区別することがより容易になる。 (もっと読む)


【課題】誤りを減少し、また、再送処理による伝送効率の低下を軽減する。
【解決手段】送信装置と、前記送信装置からの信号を受信する受信装置とを備える通信システムにおいて、前記送信装置は、前記受信装置へ送信する複数の異なる符号ビット系列を重畳する重畳情報生成部と、前記重畳情報生成部から出力された系列を変調した信号を送信する送信部と、を備え、前記受信装置は、前記送信装置が送信した信号から、前記送信装置において重畳された複数の符号ビット系列を復号する復号部を備える。重畳情報生成部は、排他的論理和演算により、前記複数の異なる符号ビット系列を重畳する。 (もっと読む)


【課題】符号情報を格納するROM及び符号情報を記憶するRAMの各記憶領域の異常を優先して高速度に検出することにより、より信頼性の高い電動パワーステアリング装置を提供する。
【解決手段】ROM及びRAMを備え、ROM及びRAMの異常を診断するメモリ監視プログラムを内蔵した電動パワーステアリング装置において、ROM及びRAMの符号情報領域の異常診断を優先して行い、次にメモリ監視プログラムによる異常診断を行う機能を具備する。 (もっと読む)


符号ブロックの復号繰り返し処理の早期の停止を可能にするために、巡回冗長検査(CRC)は、情報ビットを伝送する同じトランスポート・ブロックに属する各符号ブロック・セグメントに付加される。セグメントkに対するCRCは、セグメント1〜k内のすべてのビットを対象に入れて計算される。これにより、セグメントk+1に付加されたCRCを評価するときに、セグメント1〜kに対して誤ってみなしたCRC検査結果の誤認を発見することも可能になる。
(もっと読む)


【課題】通信の信頼性を確保しつつ、通信資源を有効かつ柔軟に利用できる通信ネットワークシステムおよび通信方法を提供する。
【解決手段】パケット生成手段11は、同一の通信パケットを複数生成する。送信手段12は、パケット生成手段11により生成された複数の上記同一の通信パケットを受信局2に向けて送信する。推定手段21は、送信手段12により送信されてきた上記複数の通信パケットに基づき、所定のアルゴリズムを用いて通信パケットの正しいデータを推定する。訂正手段22は、推定手段21による推定結果に基づいて、受信された通信パケットの誤りを訂正する。 (もっと読む)


【課題】圧縮ヘッダのパケットを処理する方法及び装置における、処理効率向上及びメモリ削減を実現できる技術を提供する。
【解決手段】本ヘッダ圧縮パケット通信装置101は、ヘッダ圧縮パケット処理部102、UDP/IPプロトコル処理部103、アプリケーション処理部104、セッション情報記憶部106などを有する。本装置は、圧縮ヘッダをフルヘッダに展開せずに、ヘッダ圧縮パケットの送受信処理を行う。セッション情報記憶部106に、チェックサム計算に係わる固定部チェックサム値を含ませたセッション情報が格納される。固定部チェックサム値は、フルヘッダの固定部情報から計算される。本装置内の各処理部でセッション情報を共用する。 (もっと読む)


【課題】計算量が少なく、かつ高い計算精度で低密度パリティ検査符号を復号する復号装置および復号プログラムを提供する。
【解決手段】行処理部12は、第m行(1≦m≦M)について、対数尤度比と事前値対数比の和である尤度を表わすS個のデータ{xmn′:ただし、n′はHmn′=1を満たし、かつn′は1からNまでのS個の異なる数}の中のL個(Lは3以上、かつS以下)のデータの絶対値の総和SUM、データ数Lに依存する第1の係数Cおよび第2の係数Dによって、{Rmn=C×SUM−D}で表わされるRmnを外部値対数比の絶対値の更新値とする。列処理部14は、外部値対数比に基づいて、パリティ検査行例Hの列方向の要素を用いて列処理を行なって事前値対数比を更新する。 (もっと読む)


【課題】チェックデジットにより情報数字の入力エラーをどれだけ発見できるかの程度を客観的に求める。
【解決手段】真正な情報数字Xに基づき第一基本検査数字CDV1を導出する第一基本検査数字導出部24と、第一基本検査数字CDV1とは異なる第一派生検査数字CDV2(=CDV1+α)を導出する第一派生検査数字導出部27と、真正な情報数字Xに所定のエラーを発生させたエラー情報数字Xerrに基づき、第一基本検査数字導出部24と同一の方法により、第二基本検査数字CDV1’を導出する第二基本検査数字導出部34と、第一派生検査数字導出部27と同一の方法により、第二基本検査数字CDV1’とは異なる第二派生検査数字CDV2’(=CDV1’+α)を導出する第二派生検査数字導出部37と、第一基本検査数字CDV1と第二派生検査数字CDV2’とが等しくなる回数を数える第一エラー検出劣化個数カウンタ44とを備える。 (もっと読む)


【課題】パケット伝送時のワードのエラーを検出する。
【解決手段】パケット内のワードのエラーを検出するために、前記ワードのデータ部(D)を読み取るステップと、前記データ部(D)から生成された第一の入力と、前記パケット内の識別子(V、U)から生成された第二の入力とのイクスクルーシブオア(XOR)処理を行うことで、第1のコードを生成するステップとを有し、前記識別子は、パケットの識別子あるいはワードの順序位置を識別するビットセットを有する。 (もっと読む)


【課題】 少ない誤り検出データと簡単な回路構成によって、画素データの転送エラーが発生しても、それが画像表示部に表示されることを防ぐ。
【解決手段】 画像表示装置110は、画像送信部100から画像データと誤り検出データを受信する画像受信部100と、誤り検出データを用いて画像データの転送エラーを検出する誤り検出部102と、フレームメモリ107のアドレスを生成すると共に、転送エラーが検出された場合にそのアドレスを記憶するアドレス生成部103と、アドレス生成部103の記憶アドレスをエラー情報として画像送信部100に転送するエラー転送部104と、転送エラーが検出された場合のみラインメモリ105からフレームメモリ107にデータの書き込みを行わないメモリ制御部106とを有する。 (もっと読む)


【課題】 BD−ROMフォーマッタからの1−7PPデータ露光時にリアルタイムにRD−ROMフォーマッタから出力されるデータのチェックを行なう。
【解決手段】 BD−ROMフォーマッタ20から出力されるフォーマット化された1−7PP信号22を高速でデコードし、元のデータ34と比較部30で比較し、BD−ROMフォーマッタ20からのデータの真偽をリアルタイムにチェックする。 (もっと読む)


コード化がなされる前に、候補のフォーマットが信号をブロック内に配置するために用いられるか否かを決定するために、コード化された信号を評価する方法であり、候補のフォーマットに従って、候補ブロックのエンドポイントである前記信号のポイントに対する格子距離を決定するためにViterbiアルゴリズムを用い、前記の距離から、コード化された信号を作成するのに使用されるコード化スキームの終了状態の前記ポイントでの使用の見込みを決定し、そして候補ブロックが、候補フォーマットのエラー保護スキームを満たすかどうか決定するために、前記解読された部分を用いてチェックを行うことを備える。
(もっと読む)


チェックサム生成装置及び生成方法を提供する。
所定の長さ情報を入力されてその長さほどデータを入力されれば、制御信号を出力する制御部と、入力されたデータを合算して制御信号を受信すれば、その合計を出力する加算部と、合算された結果をチェックサム値に変換する変換部と、を備えることを特徴とするチェックサムを生成する装置である。これにより、チェックサム計算速度を向上させることができる。
(もっと読む)


1 - 14 / 14