説明

Fターム[5J106CC39]の内容

Fターム[5J106CC39]に分類される特許

21 - 32 / 32


【課題】長いディレイラインを用いることなく、信号波の位相雑音を低減することができる高周波発振源を提供する。
【解決手段】周波数変換器2と、中心周波数fの帯域通過フィルタ3と、2分周器4とを直列接続したものを1段の基本構成として、前記基本構成を(N−1)段(N:2以上の整数)直列接続し、前記第1段目の周波数変換器における第1の入力端子及び前記第1段目から第(N−1)段目の周波数変換器における第2の入力端子に接続されてそれぞれに設けられた発振周波数fの発振器1,1aを備えた高周波発振源。 (もっと読む)


【課題】スイープ電圧発生のための回路規模を小型化し、且つ非ロック時における周波数引き込み動作を自動的に行なうことが可能なルビジウム原子発振器を提供する。
【解決手段】このルビジウム原子発振器100は、OMU1と、増幅器2と、出力信号をデジタル信号に変換するA/D変換器3と、ロック状態又は非ロック状態を判定する状態判定部11と、位相変調信号fmの周波数成分を選択的に出力するBPF13と、スイープ電圧データを生成するスイープ電圧データ生成手段12と、タイマ15と、第1のBPF13の出力信号又はスイープ電圧データ生成手段12の出力信号を選択するSW−A14と、アナログ信号に変換するD/A変換器5と、位相検波して周波数制御信号を生成する位相検波器6と、周波数制御信号を積分処理する積分回路7と、周波数制御信号に従い出力周波数が制御されるVCXO8と、を備えて構成されている。 (もっと読む)


【課題】高Qの共振回路を用いることなく、電気信号の低位相雑音化を図ることができる高周波発振源を得る。
【解決手段】周波数fの光源1と、前記光源1の出力端子に交互にN(N:1以上の整数)段接続される第1から第Nの遅延器3および前記第1から第Nの遅延器3により遅延された光波を入力される発振波で変調する第1から第Nの光位相変調器4と、前記第1から第Nの光位相変調器4に周波数fの発振波を出力するマイクロ波発振手段2と、前記第Nの光位相変調器4の出力端子に接続されるO/E変換器5と、前記O/E変換器5と接続される通過帯域(2N・f)の帯域通過フィルタ6とを備えた。 (もっと読む)


【課題】電圧制御発振器の出力周波数範囲が狭帯域であるか広帯域であるかに関わらず、所望の周波数で位相同期を実現することができるようにする。
【解決手段】高周波信号Do(t)と局部発振信号Dp(t)の周波数を混合して、相互に90度の位相差を有する第1の低周波帰還信号Dv1(t)と第2の低周波帰還信号Dv2(t)を出力する周波数混合手段を設け、位相比較器9,10が第1及び第2の低周波帰還信号Dv1(t),Dv2(t)と第1及び第2の基準信号Dr1(t),Dr2(t)との位相を比較して、位相の比較結果を示す第1及び第2の位相比較信号De1(t),De2(t)を出力する。 (もっと読む)


【課題】逓倍回路側と発振増幅器側にそれぞれフィルタを備えることにより、簡単な回路
構成で両回路のアイソレーションを高く保つことが可能となり、調整時間を短縮して調整
コストの低減を図った発振器及びルビジウム原子発振器を提供する。
【解決手段】発振部50は、電圧に基づいて発振周波数が制御される電圧制御発振器10
と、発振信号の周波数を逓倍する逓倍回路11と、所定の周波数を選択的に通過させる帯
域通過フィルタ12と、前記電圧制御発振器10により発振された発振信号を5.3MH
zに周波数変換する生成回路14と、生成回路14の出力レベルを増幅する増幅回路15
と、所定の減衰値を有する減衰器16と、所定の周波数を選択的に阻止する帯域阻止フィ
ルタ17と、周波数成分をインピーダンス整合して合成する整合回路13と、を備えて構
成されている。 (もっと読む)


【課題】周波数安定性と位相雑音特性に優れた局部発振装置を提供すること。
【解決手段】所定の信号処理手段に入力される少なくとも2つの局部発振信号を出力する局部発振装置であって、固定周波数である第1の局部発振信号を発する第1の発振手段と、可変周波数である第2の局部発振信号を発する第2の発振手段と、を備え、第2の発振手段は、第1の局部発振信号を入力して当該第1の局部発振信号の変化を補正する第2の局部発振信号を出力する。 (もっと読む)


【課題】ウォブル信号に同期して生成される記録クロックの周波数安定化を簡素な構成で実現することができる情報記録再生装置を提供する。
【解決手段】本発明に係る情報記録再生装置は、光ディスクに記録クロックを用いてデータを記録する情報記録再生装置において、光ディスクの再生信号から抽出されるウォブル信号によるフェーズロック制御に基づいて周波数制御され、記録クロックの発振源となるVCOと、VCOの周波数変動量を検出する周波数変動検出部と、を備え、VCOは、フェーズロック制御に基づく周波数制御に加えて、周波数変動検出部にて検出される周波数変動量に基づいて周波数制御される、ことを特徴とする。 (もっと読む)


【課題】ジッタを含まない信号を出力できるようにする。
【解決手段】位相同期回路10は、位相比較器14と、電圧制御発振器18と、電圧制御発振器18の出力したクロック信号fVCOを1/n分周して出力する可変分周器20とを備えた同期ループ回路12を有する。また、位相同期回路10は、電圧制御発振器18の出力側に切替え部22を介して接続した帯域フィルタ部24を有する。切替え部22は、電圧制御発振器18の出力するクロック信号fVCOの周波数を切り替えるために可変分周器20に入力する分周比設定信号が切替え信号として入力し、周波数の切替えに同期して帯域フィルタ部24に設けた複数の帯域フィルタを電圧制御発振器18に切り替えて接続する。 (もっと読む)


【課題】 ジッタを発生させることなくクロック信号をスペクトラム拡散させる。
【解決手段】 スペクトラム拡散発振回路10は、発生させた基準クロック信号を発生する基準発振器12とPLL回路14とを備えている。PLL回路14の可変分周器28は、拡散制御部18によって分周比が周期的に変化させられ、電圧制御発振器26の出力したクロック信号の周波数を分周して位相比較器22に入力する。位相比較器22は、基準発振器12の出力した基準クロック信号と可変分周器28の出力したクロック信号との位相差を求めて位相差信号を出力する。ループフィルタ24は、位相比較器22の出力した位相差信号に基づいた制御電圧を電圧制御発振器26に入力する。電圧制御発振器26は、制御電圧に応じた周波数のクロック信号を出力する。電圧制御発振器26の出力したクロック信号は、帯域フィルタ16を通過し、増幅器20によって増幅されて、外部に出力される。 (もっと読む)


【課題】 本発明は、変調された光信号を出射する外部変調器に好適な動作点を設定しつつ変調信号を与える変調制御回路に関し、広範なビットレートによる高品質の変調を可能とすることを目的とする。
【解決手段】 変調信号に重畳される第一のパイロット信号またはこの変調信号に重畳された第一のパイロット信号と、その変調信号に応じて外部変調器11が出射する光信号から抽出した第二のパイロット信号との位相差を検出する位相差検出手段12と、検出された位相差を外部変調器11に帰還し、その外部変調器11の動作点をこの位相差が抑圧される動作点に保つ制御手段13とを備えた変調制御回路において、帰還を実現する帰還路に配置され、かつ変調信号の成分の内、この変調信号の波形に伴う波形の乱れに応じてその帰還路の通過域に分布し得る成分を抑圧する濾波手段14を備えて構成される。 (もっと読む)


【課題】短時間でPLLロックでき、クロック抽出動作も安定な、高速、広帯域対応のクロックリカバリ回路を提供する。
【解決手段】高速伝送のシリアルデータからデータ伝送速度に等しいクロックを抽出するクロックリカバリ回路において、位相検波器4の出力からロック外れを検出するロック外れ検出器8と、前記位相検波器の出力から電圧制御発振器6の出力周波数がプルインレンジに入るのを検出するプルインレンジ検出器7と、前記ロック外れ検出器とプルインレンジ検出器の出力に応じて前記電圧制御発振器の周波数を変更するためにループフィルタ5を制御する周波数変更回路9と、前記ループフィルタに電流を与える電流源を備える。 (もっと読む)


【課題】 信号純度を低下させることなく、誤差信号の極性を反転させる際のロック外れを起こさないようにする。
【解決手段】 VCO11の自走発振周波数をローカル信号Bの周波数より高い第1の周波数領域内にするために必要な第1のオフセット電圧V1と、ローカル信号Bの周波数より低い第2の周波数領域内にするために必要な第2のオフセット電圧V2のうち、周波数領域を切り替える際に、その切り替える方の周波数領域に対応したオフセット電圧を選択してVCO11に一時的に印加する。 (もっと読む)


21 - 32 / 32