説明

Fターム[5J500AC62]の内容

増幅器一般 (93,357) | 目的、効果 (9,357) | 周波数特性の変更 (618) | 広帯域化 (299)

Fターム[5J500AC62]の下位に属するFターム

Fターム[5J500AC62]に分類される特許

161 - 180 / 288


【課題】広帯域の変調波に対しても高精度のバイアス電圧制御を行うことで、増幅器の線形性を向上させる。
【解決手段】入力信号と出力信号に係わる振幅情報を比較し、比較結果に基づいて増幅素子のバイアス電圧を制御する線形増幅器において、バイアス制御回路を制御する制御電圧出力回路10の出力を第3の信号分岐手段7からの入力信号の振幅情報に応じて決定しておき、比較回路から制御電圧出力回路までは群遅延なく入力される比較回路からの入力に基づいて更新してバイアス制御回路へ出力する。 (もっと読む)


広帯域電力増幅装置はクォータウェーブトランスフォーマ自体を出力整合回路又は入力整合回路として用いて実質的に2段出力整合回路又は2段入力整合回路を実現することで構成される。前記広帯域電力増幅装置はクォータウェーブトランスフォーマの低い特性インピーダンスによって集積化及び小型化に有利であり、回路構成が単純であるため、チップ及び回路の大きさが小さいだけでなく、受動素子の数を減らして単価が低くなる。 (もっと読む)


【課題】回路面積の増大を防止できることはもとより、帯域セレクトスイッチが不要で、帯域ごとに性能をあわせこむことが可能で、しかも性能低下を防止可能なマルチバンド低雑音増幅器および無線通信装置を提供する。
【解決手段】複数の帯域ごとに対応した複数の入力部100A,100Bと、対応する入力部による信号を制御端子に受けて増幅する機能を有する複数の増幅素子Q1,Q2を含む増幅部103Dと、増幅部の各増幅素子の第1端子と基準電位との間に接続され、複数のインダクタを含むデジェネレーション部104Dと、電源電位と増幅部103Dの各増幅素子の第2端子間に配置された負荷回路105と、帯域セレクト信号に応じて複数の増幅素子の制御端子をバイアスするバイアス制御回路106とを有し、デジェネレーション部104Dは複数の増幅素子の第1端子をそれぞれ異なるインダクタLa,Lbと接続可能である。 (もっと読む)


【課題】オペアンプを用いた電流電圧変換回路において、動作の安定化を図ると共に接続ケーブルによる入力容量の影響を除去し、帯域の拡大や検出誤差の低減を可能にする。
【解決手段】オペアンプとして電流帰還型オペアンプA1を用い、その帰還回路に、回路入力端子202aとオペアンプA1の反転入力端子との間に接続された補償インピーダンスZと、回路入力端子202aとオペアンプA1の出力端子との間に接続された帰還抵抗R及び位相補償コンデンサCの並列回路とを備え、補償インピーダンスZとして、低周波数領域では低インピーダンス値であって高周波数領域では高インピーダンス値であり、かつ、オペアンプA1のループゲインが小さい周波数領域では入出力の位相差がほぼゼロとなるような素子を用いる。 (もっと読む)


【課題】広帯域にわたって平坦な利得を得たい。
【解決手段】トランジスタM6は、ソース端子の電位が固定され、ドレイン端子に負荷が接続され、入力信号をゲート端子で受ける。トランジスタのドレイン端子と負荷との接続点と、高周波回路の出力端子との間に、インダクタL2および容量C2が直列に接続された直列回路を設ける。トランジスタM6の出力インピーダンスを表す出力等価回路、負荷、および直列回路により、所定の特性を備えるバンドパスフィルタを構成する。 (もっと読む)


【課題】対称3相信号のような対称多相信号を増幅できる多入力多出力の非反転増幅器を提供する。
【解決手段】和が一定のn(n≧3)個の入力電圧信号をそれぞれ受けるn個の外部入力端子11〜13と、n個の増幅ユニット31と、増幅されたn個の出力電圧信号をそれぞれ出力するn個の外部出力端子21〜22とを有し、増幅ユニットは増幅ユニット毎に異なる組み合わせのn−1個の端子と接続されるn−1個の内部入力端子311,312、内部入力端子からの入力電圧信号を電流信号に変換して出力するn−1個の電圧−電流変換器314,315、及び電圧−電流変換器314,315からの電流信号を加算した加算電流信号を出力電圧信号に変換して外部出力端子21〜23へ導く負荷Rを有する。 (もっと読む)


【課題】増幅器帯域幅を大きく劣化させることなく、放射事象、ユニット間損失の変化及び寿命末期に関連する光損失に効果的に対応できる可変利得のトランスインピーダンス増幅器を実現する。
【解決手段】光ファイバ回転速度センサのための利得制御を備えたトランスインピーダンス増幅器である。可変利得増幅器は、増幅器出力を一定水準に保つことに基いて利得を制御する。利得制御回路は、接地及び増幅器のフィードバック網に接続された制御装置を含む。利得制御回路への入力はフィルタ処理された増幅器出力であってもよいし、当該入力は外部回路又はマイクロコントローラからのものでもよい。 (もっと読む)


【課題】ノイズ特性を悪化させることなく、かつ利得を下げることなく周波数特性を高周波まで広げることが可能な増幅回路を提供する。
【解決手段】エミッタが接地され、ベースがフォトダイオード13に接続され、コレクタが第1の定電流源16に接続される第1のトランジスタ10と、エミッタが第2の定電流源17に接続され、ベースが第1のトランジスタ10のコレクタと第1の定電流16との間に接続される第2のトランジスタ11と、一端が第1のトランジスタ10のベースとフォトダイオード13との間に接続され、他端が第2のトランジスタ11のエミッタと第2の定電流源17との間に接続される第1の抵抗14と、ベースが第2のトランジスタ11のエミッタと第2の定電流源17との間に接続され、コレクタが出力端子に接続される第3のトランジスタ12と一端が第3のトランジスタ12のエミッタに接続され、他端が接地される第2の抵抗15とを具備する。 (もっと読む)


【課題】電圧信号を出力する実質駆動期間が、サイクル動作によって短縮されないデジタルアナログ変換器と該デジタルアナログ変換器を備えたドライバを提供する。
【解決手段】1データ線の駆動に対して第1及び第2のシリアルDAC(110、210)と増幅回路(10)を備え、第1のデータ期間において、第1のシリアルDACが、第1のデータ期間に入力された第1のデジタル信号を第1の信号に変換し、第2のシリアルDACが、第1のデータ期間の1つ前のデータ期間に入力されたデジタル信号を変換した信号を保持し、増幅回路が第2のシリアルDACに保持される信号をデータ線に増幅出力する。第1のデータ期間の後に続く第2のデータ期間においては、第2のシリアルDACが、第2のデータ期間に入力された第2のデジタル信号を第2の信号に変換し、第1のシリアルDACが、第1のデータ期間に変換した前記第1の信号を保持し、増幅回路(10)は第1のシリアルDACに保持される第1の信号をデータ線に増幅出力する。 (もっと読む)


【課題】高速型の画像表示装置に対応可能な偏向アンプ回路を提供する。
【解決手段】アンプ201,202を二台設け、アンプには並列に接続された複数個の定電流源231,232を設け、これら定電流源の両端には補助電源261,262,271,272と第一トランジスタ211,212,221,222とを切り換え可能に接続した切り換えスイッチ241,242,251,252を設け、補助電源は直列接続され、その中点は出力となっており、第一トランジスタは正の主電源3に、第二トランジスタは負の主電源4にそれぞれ接続してアンプを構成し、正負の補助電源の中点の出力に抵抗5,6を接続し、一方の第一トランジスタは他方の第二トランジスタと接続し、他方の第一トランジスタは一方の第一トランジスタと接続して、抵抗に流れる電流を相殺することを特徴とするアンプ回路。 (もっと読む)


【課題】可変インピーダンス回路の歪を低減したい。
【解決手段】第1トランジスタM1は、差動入力信号の一方を受ける第1端子と、インピーダンスを変化させるための制御信号を受ける第2端子と、第2トランジスタと接続された第3端子と、基板に電位を供給するための第4端子とを含む。第2トランジスタM2は、差動入力信号の他方を受ける第5端子と、制御信号を受ける第6端子と、第1トランジスタと接続された第7端子と、基板に電位を供給するための第8端子とを含む。第3端子、第4端子、第7端子および第8端子が接続される。 (もっと読む)


【課題】異なる周波数、出力電力または変調方式において動作可能な電力増幅器および通信機器を提供する。
【解決手段】入力端子および出力端子を有する第1増幅器PA2と、入力端子および出力端子を有する受動回路PA3と、単極端子と、2つの多投端子とを有する第1スイッチSW2と、を備えた電力増幅器であって、該第1スイッチSW2の該多投端子の一方は、該第1増幅器PA201の該入力端子に接続されており、該第1スイッチSW2の該多投端子の他方は、該受動回路PA3の該入力端子に接続されている。 (もっと読む)


【課題】入力信号の周波数帯域が広帯域である場合でも、伝送帯域全体で非線形性による歪み補償を精度良く行い得る非線形歪み補償装置及び非線形歪み補償方法を提供する。
【解決手段】非線形歪み補償装置は、変調波生成部10で得られる広帯域にわたる伝送信号を、周波数帯域分割部20でn個の周波数帯域の伝送信号に分割する。この分割された伝送信号と、電力増幅部50からのフィードバック信号とを、補償信号生成部60で比較することにより、歪み成分補償信号を生成する。そして、非線形補償部30−1〜30−nで、周波数帯域毎に分割した伝送信号それぞれに歪み成分補償信号を加算することで、周波数帯域毎にプリディストーション処理を施し、電力増幅部50を通過することにより生じる非線形歪みを補償する。 (もっと読む)


【課題】出力端子の寄生容量を抑えつつ、トランスコンダクタンスの可変域を拡大できるようにする。
【解決手段】ゲートに入力信号Viが入力された第1のMOSトランジスタM1を設ける。また、ゲートにトランスコンダクタを制御する制御信号Vgが入力され、ソースが第1のMOSトランジスタM1のドレインと接続され、ドレインから出力信号Voutが取り出される第2のMOSトランジスタM2を設ける。さらに、第2のMOSトランジスタM2のドレインに、バイアス電流Ioを供給する第1の電流源110を設ける。そして、第2の電流源120によって、第1のMOSトランジスタM1のドレインに、補正電流Ixを供給する。 (もっと読む)


【課題】高周波帯域でのゲインを損なわない位相補償器を備えたトランスコンダクタを提供する。
【解決手段】トランスコンダクタは、第1の入力信号が入力端Vin+へ入力される増幅器A1と、第2の入力信号が入力端Vin−へ入力される増幅器A2と、増幅器A1、A2の出力が入力される電圧電流変換器Gm1と、電圧電流変換器Gm1の出力端間に接続される抵抗R1と、増幅器A1の出力と増幅器A2の出力から同相信号を検出する同相信号検出器CMと、同相信号検出器CMの出力を入力とし、電圧電流変換器Gm1へ電流を出力する電圧電流変換器Gm2、Gm3と、同相信号検出器CMの出力端と増幅器A1の出力端との間に接続される位相補償器PC1と、同相信号検出器CMの出力端と増幅器A2の出力端との間に接続される位相補償器PC2と、増幅器A1の出力および増幅器A2の出力を入力とする第4の電圧電流変換器Gm4と、を具備する。 (もっと読む)


【課題】適応的バイアシング入力ステージとそれを含む増幅器を提供する。
【解決手段】本発明による適応的入力ステージは、ゲートに差動入力が供給される一対の差動結合増幅FET及び一対の差動検出FETを含む。また、静的電流源は、既定のノードで増幅及び検出FETのソースに結合される。さらに、電流ミラーは、ループメカニズム(Loop Mechnisms)を形成するために、検出FETに結合されて差動入力の差がゼロ(zero)ではない時、既定のモードを通じる電流を増加させる。 (もっと読む)


【課題】 簡単な回路構成で減衰比の調整が可能な減衰器を実現する。
【解決手段】 減衰比の調整が可能な減衰器において、入力電圧信号を低周波成分電流に変換する抵抗と、前記入力電圧信号を高周波成分電流に変換する容量と、抵抗と容量が並列接続された負荷回路と、前記低周波成分電流及び前記高周波成分電流を互いに独立した割合で加算した電流を前記負荷回路に供給する減衰比調整手段と、前記減衰比調整手段に流れ込む前記低周波成分電流の電流値を調整する入力電流値調整手段とを設ける。 (もっと読む)


スイッチトキャパシタ回路は、単一の演算増幅器を使用して積分器と加算器の両方を実現する。1つの入力信号は、(1)1つまたは複数の積分ブランチと、(2)1つまたは複数の第1の加算ブランチとを介して演算増幅器の入力に送られる。第2の入力信号は、1つまたは複数の第2の加算ブランチを介して演算増幅器の入力に送られる。ブランチの各々は、キャパシタと、異なるクロック位相によって制御されるいくつかのスイッチとを含む。スイッチトキャパシタ回路はシングルエンドまたは差動とすることができる。回路はセルラ通信システムのアクセス端末に使用できる。アクセス端末は符号分割多元接続(CDMA)通信規格の下で動作することができる。
(もっと読む)


【課題】小型で、かつ、整合される周波数の帯域が広い周波数可変増幅器を得る。
【解決手段】信号の入力端子1と信号増幅用の半導体素子2との間に入力整合回路を有する周波数可変増幅器において、入力整合回路は、第1の伝送線路11と第1の容量12と第2の伝送線路13と第2の容量14とが直列接続された第1の直列回路10と、第1のショートスタブ21と第1のスイッチ22と第3の伝送線路23とが直列接続された第2の直列回路20と、第2のショートスタブ31と第2のスイッチ32と第4の伝送線路33とが直列接続された第3の直列回路30とを備え、第1の直列回路10は、半導体素子2と入力端子1との間に接続され、第2の直列回路20は、一端が第1の容量12と第2の伝送線路13との間に並列接続され、第3の直列回路30は、一端が第2の容量14と入力端子1との間に並列接続される構成を備える。 (もっと読む)


【課題】高速応答が可能であり、また、広い周波数帯域にわたって安定した利得調整を行うことを可能にする。
【解決手段】光受信装置10は、受光パワーに応じた電流値の受光信号Iinを出力するとともに、前記電流値を制御可能なフォトダイオード11と、前記フォトダイオード11が出力する受光信号Iinを一定の利得で増幅し出力する帰還増幅器15と、前記帰還増幅器15が出力する出力信号Voutの電圧に基づいて、前記フォトダイオード11が出力する電流値を制御する逆バイアス電圧制御回路16とを備え、前記帰還増幅器15が出力する信号に基づいてデジタル信号を復調する。 (もっと読む)


161 - 180 / 288