説明

Fターム[2H092JA44]の内容

液晶−電極、アクティブマトリックス (131,435) | 能動素子 (19,865) | 三端子素子 (19,408) | 構造 (10,751) | ソース、ドレイン電極 (2,019) | 層構造 (472)

Fターム[2H092JA44]に分類される特許

161 - 180 / 472


【課題】結晶性の高い微結晶半導体膜を作製する。また、電気特性が優れ、信頼性の高い薄膜トランジスタ、及びそれを有する表示装置を生産性高く作製する。
【解決手段】プラズマCVD装置の処理室に設けられた複数の凸部を備える電極から、シリコンまたはゲルマニウムを含む堆積性気体を導入し、高周波電力を供給し、グロー放電を発生させて、基板上に結晶粒子を形成し、該結晶粒子上にプラズマCVD法により微結晶半導体膜を形成する。 (もっと読む)


【課題】半導体装置の開口率を向上させる。
【解決手段】同一基板上に画素部と駆動回路が設けられ、画素部の第1の薄膜トランジスタは、基板上にゲート電極層と、ゲート電極層上にゲート絶縁層と、ゲート絶縁層上に酸化物半導体層と、酸化物半導体層上にソース電極層及びドレイン電極層と、ゲート絶縁層、酸化物半導体層、ソース電極層、及びドレイン電極層上に酸化物半導体層の一部と接する保護絶縁層と、保護絶縁層上に画素電極層とを有し、第1の薄膜トランジスタのゲート電極層、ゲート絶縁層、酸化物半導体層、ソース電極層、ドレイン電極層、保護絶縁層、及び画素電極層は透光性を有し、駆動回路の第2の薄膜トランジスタのソース電極層及びドレイン電極層は、第1の薄膜トランジスタのソース電極層及びドレイン電極層と材料が異なり、第1の薄膜トランジスタのソース電極層及びドレイン電極層よりも低抵抗の導電材料である。 (もっと読む)


【課題】高性能な半導体装置を提供する。
【解決手段】絶縁表面上に設けられるゲート電極層と、ゲート電極層上に設けられるゲート絶縁層と、ゲート絶縁層上に設けられる第1の酸化物半導体層と、第1の酸化物半導体層上に接して設けられる第2の酸化物半導体層と、第1の酸化物半導体層の第1の領域及び第2の酸化物半導体層の第1の領域と重なり、且つ第2の酸化物半導体層に接して設けられる酸化物絶縁層と、酸化物絶縁層上、第1の酸化物半導体層の第2の領域上、及び第2の酸化物半導体層の第2の領域と重なり、且つ第2の酸化物半導体層に接して設けられるソース電極層及びドレイン電極層と、を有し、第1の酸化物半導体層の第1の領域及び第2の酸化物半導体層の第1の領域は、ゲート電極層と重なる領域、並びに第1の酸化物半導体層及び第2の酸化物半導体層の周縁及び側面、に設けられる領域である。 (もっと読む)


【課題】配線間の寄生容量を十分に低減できる構成を備えた半導体装置を提供することを課題の一とする。
【解決手段】金属薄膜の一部または全部を酸化させた第1の層と酸化物半導体層の積層を用いるボトムゲート構造の薄膜トランジスタにおいて、ゲート電極層と重なる酸化物半導体層の一部上に接するチャネル保護層となる酸化物絶縁層を形成し、その絶縁層の形成時に酸化物半導体層の積層の周縁部(側面を含む)を覆う酸化物絶縁層を形成する。 (もっと読む)


【課題】透明基板との高い密着性、および低い電気抵抗率を有する、Cu合金膜を備えた表示装置を提供する。
【解決手段】透明基板と直接接触する表示装置用Cu合金膜であって、前記合金膜は、Zn,Ni,Ti,Al,Mg,Ca,W,NbおよびMnよりなる群から選択される少なくとも1種の元素を合計で2〜20原子%含むCu合金からなる第一層(Y)と、純Cu、またはCuを主成分とするCu合金であって前記第一層(Y)よりも電気抵抗率の低いCu合金からなる第二層(X)と、を含む積層構造を有し、前記第一層(Y)が前記透明基板と接触している表示装置である。 (もっと読む)


【課題】寄生容量を十分に低減できる構成を備えた半導体装置を提供することを課題の一とする。また、駆動回路に用いる薄膜トランジスタの動作速度の高速化を図ることを課題の一とする。
【解決手段】酸化物絶縁層がチャネル形成領域において酸化物半導体層と接したボトムゲート構造の薄膜トランジスタにおいて、ソース電極層及びドレイン電極層がゲート電極層と重ならないように形成することにより、ソース電極層及びドレイン電極層とゲート電極層との間の距離を大きくし、寄生容量の低減を図ることができる。 (もっと読む)


【課題】消費電力を抑えつつ、走査線へ十分な振幅の信号を供給することができる半導体装置の提供を課題の一とする。また、消費電力を抑えつつ、走査線に供給する信号のなまりを抑制し、立ち上がり時間又は立ち下がり時間を短くすることができる半導体装置の提供を課題の一とする。
【解決手段】表示素子及び少なくとも1つの第1トランジスタをそれぞれ有する複数の画素と、複数の画素を選択するための信号を走査線に供給する走査線駆動回路とを有し、表示素子の画素電極層と、第1トランジスタのゲート電極層、ソース電極層及びドレイン電極層と、走査線とは、透光性を有する導電膜を用いており、走査線駆動回路は、第2トランジスタと、第2トランジスタのゲート電極層とソース電極層の間の電圧を保持する容量素子と、を有しており、第2トランジスタのソース電極層は走査線に接続されている半導体装置。 (もっと読む)


【課題】高開口率化及び高精細化に対応した液晶表示装置を提供する。
【解決手段】複数の走査線12と、走査線を覆って形成した絶縁膜21と、各走査線12に交差する交差部13Dを有する複数の信号線13と、走査線と信号線とに隣接して配設した画素電極と、半導体層、ゲート絶縁膜、前記走査線に接続したゲート電極と、ドレイン電極14b及びソース電極14aの何れかで信号線に接続された一方の電極と、画素電極に接続されたドレイン電極及びソース電極の他方の電極と、ドレイン電極及びソース電極が信号線に沿う方向に直線状に配置された複数の薄膜トランジスタ14と、第1の重ね合わせ部17aが交差部13D上に重なり第2の重ね合わせ部17cが一方の電極上に重なり一方の電極と信号線とを接続する複数の中継電極17と、を具備し、中継電極の第1の重ね合せ部は走査線12の幅方向の両側端部12b、12cに対応する絶縁膜21の段差部13E,13Dを覆う長さを有する。 (もっと読む)


【課題】基板とめっき層との密着性に優れた積層体、その製造方法、積層体を備える薄膜トランジスタ、積層体を備えるプリント配線基板を提供する。
【解決手段】
積層体1では、基板2上にシリカ層3および有機層4を介し、めっき層5が形成されている。シリカ層3はポリシラザンを前駆体として形成されているので、基板2との密着性が良好で、上面に無数の微細な凹凸が存在するシリカ層3が形成される。有機層4は、シリカ層3の上面の凹凸によって発現するアンカー効果により、シリカ層3と強固に結合する。また、有機層4の上面には、シリカ層3の上面の無数の微細な凹凸を反映して凹凸が形成されるので、めっき層5と有機層4とは、化学的もしくは電気的な結合に加え、アンカー効果により強固に結合される。よって、シリカ層3および有機層4を介して基板2上に形成されるめっき層5の基板2に対する密着性を向上できる。 (もっと読む)


【課題】ソース電極とドレイン電極のドライエッチングレートの低下や、エッチング残さを引き起こすことがなく、半導体層と、ソース電極やドレイン電極といった配線金属の間からバリアメタルを省略することができる薄膜トランジスタ基板および表示デバイスを提供する課題とする。
【解決手段】半導体層1、ソース電極2、ドレイン電極3、透明導電膜4を有する薄膜トランジスタ基板において、ソース電極2とドレイン電極3は、ドライエッチング法によるパターニングで形成されたGe:0.3原子%〜1.2原子%、Co:0.05原子%〜2.0原子%、Laおよび/またはNd:0.1原子%〜0.5 原子%を含有するAl合金薄膜より成り、半導体層1と直接接続している。 (もっと読む)


【課題】単純化された工程を通じて表示能力が優れた薄膜トランジスタ基板を製造する方法に関する。
【解決手段】画面表示部と周辺部とを含む基板の上にゲート配線をITOまたはIZOとの接触特性が良好な下部金属膜と低抵抗上部金属膜との二重膜構造で形成し、ゲート絶縁膜、半導体層、接触層を連続蒸着する。次いで、二重膜構造のデータ配線及びその下部の接触層パターンを形成する。保護膜を蒸着した後、その上に感光膜を塗布し、その次、画面表示部の透過率と周辺部の透過率とが異なる一つ以上のマスクを用いて感光膜を露光・現像して部分に応じて厚さが異なる感光膜パターンを形成する。このような感光膜パターンを通じて保護膜及びその下部の膜をエッチングして半導体パターン及び接触窓を形成し、その上にITOまたはIZOで画素電極と補助ゲートパッド及び補助データパッドを形成する。 (もっと読む)


【課題】画素TFTを作製する工程数を削減して製造コストの低減および歩留まりの向上を実現し、信頼性と生産性を向上させる技術を提供することを課題とする。
【解決手段】画素領域に形成する画素TFTをチャネルエッチ型の逆スタガ型TFTで基板上に形成し、ソース領域及びドレイン領域のパターニングと画素電極のパターニングを同じフォトマスクで行う。また、ソース配線を画素電極と同じ材料である導電膜で覆い、基板全体を外部の静電気等から保護する構造とする。このような構成とすることで、製造工程において製造装置と絶縁体基板との摩擦による静電気の発生を防止することができる。特に、製造工程で行われる液晶配向処理のラビング時に発生する静電気からTFT等を保護することができる。 (もっと読む)


【課題】ソース電極とドレイン電極のドライエッチングレートの低下や、エッチング残さを引き起こすことがなく、半導体層と、ソース電極やドレイン電極といった配線金属の間からバリアメタルを省略することができる薄膜トランジスタ基板および表示デバイスを提供する課題とする。
【解決手段】半導体層1、ソース電極2、ドレイン電極3、透明導電膜4を有する薄膜トランジスタ基板において、ソース電極2とドレイン電極3は、ドライエッチング法によるパターニングで形成されたGe:0.3〜1.2原子%、Ni:0.1〜1.0原子%未満、Laおよび/またはNd:0.1原子%〜1.0 原子%を含有するAl合金薄膜より成り、半導体層1と直接接続している。 (もっと読む)


【課題】各種回路に配置される薄膜トランジスタの構造を、回路の機能に応じて適切なものとすることにより、半導体装置の動作特性および信頼性を向上させ、かつ、低消費電力化を図ると共に、工程数を削減して製造コストの低減および歩留まりの向上を実現することを目的とする。
【解決手段】薄膜トランジスタのLDD領域を、テーパー部を有するゲート電極及びテーパー部を有するゲート絶縁膜に対応させて設ける。具体的には、第1のLDD領域はゲート電極のテーパー部の下に設けられ、第2のLDD領域はゲート絶縁膜のテーパー部の下に設けられる。 (もっと読む)


【課題】オフ電流が低く、オン電流及び電界効果移動度が高い薄膜トランジスタを提供する。
【解決手段】逆スタガ型の薄膜トランジスタにおいて、ゲート絶縁層として窒化シリコン層と当該窒化シリコン層が酸化された酸化シリコン層を積層して形成し、該ゲート絶縁層の酸化シリコン層との界面直上から結晶成長した微結晶半導体層を形成する。ゲート絶縁層の直上から結晶成長するため、結晶性の高いオン電流及び電界効果移動度が高い薄膜トランジスタとすることができる。また、バッファ層を設けてオフ電流を低減させる。 (もっと読む)


【課題】薄膜トランジスタ基板の製造コストの低減を図る。
【解決手段】基板10に設けられたゲート電極11と、ゲート電極11を覆うように設けられたゲート絶縁膜12と、ゲート絶縁膜12上にゲート電極11に重なるように設けられた半導体層15aと、半導体層13a上にゲート電極11に重なると共に互いに離間するように設けられたソース電極16a及びドレイン電極16bとをそれぞれ備えた複数のTFT5aが設けられたTFT基板20aであって、半導体層15aは、ゲート絶縁膜12側に設けられたシリコン系の第1半導体層13と、ソース電極16a及びドレイン電極16b側に設けられた酸化物半導体系の第2半導体層14とを備えている。 (もっと読む)


【課題】安定した電気特性を有する薄膜トランジスタを有する、信頼性のよい半導体装置を作製し、提供することを課題の一とする。
【解決手段】チャネル形成領域を含む半導体層を酸化物半導体膜とする薄膜トランジスタを有する半導体装置の作製方法において、酸化物半導体膜前にゲート絶縁層内に存在する水分などの不純物を低減した後、酸化物半導体膜の純度を高め、不純物である水分などを低減する加熱処理(脱水化または脱水素化のための加熱処理)を行った後、酸素雰囲気下において徐冷する。ゲート絶縁層中、及び酸化物半導体膜中に加え、上下に接して設けられる膜と酸化物半導体膜の界面に存在する水分などの不純物を低減する。 (もっと読む)


【課題】表示装置の高精細化に伴い、画素数が増加し、ゲート線数、及び信号線数が増加する。ゲート線数、及び信号線数が増加すると、それらを駆動するための駆動回路を有するICチップをボンディング等により実装することが困難となり、製造コストが増大するという問題がある。
【解決手段】同一基板上に画素部と、画素部を駆動する駆動回路とを有し、画素部に酸化物半導体を用いた薄膜トランジスタを用い、さらに駆動回路の少なくとも一部の回路も酸化物半導体を用いた薄膜トランジスタで構成する。同一基板上に画素部に加え、駆動回路を設けることによって製造コストを低減する。 (もっと読む)


【課題】IGZO層とITO層とを電気的に接続する場合には、易加工性を備え電気抵抗率が低いアルミ等の金属と高融点金属としてのチタン等との積層構造を用いる必要があるが、積層構造を形成する場合、複数の金属層を形成する必要がある。そのため製造工程が増えると共に、パーティクル等の発生確率が増え、歩留まりを落とすという課題がある。
【解決手段】ITO等の金属酸化物を用いた画素電極2aが、層間絶縁層9に形成されたコンタクトホール9aを介してIGZO層を用いた配線層7aと電気的に接続している。画素電極2aとAl−Nd合金を用いた上電極6cと直接接触させた場合、コンタクト抵抗が高くなるが、配線層7aにIGZO層を用い、画素電極2aにITO等の第2金属酸化物配線層を用いた場合、互いの構造が類似していることから、密接させるだけで接触抵抗の増大を招くことなく電気的に導通を取ることが可能となる。 (もっと読む)


【課題】アクティブマトリクス型の表示装置においては、回路を構成する薄膜トランジスタの電気特性が重要であり、この電気特性が表示装置の性能を左右する。従って、逆スタガ型の薄膜トランジスタに水素を徹底的に排除した酸化物半導体膜を用い、電気特性のバラツキを低減する。
【解決手段】課題を解決するため、大気に触れることなくゲート絶縁膜と、酸化物半導体層と、チャネル保護膜との三層をスパッタ法により連続成膜を行う。また、酸化物半導体層の成膜は、酸素が流量比で50%以上100%以下含まれる雰囲気中で行う。また、酸化物半導体層のチャネル形成領域の上層及び下層が、窒素含有量が3原子%以上30原子%以下の酸化窒化珪素膜であることを特徴的な構造とする。 (もっと読む)


161 - 180 / 472