説明

Fターム[2H092JB67]の内容

液晶−電極、アクティブマトリックス (131,435) | アクティブ基板の能動素子以外の構造 (19,547) | 容量素子 (3,806) | 容量素子の接続 (1,973)

Fターム[2H092JB67]の下位に属するFターム

Fターム[2H092JB67]に分類される特許

101 - 102 / 102


【課題】本発明は低消費電力化が実現でき、電源を供給しなくても静止画表示を維持できる液晶表示装置及び表示機器を提供する。
【解決手段】
本発明は、内面側にTFT素子(スイッチング素子)5、該TFT素子5に接続する画素電極3を形成してなる第1の基板14と、内面側に表示電極18を備えた第2の基板15との間に、液晶層12を封入して成る液晶表示装置である。そして、第1の基板14上に、画素電極3と接続する第1の導体膜22、表示電極18に接続する第2の導体膜2及び第1の導体膜22と第2の導体膜2との間に配置された強誘電体膜21を形成した。 (もっと読む)


【課題】液晶表示素子の単位画素を第1及び第2画素部に2分割し、各画素部に第1及び第2スイッチング素子を別途に形成することにより、1つのスイッチング素子に不良が発生したとき、単位画素全体が不良になる可能性を排除する。
【解決手段】液晶表示素子は、第1基板及び第2基板と、前記第1基板の上に交差配置されて単位画素を定義し、前記単位画素を第1及び第2画素部に2分割するゲートライン及びデータラインと、前記第1及び第2画素部にそれぞれ備えられ、同一の走査信号が印加される第1及び第2スイッチング素子と、前記第1及び第2画素部に対応して形成される複数の第1及び第2共通電極と、前記第1及び第2画素部に対応して形成される複数の第1及び第2画素電極と、前記単位画素と隣接する単位画素に共有されて共通的に信号を印加する共通ラインと、前記第1と第2基板間に形成される液晶層とを含む。 (もっと読む)


101 - 102 / 102