説明

国際特許分類[H01L29/41]の内容

国際特許分類[H01L29/41]の下位に属する分類

国際特許分類[H01L29/41]に分類される特許

101 - 110 / 917


【課題】透明導電層を備える真性非晶質シリコン層を含むヘテロ接合太陽電池において、透明導電層における光学損を抑制するため、透明導電層のキャリア濃度を低下させたときでも、特にセル外周部においてキャリア取り出し効率が低下しない太陽電池を提供することである。
【解決手段】本発明の真性非晶質シリコン層を含むヘテロ接合太陽電池は、結晶シリコン基板の少なくとも一面に、相互に平行に配置された複数のフィンガー電極を備え、基板端辺に近接するフィンガー電極の端部に基板端辺に平行な屈曲部を、隣接フィンガー電極と離間して備えることを特徴とする。 (もっと読む)


【課題】エアブリッジの強度を向上させる。
【解決手段】半導体層上に設けられ、互いに並列に配置された複数のソースフィンガー10と、半導体層上に設けられ、複数のソースフィンガー10と交互に配置された複数のドレインフィンガー12と、半導体層上に設けられ、ソースフィンガー10とドレインフィンガー12との間にそれぞれ配置された複数のゲートフィンガー14と、複数のゲートフィンガー14同士、複数のソースフィンガー10同士、および複数のドレインフィンガー12同士のいずれかを共通に接続するバスラインと、複数のソースフィンガー10、複数のドレインフィンガー12、および複数のゲートフィンガー14のいずれかに設けられ、バスライン上を跨ぐ複数の第1エアブリッジ24と、複数の第1エアブリッジ24同士の間を接続し、半導体層との間に空隙を有する第2エアブリッジ26と、を備える半導体装置。 (もっと読む)


【課題】セル領域が接する平行トレンチ部分と接しない平行トレンチ部分の表面間隔が異なるトレンチ表面パターンを有していても、耐圧低下がなく、低オン電圧が得られるトレンチ絶縁ゲート型半導体装置を提供すること。
【解決手段】トレンチ9の表面間隔の異なる平行トレンチ部分9a同士は斜行トレンチ部分9bによって交差すること無く連結されるトレンチ表面パターンを備え、前記平行トレンチ部分9aの側壁面の面方位が、前記主面の面方位(100)と直交する等価な面方位{100}であるトレンチ絶縁ゲート型半導体装置。 (もっと読む)


【課題】大型化した場合であってもその比抵抗が問題となることがなく、光を効率的に透過させることができ、且つ機能層の選定が容易な導電性基板を提供すること。
【解決手段】透明な支持基板と、この支持基板上に形成された透明導電層とを有する導電性基板であって、前記透明導電層の表面には凹溝が形成されている。 (もっと読む)


【課題】半導体基板の表面に形成されている第1主電極領域と第2主電極領域を隔てている半導体領域によって、第1主電極領域と第2主電極領域の間に大きな電圧が印加されている状態に維持する場合、半導体基板の表面において電界集中が発生し、耐圧が低下しやすい。そこでフィールド絶縁膜の表面に、一端が第1主電極領域に導通しているとともに他端が第2主電極領域に導通している螺旋形状のフィールドプレートを設けて半導体基板表面の電界集中を緩和する。それでも、フィールドプレートの電位分布と半導体基板表面の電位分布が一致しないために、フィールドプレートによる耐圧向上効果が低い。
【解決手段】フィールドプレートを、外端に接近するにつれて線間間隔が拡大する対数螺旋形状に形成する。フィールドプレートの電位分布と半導体基板表面の電位分布がよく一致するので、フィールドプレートによる耐圧向上効果が増大する。 (もっと読む)


【課題】 MOSFETのゲート電極を基板の周囲において引き出すゲート引き出し配線の引き出し部は、素子領域内と同等の効率で機能するMOSFETのトランジスタセルCを配置することができない非動作領域となる。つまり、ゲート引き出し配線を、例えばチップの4辺に沿って配置すると、非動作領域が増加し、素子領域の面積拡大や、チップ面積の縮小に限界があった。
【解決手段】 ゲート引き出し配線と、ゲート引き出し配線と保護ダイオードとを接続する導電体とを、チップの同一辺に沿って曲折しない一直線状に配置する。又これらの上に重畳して延在し、これらと保護ダイオードを接続する第1ゲート電極層の曲折部を1以下とする。更に保護ダイオードを導電体またはゲート引き出し配線と隣接して配置し、保護ダイオードの一部をゲートパッド部に近接して配置する。 (もっと読む)


【課題】窒化物半導体発光素子の電流拡散効率を向上させるとともに、コンタクト抵抗をも低減でき、大きな駆動電流密度においても発光均一性と高い光出力を得ながら、動作電圧を低減させる得る窒化物半導体発光素子およびその製造方法を提供する。
【解決手段】基板の同一面側にn側およびp側電極パッドが形成された窒化物半導体発光素子であって、p側電極パッド(およびn側電極パッド)から枝状に延伸された延長部を形成し、それによって発光素子中の電流分布を改善する電極構造の窒化物半導体発光素子において、n側およびp側のシート抵抗がいずれも充分に低い場合に、p型窒化物半導体層上に形成された透光性導電膜からなる電流拡散層のシート抵抗を一定条件下において高くすることにより、p型窒化物半導体層と電流拡散層とのコンタクト抵抗を低減し、且つ、シート抵抗の面内分布がより均一になり、光出力も向上する。 (もっと読む)


【課題】 高周波特性を確保し、サイズを小型化し、かつ製造が容易な、正孔の蓄積を解消できる、耐圧性に優れた、半導体装置等を提供する。
【解決手段】 ヘテロ接合電界効果トランジスタ(HFET:Hetero-junction Field Effect Transistor)であって、非導電性基板1上に位置する、チャネルとなる二次元電子ガス(2DEG:2 Dimensional Electron Gas)を形成する再成長層7(5,6)と、再成長層に接して位置する、ソース電極11、ゲート電極13およびドレイン電極15を備え、ソース電極11が、ゲート電極13に比べて、非導電性基板1から遠い位置に位置することを特徴とする。 (もっと読む)


【課題】本実施形態は、ゲートパターン加工時のアスペクト比を低減することができる半導体装置及びその製造方法を提供する。
【解決手段】本実施形態の半導体装置の製造方法は、基板上に、ゲート絶縁膜と下部ゲート電極と電極間絶縁膜と上部ゲート電極とハードマスクとを順次形成し、選択トランジスタの形成予定領域に、ハードマスクと上部ゲート電極と電極間絶縁膜とを貫き、下部ゲート電極まで達する溝を形成し、溝の中に選択的に下部ゲート電極の結晶構造から影響を受けつつ結晶成長させることにより、特定の結晶配向を優先的に持つ結晶構造を有し、且つ、下部ゲート電極と上部ゲート電極とを電気的に接続する接続層を形成する。 (もっと読む)


【課題】隔壁形成プロセスを省き、かつ、塗布法により半導体溶液を所望の場所に形成し、トランジスタ素子分離を行うことのできる薄膜トランジスタを提供する。
【解決手段】基板上に形成された梯子状の凸部を有するゲートバス電極と、ゲートバス電極の表面形状に沿うように当該ゲートバス電極上および基板上に形成されたゲート電極と、ゲート電極の凹凸に沿うようにゲート電極上および基板上に形成されたゲート絶縁体層と、ゲート絶縁体層の凹部内に形成された半導体層と、半導体層の中央に形成された保護膜と、半導体層の両端部で接続されたソース電極とドレイン電極とを備える。 (もっと読む)


101 - 110 / 917