説明

国際特許分類[H03H17/00]の内容

電気 (1,674,590) | 基本電子回路 (63,536) | インビーダンス回路網,例.共振回路;共振器 (15,336) | ディジタル技術を用いる回路網 (734)

国際特許分類[H03H17/00]の下位に属する分類

国際特許分類[H03H17/00]に分類される特許

181 - 190 / 199


【課題】回路規模が小さく、かつ、動作レートが高い間引きフィルタを提供する。
【解決手段】入力されたデータをダウンサンプリングする第1間引き部と、第1間引き部と異なるタイミングで、入力されたデータをダウンサンプリングする第2間引き部と、第1間引き部によってダウンサンプリングされたデータと第2間引き部によってダウンサンプリングされたデータとを異なるタイミングでフィルタリングして出力するフィルタ部と、第1間引き部によってダウンサンプリングされてフィルタ部によってフィルタリングされたデータと、第2間引き部によってダウンサンプリングされてフィルタ部によってフィルタリングされたデータとを累積して出力するデータ累積部とを備える。 (もっと読む)


【課題】回路規模が小さく、かつ、動作レートが高い間引きフィルタを提供する。
【解決手段】入力されたデータをダウンサンプリングする第1間引き部と、第1間引き部によってダウンサンプリングされたデータをフィルタリングして出力する第1フィルタ部と、第1フィルタ部によってフィルタリングされたデータをさらにダウンサンプリングする第2間引き部とを備え、第1フィルタ部は、第2間引き部によってダウンサンプリングされたデータをさらにフィルタリングして出力する。 (もっと読む)


非同期サンプリングレート変換のための方法及び装置、特に補間フィルタ、とりわけ多相補間フィルタ(FB4)を使用する方法及び装置が記載されている。入力信号及び出力信号はジッタを有しているが、多相ブランチ信号は、フェーズロックドループ等のジッタ除去手段の動作に起因してジッタを有しておらず又はジッタが少ない。ジッタは、多相ブランチ信号においてのみ減少される。ジッタを減少させるための様々な方法が記載されている。
(もっと読む)


多相フィルタリング方法および多相フィルタが説明され、多相フィルタは、入力サンプルを受信するN個の多相分岐を有し、入力サンプルの補間のために、多相フィルタの単一分岐が選択される。雑音成形変調器を用いて、フィルタの出力の雑音成形が行なわれ、これにより、多相フィルタの1つの単一分岐のみを選択することによりもたらされる雑音誤りを減少させる。本発明に係るフィルタおよび方法の利点は、次の通りである。システムを、十分な性能を得るために必要な雑音成形器のオーダーに応じて、より安価に実施できることである。システムは、直線分配がないこと、また、それによって少ないメモリを使用することにより、より低いオーバーサンプリング係数を有する従来のシステムと同じ性能を持つことができる。
(もっと読む)


【課題】指定ゲインと実際のゲインとの誤差を低減する。
【解決手段】アドレス生成部11は、指定ゲインGTが供給されて指数部データnと仮数部アドレスAとを生成する。仮数部アドレスAは、指定ゲインGTの精度に基づいて設定される。仮数部係数取得部12は、仮数部アドレスA毎に指数部データnと仮数部データとの関係に従って求められた式に基づいて仮数部係数kを求めるように構成されている。そして、係数データ取得部21a、仮数部データ21bは、それぞれ、仮数部アドレスAに基づいて係数a、データd1を生成することにより、仮数部アドレスA毎に、指数部データnに対して仮数部係数kを精度よく求めることができる。 (もっと読む)


任意の許容誤差でフィルタの群遅延を最小化させる特定の振幅および位相要件のデジタルフィルタの設計方法が本特許出願で提案されている。本方法は拡張すると、群遅延最小化ルーチンに基づいてオリジナルのフィルタ設計を最適化することも含まれる。これらの条件と所定の制限の下におけるフィルタチャネルの線形化について説明する個別の例についても示されている。実施の形態は、ソフトウェア、ハードウェア、またはソフトウェアとハードウェアの両方を組み合わせた等化などのアプリケーション、またはフィルタが使用可能なあらゆる分野で実施されるデジタルフィルタ設計技術に適用可能である。ここに開示された方法は、信号処理の分野で広く適用可能であり、例えば、チャネル等化、スピーカおよびオーディオ補正、エコーキャンセル、制御アプリケーション、デジタル音声放送、ソナーおよび超音波工学で有用である。 (もっと読む)


【課題】
【解決手段】入力変数を含む入力信号を処理する方法を開示する。方法は、入力変数を一組の順序付き定数と比較する工程と、可能な入力の範囲内における入力変数の相対位置を決定する工程と、入力変数の相対位置を使用して非線形フィルタのフィルタ係数を決定する工程と、を備える。コンフィギュラブルフィルタは、入力変数を含む入力信号を受信するように構成されたインタフェースと、インタフェースに結合され、入力信号を処理するように構成された非線形フィルタと、非線形フィルタに結合され、可能な入力の範囲内における入力変数の相対位置を決定して、入力変数の相対位置を使用して非線形フィルタのフィルタ係数を決定するように構成されたプロセッサと、を備える。 (もっと読む)


【課題】
【解決手段】入力アナログ信号を補償されたデジタル信号に変換する方法は、入力アナログ信号を非補償デジタル信号に変換するステップと、補償されていないデジタル信号を歪みモデルに入力するステップと、補償されていないデジタル信号に基づいてモデル化歪み信号を生成するステップと、補償されたデジタル信号を生成するためにモデル化歪み信号を補償されていないデジタル信号から減算するステップと、を備える。歪み補償アナログデジタルコンバータ(ADC)は、入力アナログ信号を補償されていないデジタル信号に変換するように構成された非補償ADCと、非補償デジタル信号を受信し、補償されていないデジタル信号に基づいてモデル化された歪み信号を生成し、補償されたデジタル信号を生成するためにモデル化された歪み信号を補償されていないデジタル信号から減算するように構成された、非補償ADCに結合された補償モジュールとを備える。 (もっと読む)


テレビオーディオ信号エンコーダは、左チャネルオーディオ信号と右チャネルオーディオ信号とを加算して和信号を生成するマトリックスを含む。マトリックスはまた、左右のオーディオ信号の一方を他方から減算して差信号を生成する。エンコーダはまた、一つ以上のフィルタ係数のセットを選択的に使用して差信号をフィルタリングする設定可能な無限インパルス応答デジタルフィルタを含む。選択可能なフィルタ係数の各セットは独自のフィルタリングアプリケーションと対応して差信号を伝送に備えて処理する。
(もっと読む)


【解決手段】デジタル信号の非線形歪みを補償する方法は、デジタル信号を受信するステップと、デジタル信号に基づいて公称位相シフト信号を生成し、デジタル信号及び公称位相シフト信号に基づいてモデル化歪み信号を生成し、モデル化歪み信号をデジタル信号から減じ、補償信号を生成する。補償システムは、非線形歪みを有するデジタル信号を受信するように構成された入力インタフェースと、インタフェースに結合され、デジタル信号に基づく公称位相シフト信号を生成し、デジタル信号及び公称位相シフト信号に基づいてモデル化歪み信号を生成し、モデル化歪み信号をデジタル信号から減算し、補償信号を生成するように構成された歪みモデルと、を備える。 (もっと読む)


181 - 190 / 199